MXPA05004938A - Un metodo y sistema para mantener la sincronizacion de borde entre audio y video en un ambiente digitalizado con el uso de un calculo de memoria. - Google Patents

Un metodo y sistema para mantener la sincronizacion de borde entre audio y video en un ambiente digitalizado con el uso de un calculo de memoria.

Info

Publication number
MXPA05004938A
MXPA05004938A MXPA05004938A MXPA05004938A MXPA05004938A MX PA05004938 A MXPA05004938 A MX PA05004938A MX PA05004938 A MXPA05004938 A MX PA05004938A MX PA05004938 A MXPA05004938 A MX PA05004938A MX PA05004938 A MXPA05004938 A MX PA05004938A
Authority
MX
Mexico
Prior art keywords
level
initial
memory
init
mid
Prior art date
Application number
MXPA05004938A
Other languages
English (en)
Inventor
Matthew Johnson Devon
Original Assignee
Thomson Licensing Sa
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing Sa filed Critical Thomson Licensing Sa
Publication of MXPA05004938A publication Critical patent/MXPA05004938A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • H04N21/4341Demultiplexing of audio and video streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/234Processing of video elementary streams, e.g. splicing of video streams or manipulating encoded video stream scene graphs
    • H04N21/23406Processing of video elementary streams, e.g. splicing of video streams or manipulating encoded video stream scene graphs involving management of server-side video buffer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/236Assembling of a multiplex stream, e.g. transport stream, by combining a video stream with other content or additional data, e.g. inserting a URL [Uniform Resource Locator] into a video stream, multiplexing software data into a video stream; Remultiplexing of multiplex streams; Insertion of stuffing bits into the multiplex stream, e.g. to obtain a constant bit-rate; Assembling of a packetised elementary stream
    • H04N21/2368Multiplexing of audio and video streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4305Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/44004Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving video buffer management, e.g. video decoder buffer or video display buffer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • H04N9/475Colour synchronisation for mutually locking different synchronisation sources
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • H04N5/067Arrangements or circuits at the transmitter end
    • H04N5/073Arrangements or circuits at the transmitter end for mutually locking plural sources of synchronising signals, e.g. studios or relay stations
    • H04N5/0736Arrangements or circuits at the transmitter end for mutually locking plural sources of synchronising signals, e.g. studios or relay stations using digital storage buffer techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Television Receiver Circuits (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Las modalidades descritas se relacionan con un sistema (23) y un metodo (200) para mantener la sincronizacion entre una senal (29) de video y una senal (31) de audio que se procesan con el uso de relojes que estan bloqueados. El sistema (23) puede comprender un componente (34) que determina el nivel inicial de memoria, un componente (34) que determina por lo menos un nivel real de la memoria y un componente (34) que determina la cantidad de desplazamiento en el nivel inicial de memoria al comparar el por lo menos un nivel inicial de la memoria con el por lo menos un nivel real de la memoria y ajusta los relojes para mantener el nivel de punto medio inicial de memoria cuando la cantidad de desplazamiento alcanza un umbral predeterminado.

Description

UN MÉTODO Y SISTEMA PARA MANTENER LA SINCRONIZACIÓN DE BORDE ENTRE AUDIO Y VIDEO EN UN AMBIENTE DIGITALIZADO CON EL USO DE UN CÁLCULO DE MEMORIA RECLAMACIÓN DE PRIORIDAD Esta solicitud reclama el beneficio de la Solicitud Provisional de Patente de Estados Unidos No. 60/424,451, presentada el 7 de noviembre de 2002, titulada, "UN MÉTODO Y SISTEMA PARA MANTENER LA SINCRONIZACIÓN DE BORDE ENTRE AUDIO Y VIDEO EN UN AMBIENTE DIGITALIZADO CON EL USO DE UN CLL DE MEMORIA", la cual se incorpora aquí como referencia.
CAMPO DE LA INVENCIÓN Esta invención se relaciona con el campo de mantener la sincronización entre las señales de audio y video en un receptor de señal de audio/video.
ANTECEDENTES DE LA INVENCIÓN Esta sección tiene el propósito de introducir al lector en varios aspectos de la técnica que pueden estar relacionados con varios aspectos de la presente invención, los cuales se describen y/o reclaman a continuación. Se cree que esta descripción será útil para proporcionar al lector con información de antecedentes para ofrecer un mejor entendimiento de los diferentes aspectos de la presente invención. De conformidad con esto, se debe entender que la descripción se debe leer bajo esta visión, y no como admisiones de la técnica previa. Algunos módulos receptores de audio/video, que se puede incorporar en dispositivos de despliegue como las televisiones, han sido diseñados con un reloj digital a análogo de salida de audio (D/A) que está bloqueado con un reloj D/A de salida de video. Esto significa que el reloj de audio y el reloj de video no pueden controlarse por separado. Un único sistema de control puede cambiar en forma variable la velocidad de ambos relojes por un porcentaje igual. En algunos de estos sistemas, un sistema de recuperación de reloj puede coincidir con el reloj de video (D/A) con el reloj análogo a digital (A/D) de la fuente de video. El reloj D/A de salida de audio puede entonces suponerse que coincide con el reloj A/D de la fuente de audio. Esta suposición se sustenta en el hecho de que los difusores deben bloquear sus relojes de audio y video cuando se generan el audio y video fuentes. Aunque la especificación de Advanced Televisión Systems Committee (ATSC) requiere que los difusores bloqueen su reloj A/D fuente de video con su reloj A/D fuente de audio, ha habido casos en donde estos relojes no fueron bloqueados. La falla de los difusores para bloquear el reloj del material fuente de audio transmitido con el reloj del material fuente de video transmitido puede dar como resultado un retraso en tiempo cuando la presentación de audio se debe presentar y cuando se presenta el audio en realidad. Este error, que puede ser llamado sincronización de borde o error de sincronización de borde, puede provocar que el sonido presentado por el dispositivo de despliegue de audio/video no coincida con la imagen conforme es desplegada. Este efecto es molesto para muchos televidentes. Cuando la recuperación del reloj de audio/video se activa al coincidir la velocidad de salida de video con la velocidad de entrada de video, la única forma para compensar en error de sincronización de borde es manipular el tiempo de la salida de audio. Debido a que el audio es una presentación de tiempo continuo, es difícil manipular el tiempo de la salida de audio sin tener cierto tipo de distorsión audible, silencio o salto. La frecuencia de estas interrupciones audibles no deseadas depende de la diferencia de frecuencia entre los relojes de audio y video no bloqueados en la estación de transmisión. Se ha observado que las fuentes ATSC se silencian cada dos a tres minutos. El silenciamiento periódico de la señal de audio puede producir resultados indeseables al televidente. Un método para mantener la sincronización de borde entre el audio y video digitalizado puede incluir hacer mediciones específicas de las memorias de audio y video e interpretar esta información para determinar el desplazamiento de sincronización de borde con el tiempo. En una aplicación de corriente, sin embargo, es difícil conocer el nivel de memoria exacta de una memoria debido a la naturaleza de las corrientes de datos (por ejemplo, corrientes de datos de audio y video) y las memorias receptoras. El nivel de memoria puede no ser leído fácilmente debido a que siempre está cambiando. En otras palabras, la lectura del nivel de memoria en un punto determinado en el tiempo puede no probar se exacto debido a que el nivel de memoria puede cambiar constantemente con el tiempo. Una medida para determinar el punto operativo de una memoria es promediar los niveles de memoria con el tiempo. Sin embargo, el promedio del nivel de memoria puede llevar a resultados deficientes cuando la ventana del tiempo que se observa incluye llenos parciales o fugas de la memoria o cuando se interrumpe la reproducción, por ejemplo, con un llenado temprano a medio punto.
BREVE DESCRIPCIÓN DE LA INVENCIÓN Las modalidades expuestas se relacionan con un sistema (23) y método (400) para mantener la sincronización entre la señal (29) de video y una señal (31) de audio que se procesan con el uso de relojes que están bloqueados. El sistema (23) puede comprender un componente (34) que determina el nivel inicial de una memoria, un componente (34) que determina por lo menos un nivel real de la memoria y un componente (34) que determina la cantidad de desplazamiento al comparar por lo menos uno del nivel inicial de la memoria con por lo menos un nivel real de la memoria y ajusta los relojes para mantener el nivel inicial de punto medio cuando la cantidad de desplazamiento alcanza un nivel de umbral.
BREVE DESCRIPCIÓN DE LOS DIBUJOS En los dibujos: La Figura 1 es un diagrama en bloque de un sistema ejemplificativo en donde se puede ¡mplementar la presente invención. La Figura 2 es una ilustración gráfica que corresponde a las tablas de control de memoria que se pueden ¡mplementar en las modalidades de la presente invención; y La Figura 3 es una ilustración gráfica de un cambio en la cantidad de datos almacenados en la memoria (es decir, el nivel de memoria) con el tiempo; La Figura 4 es una ilustración gráfica de la forma en que se monitorea el nivel de memoria y se ajusta de conformidad con la presente invención; y La Figura 5 es un diagrama de flujo de un proceso que ilustra un proceso de conformidad con las modalidades de la presente invención.
DESCRIPCIÓN DETALLADA DE LAS MODALIDADES PREFERIDAS Una o más modalidades específicas de la presente invención serán descritas a continuación. En un esfuerzo por proporcionar una descripción concisa de estas modalidades, no todas las características de la implementación real se describen en la especificación. Se debe apreciar que el desarrollo de tal implementación, como en un proyecto de ingeniería o diseño, se pueden tomar muchas decisiones específicas para la invención para alcanzar las metas específicas del desarrollador, como la compatibilidad relacionada con el sistema y las restricciones relacionadas con los negocios, que pueden variar de una implementación a otra. Además, se debe apreciar que tal esfuerzo de desarrollo puede ser complejo y consumidor de tiempo, sin embargo, será una rutina de diseño, fabricación y producción para las personas experimentadas en la técnica para el beneficio de esta descripción. La presente invención permite a un receptor de audio/video (por ejemplo, TV digitales, incluyendo HDTV), para presentar el audio y video en sincronización cuando el reloj de audio fuente y el reloj de video fuente no se bloquean y los relojes de audio y video de la TV se bloquean. Además, la presente invención puede ser útil para mantener la sincronización de borde con relojes de audio y video no bloqueados de las fuentes digitales, como las fuentes Moving Pictures Experts Group (MPEG). Las modalidades de la presente invención se pueden relacionar con un sistema y método para determinar la sincronización de borde relativa entre el audio y video en un ambiente digitalizado de audio y video con el uso de un cálculo de memoria. La sincronización de borde entre el audio y video digitalizado puede mejorarse al hacer mediciones específicas de las memorias de audio y video e interpretar esta información para determinar el desplazamiento de sincronización de borde con el tiempo. La Figura 1 es un diagrama en bloque de un sistema ejemplificativo en donde se puede implementar la presente invención. El sistema por lo general se señala con el número 10 de referencia. Las personas experimentadas en la técnica podrán apreciar que los componentes mostrados en la Figura 1 tienen solamente el propósito de ilustrar. Los sistemas que incorporan la presente invención se pueden implementar con el uso de elementos adicional o sub-grupos de los componentes mostrados en la Figura 1. Además, los bloques funcionales mostrados en la Figura 1 se pueden combinar o separar en unidades funcionales más pequeñas. Un sitio del difusor incluye un convertidor 12 A/D de video y un convertidor 14 A/D de audio, que respectivamente procesan una señal de video y una señal de audio correspondiente antes de su transmisión. El convertidor 12 A/D de video y el convertidor 14 A/D de audio se operan por señales de reloj separadas. Como se muestra en la Figura 1 , los relojes para el convertidor 12 A/D de video y el convertidor 14 A/D de audio no necesariamente están bloqueados. El convertidor 12 A/D de video puede incluir un codificador predictivo compensado de movimiento que utiliza transformaciones de coseno discontinuo. La señal de video se entrega a un compresor/codificador 16 de video y la señal del audio se entrega a un compresor/codificador 18 de audio. La señal de video comprimida puede ser arreglada, ¡unto con otros datos auxiliares, de conformidad con algún protocolo de señal como el MPEG y sus semejantes. Las salidas del compresor/codificador 16 de video y el compresor/codificador 18 de audio se alimentan a un multiplexor 20 de audio/video. El multiplexor 20 de audio/video combina las señales de audio y video en una única señal para la transmisión a una unidad receptora de audio/video. Como lo podrán apreciar las personas experimentadas en la técnica, se pueden emplear las estrategias como la multiplexación de división de tiempo por el multiplexor 20 de audio/video para combinar las señales de audio y video. La salida del multiplexor 20 de audio/video se entrega a un mecanismo 22 de transmisión, que puede amplificar y transmitir la señal. Un receptor 23 de audio/video, que puede comprender una televisión digital, se adapta para recibir la señal de audio/video transmitida desde el sitio de transmisión. La señal es recibida por un mecanismo 24 receptor, que alimenta la señal recibida a un demultiplexor 26 de audio/video. El multiplexor 26 de audio/video demultiplexa la señal recibida en componentes de audio y video. Una señal 29 de video demultiplexada se suministra a un descompresor/decodificador 28 de video para otro procesamiento. Una señal 31 de audio demultiplexada se suministra a un descompresor/decodificador 30 para otro procesamiento. La salida del descompresor/decodificador 28 de video se suministra a un convertidor 32 D/A de video y la salida del descompresor/decodificador 30 de audio se suministra a un convertidor 34 D/A de audio. Como se muestra en la Figura 1, los relojes del convertidor 32 D/A de video y el convertidor 34 D/A de audio siempre están bloqueados. Las salidas del convertidor 32 D/A de video y del convertidor 34 D/A de audio se utilizan para crear respectivamente una imagen de video y una salida de audio correspondiente para el entretenimiento del usuario. Aunque el hardware en el sistema ejemplif ¡cativo de la Figura 1 no permite un control separado para la presentación de audio y video, con el uso de las modalidades de la presente invención, cuenta con la capacidad de determinar si tal control es necesario. De conformidad con las modalidades de la presente invención, la sincronización de transporte relativa asociada con las señales de audio y video recibidas se mide al observar el nivel de memoria de audio recibido. Se ha observado que el nivel de memoria de audio es una medición relativamente exacta del error de sincronización de borde. Cuando las señales de audio y video se sincronizan inicialmente en forma apropiada, entonces los datos de audio y video recibidos se deben consumir a la misma velocidad durante la reproducción. En ese caso, la memoria que aloja la información de audio debe quedar aproximadamente del mismo tamaño sobre el tiempo sin aumentar o encogerse. Cuando la memoria de audio crece o se encoge en exceso de un intervalo típicamente estable, existe una indicación de que la sincronización de borde se puede ver comprometida. Por ejemplo, cuando la memoria de audio crece más allá de un intervalo específico con el tiempo, existe una indicación de que la señal de video puede llevar a la señal de audio. Cuando la memoria de audio se encoge por debajo de su intervalo típico, existe una indicación de que la señal de video puede estar retrasando la señal de audio. Cuando el error de sincronización de borde se determina para estar cerca de cero con el tiempo (es decir, la memoria de audio se queda a un tamaño relativamente constante con el tiempo), se puede suponer que el reloj fuente A/D se bloqueó con el reloj fuente A/D. Cuando el error de sincronización de borde crece con el tiempo, entonces los relojes fuente de A/D de audio y A/D de video no fueron bloqueados necesariamente y se puede requerir la corrección. Las personas experimentadas en la técnica entenderán que las modalidades de la presente invención se pueden implementar en software, hardware o una combinación de los mismos. Además, las partes que componen la presente invención se pueden configurar en el descompresor/decodificador 28 de video, el descompresor/decodificador 30 de audio, el convertidor 32 D/A de video y/o el convertidor 34 D/A de audio o cualquier combinación de los mismos. Además, los componentes o los aspectos funcionales de la presente invención se pueden disponer en otros dispositivos que no se muestran en la Figura 1. Cada vez que empieza una nueva presentación de audio/video, usualmente durante un cambio de canal, las modalidades de la presente invención pueden almacenar el nivel inicial de memoria de entrada D/A de audio. Estos datos pueden almacenarse dentro de un convertidor D/A de video, el convertidor 34 D/A de audio o externos a los mismos. Cuando el reloj fuente de audio se bloquea con la fuente de video cuando la señal se transmite por el difusor, entonces el nivel de memoria debe mantenerse relativamente constante sobre el tiempo. Cuando el nivel de memoria se desplaza y el desplazamiento corresponde a un error de sincronización de borde más allá de aproximadamente +/1 10 ms, el control de recuperación de reloj normal puede ser desactivada y los relojes bloqueados del convertidor 32 DA/ de video y del convertidor 34 D/A de audio se pueden mover en una dirección que regresa el nivel de memoria de audio a su nivel inicial. Mientras este proceso regresa la memoria de audio a su nivel inicial, se mide el grado al cual se mueve el video desde su posición original. Cuando el video se desplaza aproximadamente a +/- 25 ms, el proceso se puede repetir un cuadro de video (por ejemplo, al reiniciar la medición del nivel inicial de memoria de entrada de audio) o dejar caer un cuadro de video (por ejemplo, un cuadro MPEG del video recibido) para negar el desplazamiento medido. El proceso continúa en el modo de bloqueo de la salida de audio para la fuente de audio o se salta o repite cuadros de video para negar cualquier desplazamiento de video hasta que se detecta otro cambio de canal. Después de un nuevo cambio de canal, las modalidades de la presente invención pueden cesar para corregir el error de sincronización de borde, lo que permite al sistema regresar a un método convencional de bloquear la salida de video con la entrada de video hasta que se detecte un error de sincronización de borde. El algoritmo utilizado para controlar los relojes de salida de audio y video con base en el nivel inicial de memoria de entrada D/A, de salida de audio, y el nivel real de memoria de entrada D/A de salida de audio es muy importante para un desempeño estable. Se prefiere tener una respuesta cuando el nivel de memoria se invierte rápidamente cuando se mueve lejos del destino, se mueve rápidamente hacia el destino cuando está relativamente lejos, y se desacelera conforme se acerca a la posición deseada. Esto se puede lograr por ejemplo, al crear dos tablas de control que se relacionan con el cambio de frecuencia del reloj con la posición relativa y la velocidad de cambio. La tabla 1 se relaciona con el cambio de frecuencia de reloj con la velocidad relativa de cambio. TABLA 1 Cambio de frecuencia (Hz) Velocidad relativa de cambio (Bytes) -430 V < -2000 -354 -2000 < v < -1800 -286 -1800 < v < -1600 -226 -1600 < v < -1400 -174 -1400 < v < -1200 -130 -1200 < v < -1000 -94 -1000 < v < -800 -62 -800 < v < -600 -46 -600 < v < -400 -34 -400 < v < -200 0 -200 < v < -200 34 200 < v < 400 46 400 < v < 600 62 600 < v < 800 94 800 < v < 1 ,000 130 1000 < v < 1200 174 1200 < v < 1400 226 1400 < v < 1600 286 1600 < v < 1800 354 1800 < v < 2000 430 2000 < v La Tabla 2 se relaciona con el cambio de frecuencia de reloj con la distancia relativa: TABLA 2 Cambio de frecuencia (Hz) Distancia relativa (Bytes) -100 x< -4000 -90 -4000 < x < -3600 -80 -3600 < x < -3200 -70 -3200 < x < -2800 -60 -2800 < x < -2400 -50 -2400 < x < -2000 -40 -2000 < x < -1600 -30 -1600 < x < -1200 -20 -1200 < x < -800 -10 -800 < x < -400 0 -400 < x < 400 10 400 < x < 800 20 800 < x < 1200 30 1200 < x < 1600 40 1600 < x < 2000 50 2000 < x < 2400 60 2400 < x < 2800 70 2800 < x < 3200 80 3200 < x < 3600 90 3600 < x < 4000 100 4000 < x Las personas experimentadas en la técnica podrán comprender que los valores mostrados en las Tabla 1 y la Tabla 2 son ejemplificativos y no se deben considerar limitantes de la presente invención. Ya que el nivel de memoria tiene una velocidad de entrada irregular debido a la decodificación de audio y una velocidad de salida muy regular debido al reloj de salida D/A, los datos del nivel de memoria tiene alguna oscilación errática. A fin de eliminar cierta oscilación, se calcula que el nivel de memoria está en el punto medio entre la lectura de memoria más alta y la lectura de memoria más baja sobre un período de tiempo de 30 segundos. Este punto medio se puede calcular periódicamente (por ejemplo, cada 30 segundos) y puede ofrecer buena lectura de la diferencia entre la frecuencia del reloj A/D de fuente de audio y la frecuencia de reloj D/A de salida de audio con el tiempo. Con referencia ahora a la Figura 2, se muestra un diagrama que ilustra en forma gráfica las tablas de control de memoria (antes descrita). Este diagrama por lo general se señala con el número 100 de referencia. Una función 102 de distancia y la velocidad de la función 104 de cambio se ilustran en la Figura 2. El eje y del diagrama 100 corresponde a un cambio relativo de frecuencia en hertz. El eje x del diagrama 100 corresponde a la distancia de memoria relativa en bytes para la función 102 de distancia y ia velocidad relativa de memoria del cambio en bytes para la velocidad de la función 104 de cambio. Las personas experimentadas en la técnica apreciarán que los valores mostrados en el diagrama 100 son ejemplificativos y no se deben considerar limitantes de la presente invención.
El diagrama 100 ilustra la forma en que las modalidades de la presente invención provocarán la compensación de frecuencia para ser relativamente alta en la dirección apropiada cuando el nivel de memoria está lejos de la posición inicial y la velocidad de cambio está en la dirección incorrecta. La alta compensación de frecuencia continuará hasta que la velocidad de cambio se conmute y el nivel de memoria se mueva en la dirección correcta. En este punto, el componente de velocidad empezará a funcionar contra el componente de posición. Sin embargo, siempre que el componente de posición sea mayor que la velocidad de cambio del componente, la frecuencia será impulsada para aumentar la velocidad de cambio hacia el destino y la distancia disminuirá. Una vez que la velocidad del componente de cambio es mayor que el componente de distancia, la velocidad de cambio empezará a disminuir. Esta acción servirá para romper suavemente la velocidad de cambio conforme el componente de distancia se acerque al nivel inicial de memoria deseado. Las modalidades de la presente invención pueden determinar el desplazamiento de sincronización de borde al establecer un nivel de memoria inicial, monitorear el desplazamiento en el borde guía de la memoria, y hacer ajustes en el sistema para reducir el desplazamiento. Se debe notar que los pasos de monitorear y hacer los ajustes del sistema, de preferencia, continúan hasta que se haya corregido el desplazamiento de sincronización de borde. Los niveles operativos iniciales de la memoria se deben establecer para determinar un punto de inicio para la corrección de sincronización de borde. El punto de inicio se debe determinar para estar a un nivel en donde la sincronización de borde sea más exacta. De esta manera, el punto de inicio puede ser utilizado como el destino del cálculo de memoria. La operación de una memoria de conformidad con las modalidades de la presente invención, se explica en general con referencia a la Figura 3. La Figura 3 es una ilustración gráfica del cambio en la cantidad de datos almacenados en la memoria (es decir, nivel de memoria) con el tiempo. La gráfica por lo general es referida con el número 200 de referencia. Una traza 202 ilustra una cantidad de datos que se almacena en la memoria receptora. Con propósitos de ilustración, la traza 202 indica la cantidad de datos almacenada en la memoria receptora de audio. Un mínimo nivel operativo 204 y un máximo nivel operativo 206 se ilustran en la gráfica 200. Cuando la cantidad de datos almacenada en la memoria cae por debajo de un mínimo nivel operativo 204, el dispositivo de reproducción en donde reside la memoria puede estar en peligro de desechar los datos a ser reproducidos. Cuando la cantidad de datos en la memoria excede al máximo nivel operativo 206, la memoria se saturará y se puede perder la reproducción de los datos. El mínimo nivel 204 operativo y el máximo nivel 206 operativo se pueden predefinir o se pueden determinar al medir las características operativas de la memoria cuando está en uso. La gráfica 200 ilustra la forma en que el nivel de memoria empieza en cero y crece por ráfagas hasta que se determina que se puede empezar a emitir datos (por ejemplo, a ser reproducidos para el usuario). Las líneas inclinadas en la gráfica representan el lugar en donde las memorias se vaciaron al emitir sus datos a una velocidad constante. Las ráfagas de datos ocurren a una velocidad constante con el tiempo, pero pueden ocurrir grupos de ráfagas. Los grupos de ráfagas pueden afectar el nivel general de la memoria. En un período relativamente corto de tiempo, se pueden determinar el máximo y el mínimo niveles operativos ya que la cantidad de datos almacenada en la memoria típicamente ajusta los niveles máximo y mínimo rápidamente (por ejemplo, en un lapso de aproximadamente 30 segundos). De esta manera, se puede establecer fácilmente un intervalo destino de sincronización de borde exacto al monitorear el máximo nivel operativo y el mínimo nivel operativo sobre un período de tiempo (por ejemplo, 30 segundos). Con el tiempo, un desplazamiento en el borde guía de la memoria puede ocurrir cuando los relojes destino o fuente para los componentes de audio y video de la corriente de datos no estén bloqueados. Por ejemplo, cuando el reloj destino es rápido con respecto al reloj fuente, la memoria eventualmente se vaciará. La Figura 4 es una ilustración gráfica de la forma en que se monitorea y se ajusta ei nivel de memoria y de conformidad con la presente invención. La gráfica está señalada por lo general, con el número 300 de referencia. Los niveles iniciales de memoria, que son referidos como Init Min, Init Max, y Init Mid en el ejemplo mostrado en la Figura 4, se calculan para establecer un destino en donde la sincronización de borde es buena. En el ejemplo ilustrado en la . Figura 4, el reloj destino es más rápido que el reloj fuente. Como resultado, los niveles de memoria reales se vacían lentamente. Los valores reales de memoria se definen como Cur Min, Cur Max, Cur Mid. El borde guía, (Cur Min) es una medida importante en esta etapa porque se utiliza para calcular la ubicación del punto medio operativo (Cur Mid) con el uso de las siguientes ecuaciones: Init Mid 0 (Init Max + Init Min)/2 Punto medio operativo = Cur Mid = Cur Min + Init Mid - Init Min Después de que se ubica el punto medio operativo, el siguiente paso es hacer ajustes al sistema hasta que el punto medio operativo i (Cur Mid) sea igual a Init Mid. En el ejemplo mostrado en la Figura 4, en donde el nivel de memoria está vaciándose, la señal de reloj que controla el consumo de los datos almacenados en la memoria se puede retrasar como se describe antes, de modo que la velocidad de vaciado se reduzca. Conforme se ajusta la velocidad de reloj que controla la memoria, se continúan detectando nuevos valores para Cur Max, Cur Min y se continúa computando un nuevo valor para Cur Mid. En el ejemplo mostrado en la Figura 4, las mediciones sucesivas para Cur Min continuarán disminuyendo ya que la memoria se está vaciando. En el caso de vaciado de memoria, el valor de Cur Max puede reajustarse cuando se tomen acciones correctivas. Esto permite que la variable Cur Max sea recalculada y ayuda a determinar si se lleva j a cabo una acción correctiva en al dirección correcta.
Además, los cambios en las variables Cur Max y Cur Min pueden monitorearse para determinar los efectos de los esfuerzos correctivos para llevar a Cur Mid hacia Init id. Cuando la memoria se está vaciando, se puede hacer una determinación de si se necesitan llevar a cabo otros ajustes al monitorear qué tanto disminuye Cur Min y que tanto aumenta Cur Max. De esta forma, es posible monitorear tanto la posición Cur Mid y la velocidad o velocidad de convergencia con Init Mid. La Figura 5 es un diagrama de flujo de un proceso que ilustra un proceso de conformidad con las modalidades de la presente invención. El proceso por lo general, es señalado con el número 400 de referencia. El proceso inicia en el paso 402. En el bloque 404, se determinan los niveles iniciales de memoria de entrada de audio. Los niveles iniciales de memoria pueden comprender un mínimo nivel operativo inicial (Init Min), un máximo nivel operativo inicial (Init Max) y un nivel de punto medio inicial (Init Mid). Los niveles reales de memoria se monitorean con el tiempo, como se muestra en el bloque 405. Los niveles reales de memoria pueden incluir un mínimo nivel operativo actual (Cur Min), un máximo nivel operativo real (Cur Max) y un nivel de punto medio actual (Cur Mid). Con el tiempo, se determina la cantidad de desplazamiento del nivel inicial de memoria de entrada de audio, como se muestra en el bloque 406. Cuando el desplazamiento excede un umbral (bloque 408), entonces los relojes bloqueados del convertidor 32 D/A de video (Figura 1) y el convertidor 34 D/A de audio se pueden ajustar en la dirección que mantiene los niveles iniciales de memoria (bloque 410). El proceso termina en el bloque 412. Mientras esta invención es susceptible a varias modificaciones y formas alternativas, se han mostrado las modalidades específicas a manera de ejemplo en los dibujos y se describirán con detalle aquí. Sin embargo, se debe entender que la invención no tiene la intención de limitarse a las formas particulares descritas. Más bien, la invención tiene la intención de abarcar todas las modificaciones, equivalentes y alternativas que caigan dentro del alcance y espíritu de la invención como se define en las reivindicaciones anexas.

Claims (20)

REIVINDICACIONES
1. Un sistema (23) que mantiene la sincronización entre una señal (29) de video y una señal (31) de audio, que se procesan con el uso de relojes que están bloqueados, el sistema (23) está caracterizado porque comprende: un componente (34) que determina por lo menos un nivel inicial de memoria; un componente (34) que determina por lo menos un nivel actual de la memoria; y un componente (34) que determina una cantidad de desplazamiento al comparara el por lo menos un nivel inicial de la memoria con el por lo menos un nivel real de la memoria y ajusta los relojes para mantener el nivel de punto medio inicial de la memoria cuando la cantidad de desplazamiento alcanza un nivel de umbral.
2. El sistema (23) de conformidad con la reivindicación 1, caracterizado porque por lo menos un nivel inicial de la memoria comprende un nivel de punto medio inicial (Init Mid).
3. El sistema (23) de conformidad con la reivindicación 1, caracterizado porque el por lo menos un nivel inicial de la memoria comprende un mínimo nivel operativo inicial (Init Min), un máximo nivel operativo inicial (Init Max) y un nivel de punto medio inicial (Init Mid).
4. El sistema (23) de conformidad con la reivindicación 3 caracterizado porque el nivel de punto medio inicial (Init Mid) se computa de conformidad con la siguiente fórmula: nivel de punto medio inicial (Init Mid) = (máximo nivel operativo inicial (Init Max) + (mínimo nivel operativo inicial (Init Min))2.
5. El sistema (23) de conformidad con la reivindicación 1, caracterizado porque por lo menos un nivel actual de la memoria comprende un nivel de punto medio actual (Cur Mid).
6. El sistema (23) de conformidad con la reivindicación 3 caracterizado porque el por lo menos un nivel actual de la memoria comprende un mínimo nivel operativo real (Cur Min), un máximo nivel operativo real (Cur Max) y un nivel de punto medio real (Cur Mid).
7. El sistema (23) de conformidad con la reivindicación 6 caracterizado porque el nivel de punto medio real (Cur Mid) se calcula de conformidad con la siguiente fórmula: Punto medio operativo = nivel de punto medio real (Cur Mid) = mínimo nivel operativo real (Cur Min) + nivel de punto medio inicial (Init Mid) - mínimo nivel operativo inicial (Init Min).
8. El sistema (23) de conformidad con la reivindicación 1, caracterizado porque la señal (31) de audio y la señal (29) de video comprende una señal de Motion Pictures Experts Group.
9. El sistema (23) de conformidad con la reivindicación 1, caracterizado porque el sistema (23) comprende una porción de un aparato de televisión.
10. El sistema (23) de conformidad con la reivindicación 9 caracterizado porque el aparato de televisión comprende un aparato de televisión de alta definición (HDTV).
11. Un sistema (23) que mantiene la sincronización entre una señal (29) de video y una señal (31) de audio, que se procesan con el uso de relojes que están bloqueados, el sistema (23) está caracterizado porque comprende: un medio (34) que determina por lo menos un nivel inicial de memoria; un medio (34) que determina por lo menos un nivel actual de la memoria; y un medio (34) que determina una cantidad de desplazamiento al comparara el por lo menos un nivel inicial de la memoria con el por lo menos un nivel real de la memoria; y un medio (34) que ajusta los relojes para mantener el nivel de punto medio inicial de la memoria cuando la cantidad de desplazamiento alcanza un nivel de umbral.
12. El sistema (23) de conformidad con la reivindicación 11, caracterizado porque por lo menos un nivel inicial de la memoria comprende un nivel de punto medio inicial (Init Mid).
13. El sistema (23) de conformidad con la reivindicación 11, caracterizado porque el por lo menos un nivel inicial de la memoria comprende un mínimo nivel operativo inicial (Init Min), un máximo nivel operativo inicial (Init Max) y un nivel de punto medio inicial (Init Mid).
14. El sistema (23) de conformidad con la reivindicación 13 caracterizado porque el nivel de punto medio inicial (Init Mid) se computa de conformidad con la siguiente fórmula: nivel de punto medio inicial (Init Mid) = (máximo nivel operativo inicial (Init Max) + (mínimo nivel operativo inicial (Init Min))2.
15. El sistema (23) de conformidad con la reivindicación 13, caracterizado porque por lo menos un nivel actual de la memoria comprende un nivel de punto medio actual (Cur Mid).
16. El sistema (23) de conformidad con la reivindicación 13 caracterizado porque el por lo menos un nivel actual de la memoria comprende un mínimo nivel operativo real (Cur Min), un máximo nivel operativo real (Cur Max) y un nivel de punto medio real (Cur Mid).
17. El sistema (23) de conformidad con la reivindicación 16 caracterizado porque el nivel de punto medio real (Cur Mid) se calcula de conformidad con la siguiente fórmula: Punto medio operativo = nivel de punto medio real (Cur Mid) = mínimo nivel operativo real (Cur Min) + nivel de punto medio inicial (Init Mid) - mínimo nivel operativo inicial (Init Min).
18. Un método (400) para mantener la sincronización entre una señal (29) de video y una señal (31) de audio, que se procesan con el uso de relojes que están bloqueados, el método (400) está caracterizado porque comprende: determinar (404) por lo menos un nivel inicial de memoria; determinar (405) por lo menos un nivel actual de la memoria; y determinar (406) una cantidad de desplazamiento al comparara el por lo menos un nivel inicial de la memoria con el por lo menos un nivel real de la memoria; y ajustar (410) los relojes para mantener el nivel de punto medio inicial de la memoria cuando la cantidad de desplazamiento alcanza un nivel de umbral.
19. El método (400) de conformidad con la reivindicación 18, caracterizado porque comprende: definir el por lo menos un nivel inicial de la memoria para comprende el mínimo nivel operativo inicial (Init Min), un máximo nivel operativo inicial (Init Max), y un nivel de punto medio inicial (Init Mid); y computar el nivel de punto medio inicial (Init Mid) de conformidad con la siguiente fórmula: nivel de punto medio inicial (Init Mid) = (máximo nivel operativo inicial (Init Max) + (mínimo nivel operativo inicial (Init Min))2.
20. El método (400) de conformidad con la reivindicación 19, caracterizado porque comprende: definir el por lo menos un nivel real de la memoria para comprender un mínimo nivel operativo real (Cur Min), un máximo nivel operativo real (Cur Max) y un nivel de punto medio real (Cur Mid); y computar el nivel de punto medio real (Cur Mid) se calcula de conformidad con la siguiente fórmula: Punto medio operativo = nivel de punto medio real (Cur Mid) = mínimo nivel operativo real (Cur Min) + nivel de punto medio inicial (Init Mid) - mínimo nivel operativo inicial (Init Min).
MXPA05004938A 2002-11-07 2003-10-31 Un metodo y sistema para mantener la sincronizacion de borde entre audio y video en un ambiente digitalizado con el uso de un calculo de memoria. MXPA05004938A (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US42445102P 2002-11-07 2002-11-07
PCT/US2003/034644 WO2004045197A2 (en) 2002-11-07 2003-10-31 A system and method for determining lip synchronization between audio and video in a digitized environment using buffer calculation

Publications (1)

Publication Number Publication Date
MXPA05004938A true MXPA05004938A (es) 2005-07-22

Family

ID=32312810

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA05004938A MXPA05004938A (es) 2002-11-07 2003-10-31 Un metodo y sistema para mantener la sincronizacion de borde entre audio y video en un ambiente digitalizado con el uso de un calculo de memoria.

Country Status (9)

Country Link
US (1) US7283175B2 (es)
EP (1) EP1559265A4 (es)
JP (1) JP4482911B2 (es)
KR (1) KR100984818B1 (es)
CN (1) CN100367313C (es)
AU (1) AU2003286797A1 (es)
BR (1) BR0315310A (es)
MX (1) MXPA05004938A (es)
WO (1) WO2004045197A2 (es)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7701512B1 (en) * 2003-05-20 2010-04-20 Pixelworks, Inc. System and method for improved horizontal and vertical sync pulse detection and processing
US8022773B2 (en) 2004-12-17 2011-09-20 Mitsubishi Electric Corporation Clock signal generation device, and wireless base station
WO2006100727A1 (ja) * 2005-03-18 2006-09-28 Fujitsu Limited 映像装置における映像信号と音声信号との同期制御方法および装置
CN100442858C (zh) * 2005-10-11 2008-12-10 华为技术有限公司 分组网络中多媒体实时传输的唇同步方法及其装置
US9692537B2 (en) * 2005-10-18 2017-06-27 Avago Technologies General Ip (Singapore) Pte. Ltd. System, method, and apparatus for jitter reduction in a video decoder system
JP2007124090A (ja) * 2005-10-26 2007-05-17 Renesas Technology Corp 情報機器
US20070124331A1 (en) * 2005-11-30 2007-05-31 Sony Ericsson Mobile Communications Ab Method and apparatus for the seamless delivery of content
US20080144505A1 (en) * 2006-11-03 2008-06-19 Michael Anthony Isnardi Method and Apparatus for Bitrate Reduction
CN101212690B (zh) * 2006-12-26 2011-04-20 中兴通讯股份有限公司 多媒体视音频流唇音同步的调测方法
US7760749B2 (en) * 2007-01-11 2010-07-20 Via Technologies, Inc. Apparatus and method for deskewing 1000 BASE-T Ethernet physical layer signals
US8824568B2 (en) 2008-01-28 2014-09-02 Entropic Communications, Inc. Device and method for decoding digital TV broadcast
US8731370B2 (en) 2009-01-12 2014-05-20 At&T Intellectual Property I, L.P. Method and device for transmitting audio and video for playback
EP2254342A1 (de) * 2009-05-18 2010-11-24 Albis Technologies AG Verfahren zur Audio-/Videosynchronisation
EP2323392B1 (en) * 2009-11-03 2012-01-04 Tektronix International Sales GmbH Method and apparatus for measuring delay within a compressed digital stream
US8217689B2 (en) * 2010-01-19 2012-07-10 Integrated Device Technology, Inc. Method and circuit for DisplayPort video clock recovery
GB2509313A (en) * 2012-12-27 2014-07-02 Barco Nv Managing a queue of video frames using the current queue fill level
EP3160147A1 (en) * 2015-10-19 2017-04-26 Thomson Licensing Method for fast channel change, corresponding arrangement and device
KR20180068069A (ko) 2016-12-13 2018-06-21 삼성전자주식회사 전자 장치 및 이의 제어 방법

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2137842B (en) * 1983-03-10 1986-06-04 Sony Corp Television signal processing apparatus
DE3732111A1 (de) * 1987-09-24 1989-04-06 Bosch Gmbh Robert Verfahren zur laufzeitanpassung von video- und audiosignalen an ein referenzsignal
EP0418396B1 (en) * 1989-03-16 1998-06-03 Fujitsu Limited Video/audio multiplex transmission system
CN2098132U (zh) * 1991-08-09 1992-03-04 广播电影电视部广播科研所 图文电视信号接收卡
JPH05347073A (ja) * 1992-06-15 1993-12-27 Sony Corp 記録再生装置
US5323272A (en) * 1992-07-01 1994-06-21 Ampex Systems Corporation Time delay control for serial digital video interface audio receiver buffer
US5430485A (en) * 1993-09-30 1995-07-04 Thomson Consumer Electronics, Inc. Audio/video synchronization in a digital transmission system
AU1572995A (en) * 1994-02-11 1995-08-29 Newbridge Networks Corporation Method of dynamically compensating for variable transmission delays in packet networks
JPH07284077A (ja) * 1994-04-06 1995-10-27 Matsushita Electric Ind Co Ltd 電子会議端末
JP3622235B2 (ja) * 1994-08-26 2005-02-23 三菱電機株式会社 多重化データの復号装置
US5771075A (en) * 1994-12-08 1998-06-23 Lg Electronics Inc. Audio/video synchronizer
US5809454A (en) * 1995-06-30 1998-09-15 Sanyo Electric Co., Ltd. Audio reproducing apparatus having voice speed converting function
US5703877A (en) * 1995-11-22 1997-12-30 General Instrument Corporation Of Delaware Acquisition and error recovery of audio data carried in a packetized data stream
JPH09245438A (ja) * 1996-03-12 1997-09-19 Pioneer Electron Corp 情報記録媒体並びにその記録装置及び再生装置
US5880788A (en) * 1996-03-25 1999-03-09 Interval Research Corporation Automated synchronization of video image sequences to new soundtracks
US5949410A (en) * 1996-10-18 1999-09-07 Samsung Electronics Company, Ltd. Apparatus and method for synchronizing audio and video frames in an MPEG presentation system
US6262776B1 (en) * 1996-12-13 2001-07-17 Microsoft Corporation System and method for maintaining synchronization between audio and video
US6429902B1 (en) * 1999-12-07 2002-08-06 Lsi Logic Corporation Method and apparatus for audio and video end-to-end synchronization
US7031306B2 (en) * 2000-04-07 2006-04-18 Artel Video Systems, Inc. Transmitting MPEG data packets received from a non-constant delay network
KR100359782B1 (ko) * 2000-11-27 2002-11-04 주식회사 하이닉스반도체 엠펙 디코더의 시스템 타임 클럭 조정 장치 및 방법
US7006510B2 (en) * 2001-01-17 2006-02-28 Optibase Ltd. Method of clock mismatch and drift compensation for packet networks
EP1554868A4 (en) * 2002-10-24 2011-06-01 Thomson Licensing METHOD AND SYSTEM FOR MAINTAINING LIP SYNCHRONIZATION

Also Published As

Publication number Publication date
US7283175B2 (en) 2007-10-16
AU2003286797A8 (en) 2004-06-03
KR20050074555A (ko) 2005-07-18
KR100984818B1 (ko) 2010-10-05
AU2003286797A1 (en) 2004-06-03
EP1559265A2 (en) 2005-08-03
BR0315310A (pt) 2005-08-16
CN1703723A (zh) 2005-11-30
CN100367313C (zh) 2008-02-06
WO2004045197A3 (en) 2004-07-15
JP4482911B2 (ja) 2010-06-16
WO2004045197A2 (en) 2004-05-27
JP2006506015A (ja) 2006-02-16
US20060103760A1 (en) 2006-05-18
EP1559265A4 (en) 2010-09-15

Similar Documents

Publication Publication Date Title
MXPA05004938A (es) Un metodo y sistema para mantener la sincronizacion de borde entre audio y video en un ambiente digitalizado con el uso de un calculo de memoria.
US6101195A (en) Timing correction method and apparatus
JP4157617B2 (ja) 情報ストリームフレーム同期のための方法および装置
US7778372B2 (en) Data delivery system and method, and receiver and transmitter
US9066061B2 (en) Video information reproduction method and system, and video information content
US8134644B2 (en) Audio synchronizer control and communications method and apparatus
US20030066094A1 (en) Robust method for recovering a program time base in MPEG-2 transport streams and achieving audio/video sychronization
US8195829B2 (en) Streaming media player and method
US7639706B2 (en) Data synchronized playback apparatus
US7738772B2 (en) Apparatus and method for synchronizing video data and audio data having different predetermined frame lengths
KR20020041189A (ko) 엠펙 디코더의 시스템 타임 클럭 조정 장치 및 방법
MXPA05004340A (es) Un metodo y sistema para mantener la sincronizacion de borde.
US11206442B2 (en) Methods and apparatus for video streaming with improved synchronization
US5767746A (en) Method and apparatus for adjusting phase-lock-loop parameters
US8854964B2 (en) Method and apparatus for determining a transport bit rate for a Multiprogram transport stream
JPH11112982A (ja) Mpegデータ受信装置
JP2001078185A (ja) 信号処理装置
US20040228411A1 (en) Method and system for decoder clock control in presence of jitter
US20080025345A1 (en) Methods and Systems for Buffer Management
US6192074B1 (en) Fixed frequency source timing processor method and apparatus
US20070230512A1 (en) Receiving apparatus and transmitting/receiving method
US20020042708A1 (en) Method and apparatus for outputting a datastream processed by a processing device
KR100186447B1 (ko) 영상/음성 동기제어 가능한 엠펙 디코딩 시스템
EP2077671B1 (en) Streaming media player and method
CN117729376A (zh) 视频播放方法、装置、设备及存储介质

Legal Events

Date Code Title Description
FG Grant or registration