KR980013240A - 화소 밀도 변환 및 오차 확산 기능을 갖는 화상 데이타 처리 장치 (An Apparatus for Processing an image Data Having the Pixel Density Conversion and Error Diffusion functions) - Google Patents

화소 밀도 변환 및 오차 확산 기능을 갖는 화상 데이타 처리 장치 (An Apparatus for Processing an image Data Having the Pixel Density Conversion and Error Diffusion functions) Download PDF

Info

Publication number
KR980013240A
KR980013240A KR1019970031463A KR19970031463A KR980013240A KR 980013240 A KR980013240 A KR 980013240A KR 1019970031463 A KR1019970031463 A KR 1019970031463A KR 19970031463 A KR19970031463 A KR 19970031463A KR 980013240 A KR980013240 A KR 980013240A
Authority
KR
South Korea
Prior art keywords
element data
data
circuit
multivalued
error
Prior art date
Application number
KR1019970031463A
Other languages
English (en)
Other versions
KR100376951B1 (ko
Inventor
미쯔아끼 하따게야마
겐이찌 오꾸보
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP8179461A external-priority patent/JPH1028223A/ja
Priority claimed from JP18336096A external-priority patent/JP3384688B2/ja
Application filed filed Critical
Publication of KR980013240A publication Critical patent/KR980013240A/ko
Application granted granted Critical
Publication of KR100376951B1 publication Critical patent/KR100376951B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/40Picture signal circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/40Picture signal circuits
    • H04N1/405Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels
    • H04N1/4051Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels producing a dispersed dots halftone pattern, the dots having substantially the same size
    • H04N1/4052Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels producing a dispersed dots halftone pattern, the dots having substantially the same size by error diffusion, i.e. transferring the binarising error to neighbouring dot decisions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T3/00Geometric image transformation in the plane of the image
    • G06T3/40Scaling the whole image or part thereof

Abstract

본 발명은 메모리 용량의 증가없이 화소 밀도 변환 및 오차 처리 확산을 행할 수 있는 화상 데이타 처리장치를 제공하는 것을 목적으로 한다. 중간 계조부(7)는 입력되는 1라인분의 화소의 다치 데이타에 대해 화소 밀도 변환부(4)에서의 화소 밀도의 변환 비율에 따라 오차 메모리(8)에 저장하는 각 화소의 오차 데이타를 연산한다. 그리고, 중간 계조부(7)는 화소 밀도의 변환 비율이 「1」 이하인 경우, 각 화소마다 오차 데이타를 연산하고 그 연산 결과를 오차 메모리(8)에 저장한다. 한편, 화소 밀도의 변환 비율이 「1」을 초과하는 경우, 중간 계조부(7)는 인접하여 입력되는 2화소 마다의 오차 평균을 연산하고, 그 연산 결과를 오차 메모리(8)에 저장한다.

Description

화소 밀도 변환 및 오차 확산 기능을 갖는 화상 데이타 처리 장치 (An Apparatus for Processing an image Data Having the Pixel Density Conversion and Error Diffusion functions)
본 발명은 화상 데이타 처리 장치에 관한 것으로, 상세하게는 화상 데이타의 화소 밀도 변환 처리 및 오차 확산 처리를 행하는 화상 데이타 처리 장치에 관한 것이다.
팩시밀리, 복사기, 광 코드 판독기(OCR) 등의 정보 기기는 전하 결합 소자(CD)나 밀착형 센서 등의 라인 센서와, 라인 센서에 접속된 화상 데이타 처리 장치를 구비한다. 처리 장치는 라인 센서로부터 공급된 아날로그 화상 신호를 수신하고, 그 아날로그 화상 신호를 2차 화상 데이타로 변환한다. 팩시밀리 장치에 내장된 모뎀은 2치 화상 데이타를 상대편의 팩시밀리 장치로 송신한다. 복사기는 2치 화상 데이타를 프린터로 출력한다. OCR은 2치 화상 데이타로 출력한다.
팩시밀리 장치에서 데이타 전송 속도의 고속화를 위해 비교적 낮은 화소 밀도(예를 들면, 200dpi)를 갖는 화상 데이타가 이용된다. 복사기에서 화질의 향상을 꾀하기 위해서 비교적 높은 화소 밀도(예를 들면 400dpi)를 갖는 데이타가 이용된다.
통신 기능 및 프린터 기능을 갖는 정보 기기가 컴퓨터와 접속되어 이용되고 있다. 이와 같은 정보 기기에 결합된 화상 데이타 처리 장치는 통신, 프린터, 컴퓨터에 따라 데이타의 화소 밀도를 변환하도록 구성되어 있다. 또한, 라인 센서의 화소 밀도(예를 들면 300dpi)가 프린터의 화소 밀도(예를 들면 400dpi)보다도 낮은 경우, 인쇄된 화상이 축소되는 것을 방지하기 위해서 화상 데이타 처리 장치는 프린터의 화소 밀도에 적합하도록 데이타의 화소 밀도를 변환하도록 구성되어 있다. 예를 들면 카피의 경우에서는 처리 장치는 화소수가 2배로 증가되어 높은 화소 밀도가 얻어지도록 동일 화소의 2치 데이타를 2회씩 출력한다. 그러나, 2가지 동일 화소 데이타를 연속적으로 출력하는 것은 인쇄 문자를 굵게 하여 문자가 보기 어렵게 된다.
컴퓨터는 비교적 높은 화소 밀도(예를 들면, 800dpi)를 갖는 화상 데이타를 처리 장치에 공급한다. 이 화상 데이타를 프린터에 출력하는 경우에서는 화소수가 1/2로 감소되어 낮은 화소 밀도가 얻어지도록 2치 데이타를 하나의 화소 단위로 추출한다. 그러나 이 방법은 인쇄된 선의 폭을 변화시킴과 함께 가는 선을 소실시킬 가능성이 있다. 하나의 예로서, 3화소로 형성되는 라인은 중앙의 1화소의 2치 데이타가 추출될 때, 2화소로 형성되는 라인으로서 인쇄될 수 있다. 3화소로 이루어지는 라인은 양측의 2화소의 2치 데이타가 추출될 때, 1화소로 이루어지는 라인으로서 인쇄될 수 있다. 또한, 다른 예로서 1화소로 형성되는 라인은 추출에 의해 소멸될 수 있다.
오차 확산법은 2치 표시 시스템(2치(흑백)인쇄 시스템)을 이용하여 다계조 화상을 자연 또는 고품위의 화상을 표시하기 위한 방법으로서 이용되고 있다. 오차 확산법은 고성능의 유사 계조 처리 기술로서 알려져 있다. 오차 확산법은 표시하여야 할 화소 데이타와 소정의 임계치의 오차를 산출하고, 그 오차를 표시하여야 할 화소의 주변에 있는 화소 데이타에 대해 가감하여 거시적으로 계조를 표현한다. 임계치는 표시나 인자(印字)의 온/오프(흑/백)를 결정하기 위해 미리 설정된다. 계조는 하나의 라인에서 각 화소 데이타에 대해 산출되어 일시적으로 기억된다. 오차는 다음 라인에서 표시하여야 할 화소에 대응하는 화소 데이타 및 그 주변의 화소 데이타에 가산된다. 가산된 화소 데이타는 임계치와 비교되어 흑/백이 결정된다.
화소 밀도 변환은 오차 확산의 처리에 앞서서 행해진다. 따라서 오차 확산 처리에는 화소 밀도 변환에 의해 생성된 각 화소 데이타가 이용된다. 화소 밀도 변환에 의해 비교적 높은 화소 밀도를 갖는 화상 데이타가 생성된 경우, 밀도 변환되지 않는 화상 데이타보다도 많은 오차 데이타를 기억할 필요가 생긴다. 이것은 대용량을 갖는 메모리를 필요로 하여 장치의 대형화를 초래한다.
일반적으로 본 발명은 화소 밀도의 변환에 의해 발생되는 화상 데이타의 품질의 저하를 방지하는 화상 데이타 처리 장치에 관한 것이다.
본 발명은 또한 화소 밀도 변환에 기인하는, 오차 확산 처리를 위해 이용되는 메모리 용량의 증대를 방지하는 화상 데이타 처리 장치에 관한 것이다. 본 발명의 장치 및 방법은 여러 가지의 방식으로 구현될 수 있다.
본 발명의 상기 및 기타 장점은 본 발명의 원리를 일례를 들어 예시한 첨부 도면을 참조하면서 이하에서 설명하기로 한다.
도 1은 본 발명에 따른 제1 실시예의 화상 데이타 처리 장치를 도시한 블록도.
도 2는 도 1의 장치 내에 설치된 농염 강조 회로를 도시한 회로도.
도 3은 도 1의 장치 내에 설치된 화소 밀도 변환 회로를 도시한 회로도.
도 4는 도 2의 농염 강조 회로에서의 신호의 리미트 처리에 이용되는 신호의 구성을 도시한 도면.
도 5는 도 2의 농염 강조 회로의 강조 처리에 이용되는 신호의 구성을 도시한 도면.
도 6은 도 3의 화소 밀도 변환 회로의 변환 처리에 이용되는 신호의 구성을 도시한 도면.
도 7은 도 3의 화소 밀도 변환 회로에 공급되는 클럭 신호 및 선택 클럭 신호를 도시한 파형도.
도 8은 이미지 센서에 의해 판독된 화소 데이타를 도시한 도면.
도 9는 도 2의 농염 강조 회로의 강조 처리를 도시한 도면.
도 10a 내지 도 10e는 도 3의 화소 밀도 변환 회로의 변환 처리를 도시한 도면.
도 11은 본 발명에 따른 제2 실시예의 화상 데이타 처리 장치를 도시한 블럭도.
도 12는 도 11의 장치 내에 설치된 중간 계조 회로를 도시한 블럭도.
도 13은 도 12의 중간 계조 회로에 의해 행해지는 오차 확산 처리를 도시한 도면.
도 14a 내지 도 14d는 도 11 내의 장치 내에 설치된 화소 밀도 변환 회로의 변환 처리를 도시한 도면.
도 15는 밀도의 변환 비율 「1」 이하의 경우에서의 오차 메모리를 이용한 오차 확산 처리를 도시한 도면.
도 16은 밀도의 변환 비율이 「1」을 초과하는 경우에서의 오차 메모리를 이용한 오차 확산 처리를 도시한 도면.
* 도면의 주요 부분에 대한 부호의 설명
1: 화상 데이타 처리 장치, 2: 아날로그 처리 회로, 3: 왜곡 보정 회로, 4: 해상도 변환 회로, 5: 감마 보정 회로, 6: 필터, 7: 중간 계조 회로, 8: 2치화 회로, 9: 제어 회로, 10: 레지스터
본 발명에 따른 제 1실시예의 화상 데이타 처리 장치를 도면에 따라 설명하기로 한다. 도 1에 도시한 바와 같이, 화상 데이타 처리 장치(1)는 퍼스널 컴퓨터와 접속된 정보 기기(도시하지 않음)에 결합되어 있다. 화상 데이타 처리 장치(1)는 CCD나 밀착형 화상 센서 등의 라인 센서(100)에 접속되고, 그 라인 센서(100)로부터 공급된 아날로그 화상 신호를 수신하여 2치 화상 데이타를 생성한다. 처리 장치(1)는 또한 아날로그 화상 신호를 아날로그-디지탈(A-D) 변환하여 디지털 계조 데이타를 생성한다. 처리 장치(1)는 펙시밀리나 복사 처리용으로 2치 화상 데이타를 공급하기 위한 제1 출력 단자(102)와, 디지탈 계조 데이타를 퍼스널 검퓨터에 공급하기 위한 제2 출력 단자(104)를 갖고 있다.
화상 데이타 처리 장치(1)는 아날로그 처리 회로(2), 왜곡 보정 회로(3), 해상도 변환 회로(4), 감마 보정 회로(5), 필터(6), 중간 계조 회로(7), 2치화 회로(8), 제어 회로(9) 및 레지스터(10)를 포함한다. 이들 회로는 1칩의 반도체 회로 상에 집적되어 있다.
라인 센서(100)는, 원고의 주사 방향을 따라 배치된 복수의 화소를 포함하고, 각 화소는 원고를 판독한다. 도 8에 도시한 바와 같이, 주사 방향을 따라 판독된 1라인의 화상 데이타(L1)는 복수의 화소 데이타(G)를 포함한다. 라인 센서(100)는 원고의 농염에 따른 전압을 갖는 아날로그 화상 신호를 각 화소 마다 라인 단위로 생성한다. 예를 들면 화소가 흑색에 대한 반사광을 수신할 때 높은 전압을 갖는 아날로그 화상 신호가 생성된다. 백색의 경우, 낮은 전압을 갖는 아날로그 화상 신호가 생성된다. 회색의 경우, 중간 전압을 갖는 아날로그 화상 신호가 생성된다. 아날로그 처리 회로(2)는 라인 센서(100)로부터 아날로그 화상 신호를 수신한다. 아날로그 처리 회로(2)는 소정의 비트수(예를 들면 8비트) 구성의 A/D 변환기를 포한한다. A/D 변환기는 아날로그 화상 신호를 양자화하여 디지털 계조(이 경우, 256게조) 데이타, 또는 다치 데이타를 생성한다. 계조 데이타는 각 화소를 수신할 수 있는 반사광의 강약에 거의 비례하는 전압을 갖는다.
왜곡 보정 회로(3)는 아날로그 처리 회로(2)로부터 디지탈 계조 데이타를 1라인마다 수신한다. 왜곡 보정회로(3)는 내부에 왜곡 보정 데이타(쉐이딩 데이타)가 이미 저장되어 있는 메모리(도시하지 않음)를 갖고 있다. 왜곡 보정 회로(3)는 메모리에 저장된 왜곡 보정 데이타를 판독하고 그 왜곡 보정 데이타를 이용하여 1라인의 계조 데이타에 대한 계조 보정을 행한다. 왜곡 보정 데이타는 광학계에서 발생된 왜곡을 수치적으로 보정하는 데 이용된다.
해상도 변환 회로(4)는 왜곡 보정 회로(3)로부터 보정된 디지탈 계조 데이타를 수신하고 각 계조 데이타의 농염을 강조하는 농염 강조 회로와, 화소 밀도를 변환하는 처리를 행하도록 구성되어 있다. 해상도 변환 회로(4)는 농염 강조 회로(11)와 화소 밀도 변환 회로(12)를 포함한다. 농염 강조 회로(11)는 왜곡 보정 회로(3)에 의해 보정된 계조 데이타를 입력한다. 강조 회로(11)는 주 주사 방량을 따라 배치된 복수의 화소에 대응하는 디지탈 계조 데이타를 이용하여 농염의 강조 처리를 행한다. 제1 실시예에서는 강조 회로(11)는 3화소에 대응하는 계조 데이타를 일시적으로 보유하고 그 3화소의 계조 데이타를 이용하여 농염 강조 처리를 행한다. 즉, 도 8에 도시한 바와 같이, 농염 강조 회로(11)는 3개의 화소(G1, G2, G3)에 대응하는 계조 데이타의 그룹 단위로 농염 강조 처리를 행한다.
농염 강조 회로(11)는 주 주사 방향을 따라 연속하는 3개의 화소 (G1 내지 G3) 중 중앙의 화소(G2)에 대해 농염 강조 처리를 실시한다. 회로(11)는 중앙 화소(G2)에 인접하는 2개의 화소(G1, G3)의 농염치의 평균을 산출하여 그 평균 농염치와 중앙 화소(G2)의 농염치의 차를 산출한다. 차의 값은 1차 미분 계수로서 이용된다. 회로(11)는 그 1차 미분 계수에 소정의 강조도를 승산하고, 중앙 화소(G2)에 대응하는 계조 데이타에 그 승산 결과를 가산한다. 그 가산 결과는 농염 강조 처리된 중앙 화소(G2)의 새로운 디지탈 계조 데이타로서 이용된다.
상기의 농염 강조 처리는 이하의 수학식 1 및 2에 따라 행해진다. 중앙 화소(G2), 인접하는 화소(G1, G3)에 각각 대응하는 디지탈 계조 데이타를 D0, D1 및 D2라 한다. 1차 미분 계수 K1은 이하의 수학식 1에 따라 얻어진다.
[수학식 1]
K1 = D0-(D1 + D2) / 2
[수학식 2]
DK = D0 + K2 × K1
여기서 K2는 강조도이다.
도 9에 도시한 바와 같이, 예를 들면 주 주사 방향을 따르는 5개의 화소(G11 내지 G15)의 계조 데이타 「100」, 「120」, 「120」, 「100」, 「100」이 생성되어 있도록 한다. 또한, 강조도 K2가 「2」로 설정되어 있도록 한다. 농염 강조 회로(11)는 최초에 화소 G11 내지 G13의 계조 데이타에서의 중앙 화소 G12의 계조 데이타 「120」을 이용하여 새로운 게조 데이타 「140」을 생성한다. 회로(11)는 다음에 화소 G12 내지 G14의 계조 데이타에서의 중앙 화소 G13 「120_ 을 이용하여 새로운 계조 데이타 「140」을 생성한다. 또한 화소 G13 내지 G15의 계조 데이타에서의 중앙 화소 G14의 계조 데이타 「100」을 이용하여 새로운 계조 데이타 「80」을 생성한다. 따라서, 농염 강조 처리에서의 화소 G12 및 G13의 계조 데이타의 화소 G14의 계조 데이타의 차는 처리 전의 차보다도 크다. 이와 같이 하여 화소 G12 내지 G14의 농염이 강조된다.
농염 강조 회로(11)에서, 중앙 화소의 계조 데이타와, 그 중앙 화소의 전후에 각각 연속하는 복수의 화소의 계조 데이타를 이용하여 농염 강조 처리가 행해져도 좋다. 부 주사 방향을 따라 중앙 화소에 인접하는 화소의 계조 데이타를 이용하여 농염 강조 처리가 행해져도 좋다. 주 주사 방향을 따라 인접하는 화소와, 부 주사 방향을 따라 인접하는 화소의 결합을 이용하여 농염 강조 처리가 행해져도 좋다. 또한, 중앙 화소의 계조 데이타와 그 전 또는 그 후 중 어느 것에 인접하는 하나의 화소의 계조 데이타의 차가 중앙 화소의 계조 데이타에 가산되어도 좋다.
화소 밀도 변환 회로(12)는 농염 강조 회로(11)로부터 처리된 디지탈 계조 데이타를 수신한다. 회로(12)는 주 주사 방향을 따라 인접하는 2개의 화소에 대응하는 디지탈 계조 데이타의 평균치를 산출하도록 구성되어 있다. 회로(12)는 또한, 산츨된 평균치를 하나의 화소에 대응하는 디지탈 계조 데이타로서 이용함으로써 소정의 변`환 비율에 따리 1라인에서의 계조 데이타의 수를 증감하도록 구성되어 있다. 바꾸어 말하면, 회로(12)는 레지스터(10)에 저장되는 제어 데이타에 따라 화소 밀도를 전환하도록 구성되어 있다. 본 실시 형태에서는 변화 비율을 「1/1 배」, 「1/2 배」, 「2/3 배」, 및 「3/2 배」, 「2/1 배」 중 어느 한 비율로 선택적으로 설정 가능하다.
예를 들면 도 10b에 도시한 바와 같이, 인접하는 2화소를 하나의 그룹으로 하여 평균치가 산출된다. 그 평균치가 하나의 화소에 대응하는 새로운 계조 데이타로서 출력된다. 따라서, 2화소의 계조 데이타가 1화소의 새로운 계조 데이타로 치환된다. 이렇게 해서 화소 밀도가 「1/2 배」로 변환한다.
도 10c에 도시한 바와 같이, 화소를 건너 뛰면서 인접하는 2화소를 하나의 그룹으로 하여 평균치가 산출된다. 바꾸어 말하면, 건너뛴 1화소의 계조 데이타와 평균치(하나의 화소 계조 데이타)가 교대로 출력된다. 바꾸어 말하면, 건너뛴 1화소의 계조 데이타의 시리즈에 평균치가 삽입된다. 따라서, 3화소의 계조 데이타가 2화소의 새로운 계조 데이타로 치환된다. 이렇게 해서 화소 밀도가 「2/3 배」로 변환된다.
도 10d에 도시한 바와 같이, 인접하는 2화소를 하나의 그룹으로 하여 평균치가 산출된다. 인접하는 2화소의 계조 데이타와, 산출된 평균치(하나의 화소 계조 데이타)가 출력된다. 이 때, 평균치는 인접하는 2화소의 계조 데이타의 사이에 배치된다. 바꾸어 말하면, 인접하는 2화소의 계조 데이타로 이루어지는 그룹에 평균치가 삽입된다. 따라서, 2화소의 계조 데이타가 3화소의 새로운 계조 데이타로 치환된다. 이렇게 해서 화소 밀도가 「3/2 배」로 변환한다.
도 10e에 도시한 바와 같이, 인접하는 2화소를 하나의 그룹으로 하여 평균치가 산출된다. 이 때, 2개의 인접하는 그룹은 하나의 화소를 공유하고 있다. 따라서 3화소에 대해 2개의 평균치가 산출된다. 각 화소의 계조 데이타와, 각 평균치(1개 화소 계조 데이타)가 교대로 출력된다. 바꾸어 말하면, 인접하는 2화소의 계조 데이타에 평균치가 삽입된다. 따라서 2화소의 계조 데이타가 4화소의 새로운 계조 데이타로 치환된다. 이렇게 하여 화소 밀도가 「1/2 배」로 변환한다. 도 10a는 무변환 즉, 화소 밀도가 「1/1 배」로 변환하는 예를 도시하고 있다.
도 1로 되돌아가서, 감마 보정 회로(5)는 변환 회로(12)로부터 화소 밀도 변환된 계조 데이타를 라인마다 수신한다. 감마 보정 회로(5)는, 그 내부에 감마 보정 데이타가 미리 저장되어 있는 메모리(도시하지 않음)를 갖고 있고, 그 감마 보정 데이타를 이용하여 계조 데이타에 대한 감마 보정을 행한다. 감마 보정 데이타는 라인 센서(100)의 광-전기 변환 특성과 빛의 시각적인 강도 변환 간의 차이를 보정하는 데 이용된다. 감마 보정 회로(5)는 감마 보정된 계조 데이타를 필터(6) 및 제2 출력 단자(104)에 1라인마다 출력한다.
필터(6)는 적어도 2라인분의 계조 데이타를 저장 가능한 메모리(도시하지 않음)을 갖고 있다. 필터(6)는 2라인의 계조 데이타와 감마 보정 회로(5)로부터 공급된 1라인의 계조 데이타에 대한 3×3의 매트릭스로 이루어지는 2차원 공간 필터를 형성한다. 공간 필터는 엣지를 강조하기 위해 계조 데이타에 대해 필터 처리를 행한다. 공간 필터의 구성은 농염 강조 회로(11)와 기본적으로 동일하다. 필터(6)는 필터 처리된 계조 데이타를 중간 계조 회로(7) 또는 2차화 회로(8)에 출력한다.
2차화 회로(8)는 필터(6)로부터 제조 데이타를 수신하고, 소정의 임계치를 이용하여 계조 데이타를 2치 데이타로 변환한다. 예를 들면, 임계치보다도 큰 값을 갖는 계조 데이타는 2치 데이타 「1」로 변환되고, 임계치보다도 작은 값을 갖는 계조 데이타는 2치 데이타 「0」으로 변환한다. 2치 데이타 「0」은 백색에 대응하고, 2치 데이타「1」은 흑색에 대응한다.
중간 계조 회로(7)는 필터(6)로부터 계조 데이타를 수신하여 계조 데이타에 대응하는 오차 확산 처리를 행하여 중간 계조를 거시적으로 나타내는 2치 데이타를 생성한다. 오차 확산 처리는 당업자에게 알려져 있는 바와 같이 중간 계조를 표현하기 위해 표시해야 할 화소의 계조 데이타와 소정의 임계치의 오차를 산출하고, 그 오차를 표시해야 할 화소의 주변에 있는 화소의 계조 데이타에 대해 가감한다. 오차가 가감된 계조 데이타는 소정의 임계치와 비교되어 2치 데이타로 변환된다.
중간 계조 회로(7) 및 2치 회로(8)는 스위치 SW를 통해 제1 출력 단자(102)와 접속되어 있다. 스위치 SW는 중간 계조 회로(7)로부터의 2치 데이타 및 2치화 회로(8)로부터의 2치 데이타 중 어느 하나를 선택적으로 제1 출력 단자(102)에 공급하기 위해 설치되어 있다. 스위치 SW의 전환은 화상 영역의 상태에 따라 제어회로(9)에 의해 제어된다.
원고가 문자 영역과 사진 영역을 포함하고 있는 경우, 제어 회로(9)는 이하와 같이 하여 스위치 SW를 제어한다. 문자 영역에 대응하는 2치 데이타가 2치화 회로(8)로부터 출력되고, 제1 출력 단자(102)에 공급되도록 스위치 SW가 2치화 회로(8) 측으로 전환된다. 이러한 제어에 의해, 명확한 엣지를 나타내는 2치 데이타가 얻어진다. 한편, 사진 영역에 대응하는 2치 데이타가 중간 계조 회로(7)로부터 출력되고, 제1 출력 단자에 공급되도록 스위치 SW가 중간 계조 회로(7) 측으로 전환된다. 이러한 제어에 의해 중간 계조를 나타내는 2치 데이타가 얻어진다.
레지스터(10)는 콘트롤러(도시하지 않음)로부터 공급된 화소 밀도 변환, 제어용의 각종 데이타를 저장한다. 콘트롤러는 정보 기기에 결합되고, 팩시밀리 통신, 복사 등의 전체 동작을 제어한다. 제어 회로(9)는 레지스터(10)에 저장된 각종 데이타를 수신하고, 이들 데이타에 기초하여 각 회로(2 내지 8)에 제어 신호를 출력한다.
제1 실시예에서는 계조 데이타의 단계에서 화소 밀도 변환 회로(12)에 의해 화소 밀도가 변환된다. 따라서, 제1 실시예는 2치 데이타의 단계에서 화소 밀도 변환을 행하는 종래의 방식과는 다르다. 그 결과, 문자가 굵어지거나 가는 선이 소실되거나 하는 일이 없어진다. 이것을, 사용자에게 보기 쉬운 화상 데이타를 제공한다. 제1 실시예에서, 해상도 변환 회로(4)는 화소 밀도 변환 회로(12)만으로 구성되어도 좋다. 이 구성에서도 중간 계조를 보유하면서 화소 밀도 변환을 행하는 것이 가능해진다.
농염 강조 회로(11)와 화소 밀도 변환 회로(12)의 상세에 대해 도면을 참조하면서 설명하기로 한다. 도 2에 도시한 바와 같이, 온염 강조 회로(11)는 각 화소의 계조 데이타 TD를 1화소 단위로 수신함과 함께 클럭 신호 CLK와 강조 신호 MF를 수신한다. 클럭 신호 CLK는 계조 데이타 TD가 회로(11)에 입력되는 타이밍에 동기하는 신호이다. 강조 신호 MF는 계조 데이타의 강조 정도에 대응하고 있다. 예를 들면, 도 5에 도시한 바와 같이, 농염 강조 처리 없는 「×0 강조」는 「00」으로, 1배의 농염 강조 처리 「×1 강조」는 「01」로, 2배의 농염 강조 처리 「×2강조」는 「10」으로, 4배의 농염 강조 처리인 「×4 강조」는 「11」로 각각 설정된다.
도 2로 되돌아가서, 농염 강조 회로(11)는 34o의 레지스터(21, 22, 23), 가산기(24), 제산기(25), 감산기(26), 승산기(27), 가산기(28) 및 리미터(29)를 포함한다. 레지스터(21 내지 23)는 다비트 대응의 플립플롭 회로로 각각 구성되고, 각 레지스터는 1화소분의 계조 데이타 TD를 저장한다. 레지스터(21 내지 23)는 직렬로 접속되고 레지스터(21)는 왜곡 보정 회로(3)로부터 계조 데이타 TD를 입력한다. 각 레지스터(21 내지 23)는 클럭 신호 CLK에 응답하여 계조 데이타 TD를 수신하고, 이것을 일시적으로 보유하여 보유된 계조 데이타를 출력한다. 따라서, 레지스터(21 내지 23)에 의해 연속되는 3개의 화소 계조 데이타가 보유된다. 레지스터(22)는 농염 강조 처리에 관계되는 중앙 화소의 계조 데이타 D0를 출력한다. 레지스터(21, 23)는 중앙 화소의 양측에 인접하는 2개의 화소의 계조 데이타 D1, D2를 출력한다.
가산기(24)는 레지스터(21)로부터의 계조 데이타 D1과 레지스터(23)로부터의 계조 데이타 D2를 수신하고, 두 계조 데이타 D1 및 D2를 가산한다. 제산기(25)는 가산기(24)로부터의 가산 결과를 수신하고, 그 가산 결과가 1/2이 되도록 제산을 행한다. 2치 데이타를 처리하는 제산기(25)는 가산 결과의 데이타를 하위 비트 방향으로 1비트 시프트하여 제산을 행하는 시프트 레지스터를 이용할 수 있다.
가산기(26)는 제산기(25)로부터의 제산 결과를 나타내는 데이타 AVE와, 레지스터(22)로부터의 계조 데이타 D0를 수신하고, 계조 데이타로부터의 데이타 AVE를 감산하고, 그 감산 결과를 승산기(27)로 출력한다. 따라서, 감산기(26)는 중앙 화소의 계조 데이타와, 인접하는 2개의 화소 계조 데이타의 평균의 차, 즉 상기 수학식 1의 1차 미분 계수 K1이 산출된다.
승산기(27)는 감산기(26)로부터 1차 미분 계수 K1을 수신하고, 강조 신호 MF에 따라서 1차 미분 계수 K1에 강조도 K2를 승산한다. 승산기(27)는 1차 미분 계수 K1을 강조 신호 MF에 따라 시프트하여, 그 1차 미분 계수 K1에 강조도 K2를 승산하는 시프트 레지스터를 이용할 수 있다.
도 5에 도시한 바와 같이, 승산기(27)는 「×0 강조」를 나타내는 강조 신호 MF에 따라 강조도 K2 「0(제로)」를 승산한다. 이 경우, 농염 강조 처리는 행해지지 않는다. 승산기(27)는 「×1 강조」의 경우에, 1차 미분 계수 K1를 그대로 출력한다. 승산기(27)는 「×2 강조」의 경우에 1차 미분 계수 K1을 상위로 1비트 시프트시킨다. 즉, 1차 미분 계수 K1에 K2=2를 승산한다. 승산기(27)는 「×4 강조」의 경우에, 1차 미분 계수 K1을 상위로 2비트 시프트시킨다. 즉, 1차 미분 계수 K1 에 K=4를 승산한다.
도2로 되돌아가서, 승산기(27)는 리미터(29)로부터 플러스 값, 또한 소정의 비트수를 갖는 계조 데이타 ED가 출력되도록 승산 결과에 기초하여 리미트 신호 LIM을 리미터(29)에 공급한다. 예를 들면, 8비트 구성의 계조 데이타 ED(계조 데이타 TD)는 0에서 255까지의 값을 갖는다. 1차 미분 계수 K1은 중앙 화소의 계조 데이타와, 2개의 화소 계조 데이타의 평균의 차이다. 따라서, 감산기(26)는 플러스 또는 마이너스값을 갖는 1차 미분 계수 K1을 출력한다. 이 경우, 리미터(29)로부터 8비트를 초과하는 비트수를 갖는 계조 데이타 ED가 출력될 가능성이 있다. 이것을 방지하기 위해서 리미터(29)에 리미트 신호 LIM이 공급된다.
예를 들면 도4에 도시한 바와 같이, 플러스값, 또한 소정의 비트수를 갖는 계조 데이타 ED가 출력되는 경우, 승산기(27)는 「리미트 없음」을 나타내는 리미트 신호 LIM 「00」을 출력한다. 플러스값 또한 소정의 비트수를 초과하는 비트수를 갖는 제어 데이타 ED가 출력되는 경우, 승산기(27)는 「FF 리미트」를 나타내는 리미트 신호 LIM「01」을 출력한다. 「FF」는 16진수로 표현되는 8비트의 최대값(255)이다. 마이너스값을 갖는 계조 데이타가 출력되는 경우, 승산기(27)는 「0 리미트」를 나타내는 리미트 신호 LIM「10」을 출력한다. 「0」은, 8비트의 최소값이다.
도 2로 되돌아가서, 가산기(28)는 승산기(27)로부터 공급된 승산 결과와 레지스터(22)로부터 공급된 중앙 화소의 계조 데이타 D0을 수신하고, 연산 결과와 계조 데이타 D0을 가산한다. 이 가산 결과는 상기 수학식 2에서의 중앙 화소의 새로운 계조 데이타로서 리미터(29)에 공급된다.
리미터(29)는 가산기(28)로부터 공급된 승산 결과와 승산기(27)로부터 공급된 리미트 신호 LIM을 수신하고, 리미트 신호 LIM에 따라 승산 결과에 대한 리미트 처리를 행한다. 처리된 승산 결과는 계조 데이타 ED로서 화소 밀도 변환 회로(12)로 공급된다.
도 3에 도시한 바와 같이, 화소 밀도 변환 회로(12)는 농염 강조 처리된 계조 데이타 ED, 클럭 신호 CLK(도 2의 클럭 신호 CLK와 동일), 선택 클럭 신호 CHS 및 출력 선택 신호 RES를 수신한다.
선택 클럭 신호 CHS는 클럭 신호 CLK로부터 생성되고, 변환 비율에 대응하는 펄스 신호이다. 변환 회로(12)는 하이(H) 레벨을 갖는 선택 클럭 신호 CHS에 응답하여, 인접하는 2화소의 계조 데이타의 평균을 하나의 화소 계조 데이타로서 출력한다. 변환 회로(12)는 로우(L) 레벨을 갖는 선택 클럭 신호 CHS에 응답하여, 원래의 화소 계조 데이타를 출력한다.
상술한 바와 같이, 변환 회로는 예를 들면, 도 10a에 도시한 바와 같이, 「1/1 배」, 「1/2 배」, 「2/3 배」, 「3/2 배」,「2/1 배」 중 어느 하나로 설정된다. 도 7에 도시한 바와 같이, 「1/1 배」의 경우에 L레벨을 갖는 선택 클럭 신호 CHS가 항상 생성된다. 「1/2배」의 경우에 H레벨을 갖는 선택 클럭 신호 CHS가 항상 생성된다. 「2/3 배」의 경우에 클럭 신호 CLK의 3주기 중 2주기 동안 L레벨을 보유하는 선택 클럭 신호 CHS가 생성된다. 「3/2 배」의 경우에 클럭 신호 CLK의 2주기 중 1.5 주기 동안 L레벨을 보유하는 선택 클럭 신호 CHS가 생성된다. 「2/1 배」의 경우에 클럭 신호 CLK의 1주기 중 0.5 주기 동안 L레벨을 보유하는 선택 클럭 신호 CHS가 생성된다.
도 6에 도시한 바와 같이, 출력 선택 신호 RES는 변환 비율에 따라 설정된다. 예를 들면, 「1/1 배」는 「000」, 「1/2 배」는 「001」, 「2/3 배」는 「010」, 「3/2 배」는 「011」, 「2/1 배」는 「100」으로 각각 설정된다.
도 3으로 되돌아가서, 화소 밀도 변환 회로(12)는 3개의 레지스터(31, 32, 33), 2개의 가산기(34, 35), 2개의 제산기(36, 37) 및 3개의 선택 회로(38, 39, 40)를 포함한다.
레지스터(131 내지 33)는 1화소분의 계조 데이타를 각각 저장하기 위한 다비트 구성의 플립플롭 회로를 포함한다. 레지스터(31 내지 33)는 직렬로 접속되고, 클럭 신호 CLK에 따라 계조 데이타 ED를 순차 수신하고, 연속하는 3개의 화소의 계조 데이타를 보유한다. 레지스터(31)는 계조 데이타 WR1을 출력하고, 레지스터(32)는 계조 데이타 WR2를 출력하고, 레지스터(33)는 계조 데이타 WR3을 출력한다.
가산기(34)의 제산기(36)는 인접하는 2화소의 계조 데이타 WR1, WR2의 평균치 AVE1을 산출하는 평균치 연산 회로를 형성한다. 가산기(35)와 제산기(37)는 인접하는 2화소의 계조 데이타 WR2, WR3의 평균치 AVE를 산출하는 평균치 연산 회로를 형성한다.
상세하게는, 가산기(34)는 계조 데이타 WR1과 계조 데이타 WR2를 수신하고, 두 계조 데이타 WR1, WR2를 가산하여 그 가산 결과를 제산기(36)에 공급한다. 제산기(36)는 가산 결과를 1/2로 하는 제산을 행하고, 그 제산 결과를 데이타 AVE 로서 출력한다. 가산기(35)는 계조 데이타 WR2와 계조 데이타 WR3을 수신하고, 두 계조 데이타 WR2, WR3을 가산하여 그 가산 결과를 가산기(37)에 공급한다. 제산기(37)는 가산 결과를 1/2로 하는 제산을 행하고, 그 제산 결과를 데이타 AVE2로서 출력한다. 제산기(36, 37)는 가산 결과 데이타를 하위 비트 방향으로 1비트 시프트하여 제산 결과를 얻는 시프트 레지스터를 이용할 수 있다.
선택 회로(38)는 데이타 AVE1과 레지스터(32)로부터의 계조 데이타 WR2를 수신하고, 선택 클럭 신호 CHS에 따라 데이타 AVE1과 계조 데이타 WR2 중 어느 한쪽을 선택한다. 선택된 하나는 데이타 SEL1로서 출력된다. 선택 회로(39)에는 데이타 AVE2와 레지스터(32)로부터의 계조 데이타 WR2를 수신하고, 선택 클럭 신호 CHS에 따라 데이타 AVE2와 계조 데이타 WR2 중 어느 한 쪽을 선택한다. 선택된 하나는 데이타 SEL2로서 출력된다.
예를 들면 선택 회로(38, 39)는 L레벨을 갖는 선택 클럭 신호 CHS에 따라 계조 데이타 WR2를 함께 선택하고, 선택된 계조 데이타 WR2를 데이타 SEL1, SEL2로서 각각 출력한다. 이들 데이타는 L레벨을 갖는 선택 클럭 신호 CHS가 보유되고 있는 동안 출력된다.
H레벨을 갖는 선택 클럭 신호 CHS에 따라 선택 회로(38)는 데이타 AVE1을 선택하고, 데이타 AVE1을 데이타 SEL1로서 출력한다. H레벨을 갖는 선택 클럭 신호 CHS에 따라 선택 회로(39)는 데이타 AVE2를 선택하고, 데이타 AVE2를 데이타 SEL2로서 출력한다. 이들 데이타는 H레벨을 갖는 선택 클럭 신호 CHS가 보유되어 있는 동안 출력된다.
선택 회로(40)는 선택 회로(38, 39)로부터 각각 공급된 데이타 SEL1, SEL2와 레지스터(32)로부터의 계조 데이타 WR2를 수신하고, 출력 선택 신호 RES에 따라 데이타 SEL1, SEL2와 계조 데이타 WR2 중 하나을 선택한다. 선택된 하나는 계조 데이타 MD로서 출력된다. 출력 선택 신호 RES는 변환 비율에 대응하고 있으므로, 선택 회로(30)는 변환 비율에 따라 데이타 SEL1, SEL2와 계조 데이타 WR2 중 하나를 선택한다. 바꾸어 말하면, 선택 회로(38 내지 40)는 선택 클럭 신호 CHS와 출력 선택 신호 RES에 따라 인접하는 2화소 계조 데이타의 평균과, 원래의 계조 데이타 중 어느 하나를 선택한다.
도 6에 도시한 바와 같이, 선택 비율 「1/1 배」의 경우에, 선택 회로(40)는 계조 데이타 WR2를 선택한다. 바꾸어 말하면 선택 회로(40)는 화소 밀도 변환 회로(12)에 공급된 계조 데이타 ED를 그대로 계조 데이타 MD로서 출력한다.
변환 비율 「1/2 배」의 경우에 선택 회로(40)는 데이타 SEL1을 선택한다. 그 데이타 SEL1은 H레벨을 갖는 선택 클럭 신호 CHS에 따라 선택 회로(38)에 의해 선택된 데이타 AVE1, 즉 평균치이다. 따라서, 변환 회로(12)에 의해 2화소의 계조 데이타 ED가 1화소의 계조 데이타 MD로 치환된다.
변환 비율 「2/3 배」의 경우에, 선택 회로(40)는 데이타 SEL1을 선택한다. 데이타 SEL1은 인접하는 2화소의 계조 데이타 ED의 평균치 또는 계조 데이타 WR2이다. 상세하게는 선택 회로(38)는 클럭 신호 CLK의 2주기 동안 계조 데이타 WR2를 선택하고, 클럭 신호 CLK의 1주기 동안 데이타 AVE1을 선택한다. 따라서, 변환 회로(12)에 의해 3화소의 계조 데이타 ED가 2화소의 계조 데이타 MD로 치환된다.
변환 비율 「3/2 배」의 경우에, 선택 회로(40)는 데이타 SEL2를 선택 출력한다. 데이타 SEL2는 인접하는 2화소의 계조 데이타의 평균치 또는 계조 데이타 WR2이다. 상세하게는 선택 회로(39)는 클럭 신호 CLK의 1.5주기 동안, 계조 데이타 WR2를 선택하고, 클럭 신호 CLK의 0.5 주기 동안 데이타 AVE2를 선택한다. 따라서, 변환 회로(12)에 의해 2화소의 계조 데이타 ED가 3화소의 계조 데이타 MD가 3화소의 계조 데이타 MD로 치환된다.
변환 비율 「2/1 배」의 경우에, 선택 회로(40)는 데이타 SEL2를 선택한다. 데이타 SEL2는 인접하는 2화소의 계조 데이타의 평균치 또는 계조 데이타 WR2이다. 상세하게는 선택 회로(39)는 클럭 신호 CLK의 0.5주기 동안, 계조 데이타 WR2를 선택하고, 클럭 신호 CLK의 0.5 주기 동안 데이타 AVE2를 선택한다. 따라서, 변환 회로(12)에 의해 2화소의 계조 데이타 ED가 4화소의 계조 데이타로 치환된다.
이하 본 발명에 따른 제2 실시예를 참조하면서 설명하기로 한다. 중복을 피하기 위해, 제1 실시예에 대응하는 성분들과 동일한 성분에 대해서는 동일한 참조 부호를 병기하기로 한다. 도 11에 도시한 바와 같이, 화상 데이타 처리 장치는 아날로그 처리 회로(2), 왜곡 보정 회로(3), 화소 밀도 변환 회로(12), 감마 보정 회로(5), 필터(6), 2치화 회로(8), 제어 회로(9), 레지스터(11), 중간 계조 회로(14) 및 오차 메모리(15)를 포함한다.
중간 계조 회로(14)에서의 오차 확산 처리에 대해 설명하기로 한다. 도 13에 는 현재 라인 La에서의 임의의 화소 Ga, 화소 Ga의 다음에 입력되는 화소 Gb가 도시되어 있다. 또한, 현재 라인 La의 다음에 입력되는 다음 라인 Lb, 다음 라인 Lb에서 화소 Ga에 인접하는 화소 Gc, 화소 Gb에 인접하는 화소 Gd가 도시되어 있다. 임의의 화소 Ga와 임계치의 사이의 오차는 화소 Gb, 화소 Gc, Gd로 분배된다. 3개의 화소로의 오차의 분배 배율은 합계가 「1」이 되도록 미리 설정되어 있다. 예를 들면 오차의 1/2(오차 데이타 EA)가 화소 Gb에, 오차의 1/4(오차 데이타 EB, EC)이 화소 Ge 및 화소 Gd로 분배된다. 이 오차의 분배 비율은 임의로 변경되어도 좋다.
중간 계조 회로(14)는 화소 밀도 변환 회로(12)에서의 변환 비율에 따라 연산 처리 방법이 전환하도록 구성되어 있다. 예를 들면, 중간 계조 회로(14)는 변환 비율이 「1」 이하의 경우, 각 화소에 대해 오차 데이타를 산출하고, 산출된 오차 데이타를 오차 메모리(15)에 저장한다. 변환 비율이 「1」을 초과하는 경우, 각 화소에 대한 오차 데이타가 산출됨과 동시에 인접하는 2개의 화소 오차 데이타 평균이 산출되어 그 평균 데이타가 메모리(15)에 저장된다.
도 14a 내지 도 14e에 도시한 바와 같이, 화소 밀도 변환 후에서 특정 라인(현재 라인)은 입력 계조 데이타 G10 또는 신계조 데이타 G20으로 형성된다. 변환 비율이 「1」 이하의 예로서 「1/2 변환」을 고려한다. 이 경우, 도 14b에 도시한 바와 같이, 현재 라인은 신계조 데이타 G20만으로 형성된다. 중간 계조 회로(14)는 각 신계조 데이타 G20과 임계치의 차를 나타내는 오차 데이타를 각각 산출하고 각 오차 데이타를 오차 메모리(15)에 저장한다.
예를 들면, 도 15에 도시한 바와 같이, 현재 라인 La에서의 임의의 화소 Gn에 착안한다. 그 화소 Gn의 계조 데이타와 임계치의 오차가 산출된다. 이 때, 화소 Gn의 계조 데이타에 화소 Gn의 하나 전의 화소 Gn-1의 오차 데이타 EA가 가산된다. 또한, 그 가산 결과를 이용하여 분배되어야 할 오차 데이타 EA, EB, EC가 산출된다. 다음 라인 Lb에서 화소 Gn과 인접하는 화소 Gm의 계조 데이타에 화소 Gn의 오차 데이타 EB 및 화소 Gn-1의 오차 데이타 EC가 가산된다. 이 때문에, 중간 계조 회로(14)는 화소 Gn의 오차 데이타 EB에 화소 Gn-1의 오차 데이타 EC를 가산하고, 그 가산 결과를 다음 라인 Lb에서의 화소 Gm에 대한 오차 데이타 EM으로서 오차 메모리(15)에 저장한다.
다음에, 화소 Gn+1을 고려한다. 화소 Gn+1의 계조 데이타에 화소 Gn의 오차 데이타 EA가 가산된다. 그 가산 결과를 이용하여 분배되어야 할 오차 데이타 EA, EB, EC가 산출된다. 중간 계조 회로(14)는 화소 Gn+1의 오차 데이타 EB와, 화소 Gn의 오차 데이타 EC를 가산하고, 그 가산 결과를 다음 라인 Lb에서의 화소 Gm+1에 대한 오차 데이타 EM으로서 오차 메모리(15)에 저장된다.
임의의 화소 Gn이 1라인에서이 선두의 화소인 경우, 그 선두의 화소 전에 화소는 존재하지 않는다. 그 때문에, 중간 계조 회로(14)는 그 선두의 화소의 계조 데이타와 임계치 간의 오차 데이타 EB를 다음 라인에서의 선두의 화소에 대한 오차 데이타 EM으로서 오차 메모리(15)에 저장된다.
다음에, 변환 비율이 「1」을 초과하는 예로서 「2/1 변환」을 고려한다. 도 14b에 도시한 바와 같이, 현재 라인은 입력 계조 데이타 G10과 신계조 데이타 G20이 교대로 배열되도록 형성되어 있다. 중간 계조 회로(14)는 입력 계조 데이타 G10의 오차 데이타와 신 계조 데이타 G20의 오차 데이타를 산출한다. 또한, 중간 계조 회로(14)는입력 계조 데이타 G10의 오차 데이타와 신계조 데이타 G20의 오차 데이타의 평균치를 산출한다. 그 평균치가 입력 계조 데이타 G10 및 신계조 데이타 G20의 오차 데이타로서 오차 메모리(15)에 저장된다.
예를 들면, 도 16에 도시한 바와 같이, 현재 라인 La에서의 입력 오차 데이타G10에 대응하는 임의의 화소 Gn을 고려한다. 화소 Gn의 계조 데이타와 소정의 임계치의 오차가 산출된다. 이 때, 화소 Gn의 계조 데이타에 그 화소 Gn의 하나 앞의 화소 Gn-1의 호차 데이타 EA가 가산된다. 그 가산 결과를 이용하여 분배되어야 할 오차 데이타 EA, EB, EC가 산출된다. 중간 계조 회로(14)는 화소 Gn의 오차 데이타 EB에 화소 Gn-1의 오차 데이타 EC를 가산하여 제1 오차 데이타 ED를 생성한다. 계속해서, 중간 계조 회로(14)는 화소 Gn+1의 오차 데이타 EB에 화소 Gn의 오차 데이타 EC를 가산하여 제2 오차 데이타 EDD를 생성한다. 중간 계조 회로(14)는 또한, 제1 및 제2 오차 데이타 ED1, ED2의 평균치를 산출하고, 그 평균치를 다음 라인 Lb에서의 화소 Gm, Gm+1에 대한 오차 데이타 EM으로서 오차 메모리(15)에 저장한다.
동일하게, 화소 Gn+2에 대한 제1 오차 데이타 ED1과 화소 Gn+3에 대한 제2 오차 데이타 ED2가 산출된다. 중간 계조 회로(14)는 제1 및 제2 오차 데이타 ED1, ED2의 평균치를 산출하고, 그 평균치를 다음 라인 Lb에서의 화소 Gm+2, Gm+3에 대한 오차 데이타 EM으로서 오차 메모리(15)에 저장한다.
이와 같이 변환 비율이 「1」을 초과하는 경우, 오차 메모리(15)에는 평균화된 오차 데이타가 저장된다. 바꾸어 말하면, 오차 메모리(15)에는 변환 후의 화소수의 절반 정도의 수에 대응하는 오차 데이타가 저장된다. 따라서, 오차 메모리(15)의 용량의 증대가 방지된다.
다음 라인 Lb에서 입력 및 신계조 데이타 G10M, G20에 오차 데이타 EM을 가산함으로써 생성된 화상은 통상의 오차 확산 처리에 의해 생성된 화상과 거의 동일하다. 통상의 오차 확산 처리에서는 입력 및 신계조 데이타 G10, G20에 제1 및 제2 오차 데이타 EM1, EM2가 각각 가산된다. 따라서, 제2 실시예의 화상과 통상의 오차 확산 처리에 의해 생성된 화상과는 사용자에게는 동일하게 보여진다. 이 이유는 화소 Gn(Gn+2)의 입력 계조 데이타 G10에 대한 제1 오차 데이타 ED1과ㅡ 화소 Gn+1(Gn+3)의 신계조 데이타 G20에 대한 제2 오차 데이타 ED와는 거의 같기 때문이다. 이것은 화소 Gn+1(Gn+3)의 신계조 데이타 G20이 변환 전에 있어서 인접하는 2개의 화소 Gn, Gn+2, (Gn+2, Gn+4)의 입력 계조 데이타 G10의 평균치인 것에 기초한다. 바꾸어 말하면, 변환 후에 있어서 인접하는 2개의 화소 Gn, Gn+1(Gn+2, Gn+3)의 입력 및 신계조 데이타 G10, G20은 서로 매우 유사하다.
이와 같이 제2 실시예에서는 변환 비율이 「1」 이하의 경우에는 각 화소이 오차 데이타를 저장하고, 변환 비율이 「1」을 초과하는 경우에는 인접하는 화소의 오차 데이타의 평균치를 저장한다. 이러한 방법은 메모리의 용량의 증대를 방지하면서 화소 밀도 변환 및 오차 확산 처리를 행하는 것을 가능하게 한다.
제2 실시예의 오차 확산 처리에서, 임의의 화소 오차 데이타가 다음 라인의 화소와 또 그 다음 라인의 화소에 분배되어도 좋다. 임의의 화소의 오차 데이타가 현재 라인에서의 다음의 2개의 화소와, 다음 라인에서의 3개의 화소로 분배되어도 좋다. 화소 밀도의 변환 비율에 관계 없이 오차 데이타의 평균치가 오차 메모리(15)에 저장되어도 좋다.
다음에, 중간 계조 회로(14)의 상세에 대해 설명하기로 한다. 도 12에 도시한 바와 같이, 중간 계조 회로(14)는 3개의 가산기(121, 122, 123), 2개의 레직스터9124, 125), 2치화 회로(126), 평균화 회로(127) 및 선택 회로(128)을 포함한다.
가산기(121)는, 교대로 공급되는 입력 계조 데이타 G10 및 신계조 데이타 G20을 수신하기 위한 제1 입력 단자와 오차 메모리 1.5에 기억된 이전 라인에서의 오차 데이타 EM을 수신하기 위한 제2 입력 단자를 갖고 있다. 가산기(121)는 입력 계조 데이타 G10 또는 신 계조 데이타 G20과 오차 데이타 EM을 가산하여 그 가산 결과를 가산기(122)로 출력한다.
가산기(122)는 가산기(121)로부터의 가산 결과를 수신하기 위한 제1 입력 단자와 2치화 회로(126)에 의해 생성된 오차 데이타 EA를 수신하기 위한 제2 입력 단자를 갖고 있다. 오차 데이타 EA는 현시점에서 중간 계조 회로(14)에 입력된 화소보다도 하나 전의 화소의 입력 계조 데이타 G10 또는 신 계조 데이타 G20을 이용하여 생성된다. 가산기(122)는 가산기(121)의 가산 결과와 오차 데이타 EA를 가산하여 결과를 레지스터(124)로 출력한다.
레지스터(124)는 클럭 신호 CLK에 따라 가산기(122)의 가산 결과를 1클럭 기간 보유한다. 클럭 신호 CLK는 화소의 입력 타이밍에 대응하는 펄스를 갖는다.
2치화 회로(126)는 임계치와 레지스터(124)로부터의 가산 결과, 즉, 화소의 계조 데이타를 비교하고, 계조 데이타 D0으로 변환한다. 2치화 회로(126)는 화상 데이타 처리 장치(1)의 출력으로서 스위치 SW를 통해 제1 출력 단자(102)로 출력된다.
또한 각 화소의 계조 데이타와 임계치의 차가 소정의 비율로 분배된 오차 데이타 EA, EB, EC를 생성한다. 오차 데이타 EA는 가산기(122)에 공급되고, 현화소(도 13의 화소 Ga)의 오차 데이타 EA가 동일 라인에서의 다음 화소(도 13의 화소 Gb)에 가산된다. 오차 데이타 EB는 가산기(123)에 공급되고, 현재 화소의 오차 데이타 EB가 다음 라인에서의 관련 화소(도 13의 화소 Ge)에 가산된다. 오차 데이타 EC는 레지스터(125)에 공급된다. 오차 데이타 EC는 다음 라인에서의 화소 Gc의 하나 다음의 화소(도 5의 화소 Gd)에 분배되는 데이타이다. 레지스터(125)는 클럭 신호 CLK에 따라 2치화 회로(126)로부터의 오차 데이타 EC를 1클럭 기간 보유한다.
가산기(13)는 레지스터(125)로부터 출력된 오차 데이타 EC를 수신하기 위한 제1 입력 단자와, 2치화 회로(126)로부터의 오차 데이타 EB를 수신하기 위한 제2 입력 단자를 갖는다. 가산기(123)는 두 오차 데이타 EB 및 EC를 가산하고 그 가산 결과를 평균화 회로(127)에 공급한다. 이 가산 결과는 다음 라인에서의 화소에 가산되어야 할 오차 데이타(도 15의 FM, 도 16의 ED1 또는 ED2)이다.
평균화 회로(127)는 레지스터(131), 가산기(132) 및 제산기(133)을 포함한다. 레지스터(131)는 가산기(123)로부터의 오차 데이타를 수신하고, 클럭 신호 CLK를 따라 그 오차 데이타(예를 들면 제1 오차 데이타 ED1)를 1클럭 기간 보유한다. 가산기(132)는 레지스터(131)로부터의 오차 데이타를 수신하기 위한 제1 입력 단자와 가산기(123)로부터의 오차 데이타(예를 들면 제2 오차 데이타 ED2)를 수신하기 위한 제2 입력 단자를 갖는다. 가산기(123)는 두 오차 데이타를 가산하고, 가산 결과를 제산기(133)에 공급한다. 제산기(133)는 가산 결과를 1/2로 하기 위한 제산을 행한다. 이에 따라, 인접하는 2개의 화소의 오차 데이타의 평균치가 생성된다. 이 평균치는 선택 회로(128)에 공급된다.
선택 회로(128)는 평균화 회로(127)로부터의 평균화된 오차 데이타 EM(도 16 참조)과, 가산기(123)로부터의 오차 데이타를 수신하고, 선택 신호 SEL에 따라 어느 하나의 오차 데이타를 선택한다. 선택 회로 SEL은 변환 밀도(변환 비율)를 나타내는 신호이다. 따라서, 변환 비율이 「1」 이하인 경우, 평균화된 오차 데이타 EM은 선택되지 않고, 가산기(123)로부터의 오차 데이타가 선택되어 오차 메모리(15)에 공급된다.
오차 메모리(15)는 클럭 신호 CLK의 2배의 주기를 갖는 기록 인에이블 신호에 따라 평균화 회로(127)로부터의 오차 데이타 EM을 저장한다. 이와 같이 하는 것은 클럭 신호 CLK의 1주기마다 생성되는 오차 데이타 EM의 수를 절반 정도로 하기 때문이다. 제산기(133)에 의해 생성되는 오차 데이타 EM의 수는 실제로는 오차 데이타 ED1, ED2로 동일하다. 따라서, 2배의 주기를 갖는 기록 인에이블 신호를 이용함으로써 절반 수의 오차 데이타 EM이 오차 메모리(15)에 저장된다. 바꾸어 말하면, 오차 데이타 EM의 수가 제1 및 2 오차 데이타수의 절반으로 경감시킨다.
이상 설명한 바와 같이, 본 발명에 의하면 메모리 용량을 증가시킴이 없이 화소 밀도 변환과 오차 확산 처리를 행할 수 있는 화상 데이타 처리 장치를 제공할 수 있다.
본 발명은 이상 기술한 실시예에만 한하지 않고, 당업자라면 본 발명의 사상 및 범주 내에서는 여러 가지의 변형 실시예가 가능하다는 것에 주목할 필요가 있다. 따라서, 본 발명은 첨부된 특허 청구 범위에 기재된 기술적 사상에 의해서만 제한된다.

Claims (8)

  1. 하나의 화면에 대응하는 화상 데이타를 처리하기 위한 화상 데이타 처리 장치로서, 상기 화상 데이타는 복수의 라인으로 형성되며 상기 각 라인은 연속하는 복수의 아날로그 요소 데이타를 포함하는 화상 데이타를 처리하기 위한 화상 데이타 처리 장치에 있어서, 상기 각 아날로그 요소 데이타를 양자화하여 다치 요소 데이타를 생성하기 위한 아날로그 처리 회로와, 복수의 상기 다치 요소 데이타를 상기 아날로그 처리 회로로부터 연속적으로 수신하고 하나의 라인에서의 복수의 다치 요소 데이타의 수를 증감하여 밀도 변환된 다치 요소 데이타를 생성하기 위한 밀도 변환 회로로서, 적어도 2개의 인접하는 상기 다치 요소 데이타의 평균치를 산출하여 새로운 하나의 다치 요소 데이타를 생성하고, 상기 새로운 다치 요소 데이타와 원래의 다치 요소 데이타를 상기 밀도 변화된 다치 요소 데이타로서 선택적으로 출력하는 밀도 변환 회로와, 상기 밀도 변환된 다치 요소 데이타를 수신하여 상기 밀도 변환된 다치 요소 데이타를 2치화함으로써 2치 요소를 생성화하기 위한 2치화 회로를 포함하는 것을 특징으로 하는 화상 데이타 처리 장치.
  2. 제1항에 있어서, 상기 밀도 변환 회로는 복수의 상기 다치 요소 데이타를 연속적으로 수신하여 상기 복수의 다치 요소 데이타를 일시적으로 저장하기 위한 직렬 접속된 복수의 레지스터와, 상기 복수의 레지스터에 접속되어 적어도 2개의 인접하는 다치 요소 데이타를 관련된 레지스터로부터 수신하고, 상기 적어도 2개의 인접하는 다치 요소 데이타의 평균치를 산출하여 새로운 하나의 다치 요소 데이타를 생성하기 위한 평균 산출회로와, 상기 복수의 레지스터 중 하나의 레지스터와 상기 평균치 산출 회로에 접속되어 상기 원래의 다치 요소 데이타와 새로운 하나의 다치 요소 데이타를 상기 하나의 레지스터 및 상기 평균치 산출 회로로부터 각각 수신하고, 소정의 선택 클럭에 따라 상기 새로운 다치 요소 데이타와 상기 원래 다치 요소 데이타를 상기 밀도 변환된 다치 요소 데이타로서 선택적으로 출력하기 위한 선택 회로를 포함하는 것을 특징으로 하는 화상 데이타 처리 장치.
  3. 하나의 화면에 대응하는 화상 데이타를 처리하기 위한 화상 데이타 처리 장치로서, 상기 화상 데이타는 복수의 라인으로 형성되며 상기 각 라인은 연속하는 복수의 아날로그 요소 데이타를 포함하는 화상 데이타를 처리하기 위한 화상 데이타 처리 장치에 있어서, 상기 각 아날로그 요소 데이타를 양자화하여 다시 요소 데이타를 생성하기 위한 아날로그 처리 회로와, 복수의 상기 다치 요소 데이타를 상기 아날로그 처리 회로로부터 연속적으로 수신하고 하나의 라인에서의 복수의 다치 요소 데이타 간의 농염을 강조하기 위한 농염 강조 회로로서, 하나의 라인에서의 특징의 다치 요소 데이타와 상기 특정의 다치 요소 데이타와 인접하는 적어도 하나의 다치 요소 데이타의 차를 산츨하고, 그 차를 상기 특정한 다치 요소 데이타에 가산하여 농염 강조된 다치 요소 데이타를 생성하는 농염 강조 회로와, 복수의 농염 강조된 다치 요소 데이타를 상기 농염 강조 회로로부터 연속적으로 수신하고 하나의 라인에서의 복수의 농염 강조된 다치 요소 데이타의 수를 증감하여 농도 변환된 다치 요소 데이타를 생성하기 위한 밀도 변환 회로로서, 적어도 인접하는 2개의 상기 농염 강조된 다치 요소 데이타의 평균치를 산출하여 새로운 하나의 다치 요소 데이타를 생성하고, 상기 새로운 다치 요소 데이타와 원래의 농염 강조된 다치 요소 데이타를 상기 밀도 변환된 다치 요소 데이타로서 선택적으로 출력하는 밀도 변환 회로와, 상기 밀도 변환된 다치 요소 데이타를 수신하여 상기 밀도 변환된 다치 요소 이타를 2치화 하여 2치 요소 데이타를 생성하기 위한 2치화 회로를 포함하는 것을 특징으로 하는 화상 데이타 처리 장치.
  4. 제3항에 있어서, 상기 농염 강조 회로는 적어도 2개의 인접하는 다치 요소 데이타를 상기 아날로그 처리 회로로부터 연속적으로 수신하여 상기 적어도 2개의 인접하는 다치 요소 데이타를 일시적으로 저장하기 위한 복수의 레지스터와, 상기 복수의 레지스터에 접속되어 상기 적어도 2개이 인접하는 다치 요소 데이타를 관련된 레지스터로부터 수신하여 특정의 다치 요소 데이처와 상기 특정의 다치 요소와 인접하는 다치 요소 데이타의 차를 산출하기 위한 감산기와, 상기 감산기에 접속되어 상기 차를 상기 감산기로부터 수신하고 상기 차에 소정의 강조도를 승산하여 강조된 차를 출력하기 위한 승산기와, 상기 특정의 다치 요소 데이타가 저장된 레지스터와 상기 승산기에 접속되어 상기 특정의 다치 요소 데이타와 상기 강조된 차를 레지스터와 상기 승산기로부터 각각 수신하고, 상기 특정의 다치 요소 데이타에 상기 강조된 차를 가산하여 상기 농염이 강조된 다치 요소 데이타를 출력하기 위한 가산기를 포함하는 것을 특징으로 하는 화상 데이타 처리 장치.
  5. 제3항에 있어서, 상기 밀도 변환 회로는 복수의 상기 농염 강조된 다치 요소 데이타를 연속적으로 수신하여 상기 복수의 농염 강조된 다치 요소 데이타를 일시적으로 저장하기 위한 직렬 접속된 복수의 레지스터와, 상기 복수의 레지스터에 접속되어 적어도 2개의 인접하는 농염 강조된 다치 요소 데이타를 관련된 레지스터로부터 수신하고 상기 적어도 2개의 인접하는 농염 강조된 다치 요소 데이타의 평균치를 산출하여 새로운 하나의 다치 요소 데이타를 생성하기 위한 평균치 산출 회로와, 상기 복수의 레지스터 중 하나의 레지스터와 상기 평균치 산출 회로에 접속되어 원래의 농염 강조된 다치 요소 데이터와 새로운 하나의 다치 요소 데이타를 상기 하나의 레지스터 및 상기 평균치 산출 회로로부터 각각 수신하고, 소정의 선택 클럭에 따라 상기 새로운 다치 요소 데이타와 상기 원래의 농염 강조된 다치 요소 데이타를 상기 밀도 변환된 다치 요소 데이타로서 선택적으로 출력하기 위한 선택 회로를 포함하는 것을 특징으로 하는 화상 데이타 처리 장치.
  6. 하나의 화면에 대응하는 화상 데이타를 처리하기 위한 화상 데이타 처리 장치로서, 상기 화상 데이타는 복수의 라인으로 형성되며 상기 각 라인은 연속하는 복수의 아날로그 요소 데이타를 포함하는 화상 데이타를 처리하기 위한 화상 데이타 처리 장치에 있어서, 상기 아날로그 요소 데이타를 양자화하여 다치 요소 데이타를 생성하기 위한 아날로그 처리 회로와, 복수의 상기 다치 요소 데이타를 상기 아날로그 처리 회로로부터 연속적으로 수신하고 하나의 라인에서의 복수의 다치 요소 데이타 수를 증감하여 밀도 변화된 다치 요소 데이타를 생성하기 위한 밀도 변환 회로로서, 적어도 2개의 인접하는 상기 다치 요소 데이타의 평균치를 산출하여 새로운 하나의 다치 요소 데이타를 생성하고, 상기 새로운 다치 요소 데이타와 원래의 다치 요소 데이타를 상기 밀도 변환된 다치 요소 데이타로서 선택적으로 출력하는 밀도 변환 회로와, 복수의 상기 밀도 변환된 다치 요소 데이타를 연속적으로 수신하여 현재의 라인에서의 상기 밀도 변환된 다치 요소 데이타와 제1 소정의 임계치 간의 오차를 산출하기 위한 중간 계조 회로로서, 적어도 2개의 인접하는 밀도 변횐된 다치 요소 데이타에 대한 오차를 평균하여 평균 오차를 산출하고, 그 평균 오차를 하나의 밀도 변환된 다치 요소 데이타에 대한 오차로서 출력하는 중간 계조 회로와, 상기 중간 계조 회로에 접속되어 상기 평균 오차를 각 라인마다 저장하기 위한 메모리를 포함하며, 상기 중간 계조 회로는 상기 메모리에 저장된 평균 오차를 다음 라인에서의 관련하는 적어도 하나의 상기 각 밀도 변환된 다치 요소 데이타에 가산하고, 그 가산 결과와 제2 소정의 임계치를 비교하여 2치 요소 데이타를 생성하는 것을 특징으로 하는 화상 데이타 처리 장치.
  7. 제6항에 있어서, 상기 중간 계조 회로는 상기 밀도 변환 회로 및 상기 메모리에 접속되어 상기 현재 라인에서의 제1 밀도 변환된 다치 요소 데이타와 상기 메모리에 저장된 상기 현재 라인의 하나 전라인에서의 관련하는 평균 오차를 상기 밀도 변환 회로 및 상기 메모리로부터 각각 수신하고, 상기 제1 밀도 변환된 다치 요소 데이타에 상기 평균 오차를 가산하여 제1 가산 결과를 출력하기 위한 제1 가산기와,
    상기 제1 가산기에 접속되어 상기 제1 가산 결과를 상기 제1 가산기로부터 수신하고, 상기 제1 가산기 결과에 상기 현재의 라인에서 상기 제1 밀도 변환된 다치 요소 데이타의 하나 전의 제2 밀도 변환된 다치 요소 데이타에 대한 제1 오차를 가산하여 제2 가산 결과를 출력하기 위한 제2 가산기와,
    상기 제2 가산기에 접속되어 상기 제2 가산 결과를 제2 가산기로부터 수신하고, 다음의 새로운 제2 가산 결과가 상기 제2 가산기로부터 출력될 때까지의 동안 상기 제2 가산 결과를 일시적으로 보유하기 위한 레지스터와, 상기 레지스터에 접속되어 상기 레지스터에 보유된 상기 제2 가산 결과를 수신하고 상기 제2 가산 결과와 상기 제2 소정의 임계치와 비교하여 2치 요소 데이타를 생성하며, 또한 상기 제1 오차를 생성하여 상기 제2 가산기에 공급하고 상기 다음 라인에서의 관련하는 하나의 상기 각 밀도 변환된 다치 요소 데이타에 가산되어야 할 제2 오차를 생성하는 2치화 회로와, 상기 2치화 회로에 접속되어 2개의 연속하는 상기 제2 오차를 상기 제2치화 회로로부터 수신하고, 상기 2개의 제2 오차를 평균하여 평균 오차를 생성하기 위한 평균화 회로를 포함하는 것을 특징으로 하는 화상 데이타 처리 장치.
  8. 제7항의 중간 계조 회로에 있어서, 상기 2치화 회로는 상기 다음 라인에서의 관련하는 2개의 상기 각 밀도 변환된 다치 요소 데이타에 가산되어야 할 제2 및 제3 오차를 생성하고, 상기 2치화 회로에 접속되어 상기 제2 오차를 상기 2치화 회로로부터 수신하고 상기 제2 오차를 일시적으로 보유하기 위한 레지스터와, 상기 레지스터와, 상기 2치화 회로와 상기 평균화 회로 사이에 접속되어 상기 제2 및 제3 오차를 상기 레지스터 및 상기 2치화 회로로부터 각각 수신하고 상기 제2 및 제3 오차를 가산하여 제4 오차를 생성하기 위한 제3 가산기를 더 포함하며, 상기 평균화 회로는 2개가 연속하는 상기 제4 오차를 상기 제3 가산기로부터 수신하여 상기 제4 오차를 평균하여 생성하는 것을 특징으로 하는 화상 데이타 처리 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970031463A 1996-07-09 1997-07-08 화소밀도변환및오차확산기능을갖는화상데이타처리장치 KR100376951B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP8179461A JPH1028223A (ja) 1996-07-09 1996-07-09 画像データ処理装置
JP96-179461 1996-07-09
JP18336096A JP3384688B2 (ja) 1996-07-12 1996-07-12 画像データ処理装置
JP96-183360 1996-07-12

Publications (2)

Publication Number Publication Date
KR980013240A true KR980013240A (ko) 1998-04-30
KR100376951B1 KR100376951B1 (ko) 2003-05-22

Family

ID=26499311

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970031463A KR100376951B1 (ko) 1996-07-09 1997-07-08 화소밀도변환및오차확산기능을갖는화상데이타처리장치

Country Status (3)

Country Link
US (1) US6016370A (ko)
KR (1) KR100376951B1 (ko)
TW (1) TW417387B (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3190859B2 (ja) * 1997-07-29 2001-07-23 松下電器産業株式会社 Cdma無線送信装置及びcdma無線受信装置
US6995872B2 (en) * 2001-12-14 2006-02-07 Xerox Corporation Reduced-buffer error diffusion
US6854004B2 (en) 2001-12-26 2005-02-08 The United States Of America As Represented By The Secretary Of The Navy Irregular optical interconnections to compensate for non-uniformities in analog optical processors
US7496237B1 (en) * 2004-01-02 2009-02-24 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Image processing for binarization enhancement via fuzzy reasoning
US20060178561A1 (en) * 2005-02-07 2006-08-10 Olympus Corporation Endoscope apparatus
US20060176321A1 (en) * 2005-02-07 2006-08-10 Olympus Corporation Endoscope apparatus
US20060279748A1 (en) * 2005-06-08 2006-12-14 Kabushiki Kaisha Toshiba Apparatus and method for compensating for resolution differences of color and monochrome sensors
TW200729082A (en) * 2006-01-27 2007-08-01 Marketech Int Corp Apparatus and method for adjusting sharpness of image
JP4906673B2 (ja) * 2007-10-24 2012-03-28 株式会社リコー 画像処理装置、画像処理方法及び画像処理プログラム
KR101465220B1 (ko) * 2007-11-29 2014-11-26 엘지디스플레이 주식회사 이중시역 표시장치 및 이의 화상구현 방법
US9892782B1 (en) * 2011-05-25 2018-02-13 Terra Prime Technologies, Llc Digital to analog converters and memory devices and related methods

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07212574A (ja) * 1994-01-13 1995-08-11 Mita Ind Co Ltd 画像処理装置
JP2778492B2 (ja) * 1994-11-29 1998-07-23 日本電気株式会社 画像処理装置

Also Published As

Publication number Publication date
KR100376951B1 (ko) 2003-05-22
TW417387B (en) 2001-01-01
US6016370A (en) 2000-01-18

Similar Documents

Publication Publication Date Title
US5339171A (en) Image processing apparatus especially suitable for producing smooth-edged output multi-level tone data having fewer levels than input multi-level tone data
US5805738A (en) Image processing apparatus and method
US6373990B1 (en) Image processing utilizing luminance-density conversion
JPS60204177A (ja) 画像信号処理装置
KR980013240A (ko) 화소 밀도 변환 및 오차 확산 기능을 갖는 화상 데이타 처리 장치 (An Apparatus for Processing an image Data Having the Pixel Density Conversion and Error Diffusion functions)
US6519366B1 (en) Image processing apparatus, image processing method, and memory medium
JP2801195B2 (ja) 画像処理装置
JPH0722327B2 (ja) カラー画像処理装置
US6668100B1 (en) Image processing method and device
JP3245600B2 (ja) 画像処理装置
JP3461247B2 (ja) 画像処理装置及び画像処理方法
US6389172B1 (en) Image processing apparatus and storage medium that stores program associated with the apparatus
JP3784537B2 (ja) 画像処理装置
JP3428822B2 (ja) 画像処理装置及び画像処理方法
JP3384688B2 (ja) 画像データ処理装置
JP3809274B2 (ja) 画像処理装置及び方法
JP3774523B2 (ja) 画像処理装置及びその制御方法
JP3679522B2 (ja) 画像処理方法及びその装置
JPH1028223A (ja) 画像データ処理装置
JP3984693B2 (ja) 画像処理装置及び方法
JPS63132571A (ja) 画像読取り処理装置
JP2757868B2 (ja) 画像情報の2値化処理回路
JPH0691605B2 (ja) 画像処理装置
JP2568187B2 (ja) 色マスキング処理方法
JPH1117944A (ja) 画像処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120228

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee