KR980003995A - Pci 애드 온 카드에서의 멀티 인터럽트 처리 방법 및 장치 - Google Patents
Pci 애드 온 카드에서의 멀티 인터럽트 처리 방법 및 장치 Download PDFInfo
- Publication number
- KR980003995A KR980003995A KR1019960022285A KR19960022285A KR980003995A KR 980003995 A KR980003995 A KR 980003995A KR 1019960022285 A KR1019960022285 A KR 1019960022285A KR 19960022285 A KR19960022285 A KR 19960022285A KR 980003995 A KR980003995 A KR 980003995A
- Authority
- KR
- South Korea
- Prior art keywords
- interrupt
- processed
- input
- register
- signal
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Abstract
본 발명은 PCI 애드 온 카드에서의 멀티 인터럽트 처리 방법 및 장치에 관한 것으로, 한 개 이상의 인터럽트 입력을 받아 그 상태를 입출력 포트에 저장하고, 한 개의 신호로 시스템 PCI 버스에 인터럽트를 전달하여 시스템 버스에서 입출력 포트를 통해 어느 기능 블럭에서 인터럽트가 발생하였는가를 체크하도록 함으로써 확장 슬롯 한 개당 하나의 인터럽트를 처리할 수 있는 PCI 버스의 아키텍쳐(Achitecture) 상에서 여러 개의 인터럽트를 처리할 수 있도록 하여 다기능 애드 온(Add On) 카드의 설계가 가능하도록 한 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 회로적인 구성을 나타낸 블럭도.
제2도는 본 발명의 동작과정을 나타낸 플로우 챠트.
Claims (2)
- 기능 블록(1),(1a)...(1n)들에 인터럽트 버스(IR),(IRa)...(IRn)를 통하여 각각 연결되어 인터럽트 신호를 입력받아 일시 저장한 후 콘트롤 로직(2)에 전달하는 입력 인터럽트 레지스터(3)와, 상기 입력 인터럽트 레지스터(3)로부터 인터럽트 신호를 입력받으면 시스템 PCI 버스(4)를 통하여 인터럽트 신호를 전달하여 기능 블럭(1)∼(1n)중 어디에서 인터럽트가 발생하였는가를 체크하면서 인터럽트의 처리가 가능하도록 하는 콘트롤 로직(2)과, 상기 콘트롤 로직(2)의 제어를 받으면서 우선 순위에 대한 정보를 출력하는 프라이어리티 리졸버(5)와, 상기 콘트롤 로직(2)의 제어를 받으면서 각각의 기능 블록(1)∼(1n)으로부터 입력된 인터럽트를 해소할 수 있는 서비스 프로그램을 선택적으로 출력하는 인 서비스 레지스터(6)들로 구성됨을 특징으로 하는 PCI 애드 온 카드에서의 멀티 인터럽트 처리 장치.
- 기능 블록(1),(1a)...(1n)들 중에서 하나 또는 하나 이상의 인터럽트가 발생하였는가를 콘트롤 로직(2)에서 체크하는 단계와, 입력 인터럽트 레지스터(3)의 각 비트 중에서 인터럽트가 발생된 비트를 세트시키고, 상기 세트된 인터럽트 중에서 처리할 인터럽트가 있는가를 검사하는 단계와; 상기 인터럽트에 의해 세트된 비트의 수(i)를 카운트하여 카운트 값이 전체 인터럽트의 수(n) 보다 큰가를 인식하는 단계와, 큰 경우에는 세트된 비트의 수(i)를 0으로 한 후, 프라이어리티 리졸버(5)를 통하여 우선 처리할 인터럽트가 있는가를 확인하는 단계와, 우선 처리할 인터럽트가 있는 경우에는 상기의 인터럽트에 대하여 인 서비스 레지스터(6)의 방법에 따라 인터럽트 처리 방법을 선택하여 콘트롤 로직(2)에서 시스템 PCI 버스(4)의 인터럽트 신호를 통하여 인터럽트가 발생하였음을 전달하는 단계와, 시스템에서 인터럽트를 처리한 후, 인터럽트의 처리가 이루어진 입력 인터럽트 레지스터(3)의 각 비트를 리세트시킴으로써 알려주는 단계들에 의해 수행됨을 특징으로 하는 PCI 애드 온 카드에서의 멀티 인터럽트 처리 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960022285A KR980003995A (ko) | 1996-06-19 | 1996-06-19 | Pci 애드 온 카드에서의 멀티 인터럽트 처리 방법 및 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960022285A KR980003995A (ko) | 1996-06-19 | 1996-06-19 | Pci 애드 온 카드에서의 멀티 인터럽트 처리 방법 및 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR980003995A true KR980003995A (ko) | 1998-03-30 |
Family
ID=66287993
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960022285A KR980003995A (ko) | 1996-06-19 | 1996-06-19 | Pci 애드 온 카드에서의 멀티 인터럽트 처리 방법 및 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR980003995A (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100448931B1 (ko) * | 1997-08-11 | 2004-11-16 | 삼성전자주식회사 | 피씨아이 인터럽트 공유장치 |
KR100853290B1 (ko) * | 2004-12-14 | 2008-08-21 | 엘지전자 주식회사 | 휴대용 기기의 버스제어방법 및 장치 |
-
1996
- 1996-06-19 KR KR1019960022285A patent/KR980003995A/ko not_active Application Discontinuation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100448931B1 (ko) * | 1997-08-11 | 2004-11-16 | 삼성전자주식회사 | 피씨아이 인터럽트 공유장치 |
KR100853290B1 (ko) * | 2004-12-14 | 2008-08-21 | 엘지전자 주식회사 | 휴대용 기기의 버스제어방법 및 장치 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970059951A (ko) | Pcmcia 카드를 위한 인터럽트 분배 기술 | |
GB2385968A (en) | Method and apparatus for converting address information between pci bus protocol and a message passing queue-oriented bus protocol | |
KR960001991A (ko) | 정보 처리 장치 | |
KR910010326A (ko) | 프로그램 가능한 인터럽트 제어기 | |
KR980003995A (ko) | Pci 애드 온 카드에서의 멀티 인터럽트 처리 방법 및 장치 | |
US5161229A (en) | Central processing unit | |
US5640570A (en) | Information handling system for transmitting contents of line register from asynchronous controller to shadow register in another asynchronous controller determined by shadow register address buffer | |
TW325552B (en) | Data processing condition code flags | |
US3845282A (en) | Apparatus and method for unambiguous counter reading | |
SU1636847A2 (ru) | Устройство обмена данными | |
JPS63311570A (ja) | ベクトル演算装置 | |
KR950025534A (ko) | 인터럽트신호의 멀티플렉싱회로 | |
JP2906845B2 (ja) | 並列プロセッサ装置 | |
SU1341636A1 (ru) | Устройство дл прерывани программ | |
JPH02230356A (ja) | 情報処理装置のバス拡張装置 | |
SU1552171A1 (ru) | Устройство дл сравнени чисел в системе остаточных классов | |
SU1104518A1 (ru) | Устройство дл обработки прерываний | |
US6161174A (en) | Pipelined central processor incorporating indicator busy sensing and responsive pipeline timing modification | |
SU1156082A1 (ru) | Устройство дл сопр жени электронно-вычислительной машины с накопител ми на магнитных носител х | |
KR950022131A (ko) | 연산장치 | |
SU798817A1 (ru) | Устройство дл сравнени чисел | |
JPH0313038A (ja) | 非同期式シリアルデータ伝送装置 | |
SU1418732A1 (ru) | Устройство дл моделировани процесса контрол программного обеспечени ЭВМ | |
SU721816A1 (ru) | Устройство приоритета | |
SU1027711A1 (ru) | Устройство дл ввода информации |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |