SU1418732A1 - Устройство дл моделировани процесса контрол программного обеспечени ЭВМ - Google Patents

Устройство дл моделировани процесса контрол программного обеспечени ЭВМ Download PDF

Info

Publication number
SU1418732A1
SU1418732A1 SU874177815A SU4177815A SU1418732A1 SU 1418732 A1 SU1418732 A1 SU 1418732A1 SU 874177815 A SU874177815 A SU 874177815A SU 4177815 A SU4177815 A SU 4177815A SU 1418732 A1 SU1418732 A1 SU 1418732A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
codes
decoder
input
Prior art date
Application number
SU874177815A
Other languages
English (en)
Inventor
Валерий Николаевич Барулин
Яков Семенович Дымарский
Владимир Константинович Норель
Владимир Валентинович Гуденко
Михаил Юрьевич Громов
Original Assignee
Предприятие П/Я А-7162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162 filed Critical Предприятие П/Я А-7162
Priority to SU874177815A priority Critical patent/SU1418732A1/ru
Application granted granted Critical
Publication of SU1418732A1 publication Critical patent/SU1418732A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к цифровой вычислительной технике и может быть применено дл  анализа частоты использовани  отдельных кодов операций и отдельных программных модулей . Цель изобретени  - расширение функциональных возможностей устройства за счет определени  частоты использовани  программных модулей. Цель достигаетс  введением в устройство коммутатора, второго дешифратора и счетчиков импульсов использовани  программных модулей. Устройство позвол ет определ ть общее количество кодов команд программы, количества кодов команд с различными кодами операций, количество используемых в программе различных программных модулей. 1 ил. с (Л С

Description

I Изобретение относитс  к цифро- I вой вычислительной технике и может I быть использовано дл  анализа частоты использовани  отдельных кодов on раций и отдельных программных модулей .
Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет определени  час- тоты использовани  программных модулей ,
На чертеже приведена cxepia предлагаемого устройства.
Устройство содержит счетчик 1 числа кодов команд программы, счетчики 2 кодов команд с различными кодами операций, счетчики 3 импульсов использовани  программных модулей , блок 4 индикации, регистр 5 пам ти, первьш дешифратор 6, элемент ИЛИ 7, коммутатор 8, второй де- пшфратор 9.
Устройство позвол ет производить анализ кодов машинных команд на ча- стоту использовани  отдельных кодов операции и отдельных программных модулей.
Степень (частоты) использовани  различных кодов операций каждой ЭВМ существенно зависит -от целого р да факторов, например от классов алго- ритмо в, от квaлификaцIiи программист и т.д. Поэтому дл  разработки оптимальных вычислительных систем (дл  определенных классов алгоритмов) и оценки квалификации программистов цлесообразно иметь простое устройство ,, производ щее анализ частоты использовани  отдельных кодов операци путем просмотра машинных команд разработанного программного обеспечени Подобный интерес представл ет и частота использовани  в программном обеспечении отдельных программных модулей (хот  бы с точки зрени  оптмизации оперативной структуры программного обеспечени ), I . .
В качестве регистра 5 с управл ющим выходом может использоватьс  мн горежимный буферный регистр, например ИС типа К589 ИР12.
Перед началом работы устройства на его установочньм вход подаетс  управл ющий сигнал, обнул ющий счет чики И1утульсово
.Через информационный выход устройства (например, с выхода фотосчи тывающего устройства) на вход реги
5 0
5
д -
Q
0
5
стра 5 поступают К-разр дные машинные коды отдельных программ программного обеспечени . В момент поступлени  кода на вход регистра 5 на его управл ющем выходе по вл етс  сигнал, поступающими на счетный вход счетчика 1.
Код операции машинной команды (к,-разр дный код) с первой группы выходов регистра 5 поступает на вход дешифратора 6, В зависимости от значени  кода на одном из выходов дешифратора 6 по вл етс  сигнал, поступающий на счетный вход соответствующего счетчика 2. Если код операции принадлежит к подмножеству кодов переадресации (передачи управлени ), то управл ющий сигнал с выхода дешифратора 6 поступает -также на соответствующий вход элемента ИЛИ 7.
Код адресной части машинной команды (К -разр дный код, причем К К + К) со второй группы выходов регистра 5 поступает на информационный вход коммутатора 8. Если код операции принадлежит к подмножеству кодов переадресации, то разрешаетс  прохо адение К -разр дного кода на вход дешифратора 9. Если передача управлени  организована с целью использовани  одного из программных модулей, то в состо нии со значением К -разр дного кода на одном из выходов дешифратора 9 по вл етс 
сигнал, поступающий на счетный вход соответствующего счетчика 3.
Выходы счетчиков 1-3 соединены с входами блока А индикации, который предназначен дл  индикации основных выдел емых параметров программного обеспечени . Таким образом,на блоке 4 индикации индицируютс  общее количество кодов команд программы (содержимое счетчика 1), количество кодов команд с различньп и кодами операций (содержимое счетчиков 2) и количество используемых в программе различных программных модулей (содержимое счетчиков 3).

Claims (1)

  1. Формула изобретени 
    Устройство дл  моделировани  процесса контрол  программного обеспечени  ЭВМ, содержащее регистр пам ти , разр дные входы которого  вл ютс  информационными входами устройства , перва  группа разр дных выходов
    31/4
    регистра пам ти подключена соответ- - ственно к входам первого дешифратора , выходы которого подключены соот- вественно к счетным входам счетчиков кодов команд с различными кодами операций, управл ющий выход регистра пам ти соединен со счетным входом счетчика числа кодов команд программы , элемент ИЛИ, отличающеес  тем, что, с целью расширени  функциональных возможностей за счет определени  частоты использовани  nporpai MHbix модулей, оно дополнительно содержит коммутатор.
    732
    второй девд1фратор и счетчики импульсов использовани  программных модулей , счетные входы которых соединены соответственно с выходами второго дешифратора, входы которого подключены соответственно к выходам коммутатора , информационные входы которых подключены соответственно к разр дным выходам регистра пам ти соответственно , а управл ющий вход коммутатора подключен к выходу элемента ИШ-, входы которого соединены соответственно с группой выходов первого 15 дешифратора.
    5
    10
    инерормационньш вхоё
    Установочный вход
SU874177815A 1987-01-06 1987-01-06 Устройство дл моделировани процесса контрол программного обеспечени ЭВМ SU1418732A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874177815A SU1418732A1 (ru) 1987-01-06 1987-01-06 Устройство дл моделировани процесса контрол программного обеспечени ЭВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874177815A SU1418732A1 (ru) 1987-01-06 1987-01-06 Устройство дл моделировани процесса контрол программного обеспечени ЭВМ

Publications (1)

Publication Number Publication Date
SU1418732A1 true SU1418732A1 (ru) 1988-08-23

Family

ID=21279099

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874177815A SU1418732A1 (ru) 1987-01-06 1987-01-06 Устройство дл моделировани процесса контрол программного обеспечени ЭВМ

Country Status (1)

Country Link
SU (1) SU1418732A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1059577, кл. G 06 F 15/20, 1981. Авторское свидетельство СССР № 1310836, кл. G 06 F 15/20, 1985. *

Similar Documents

Publication Publication Date Title
SU1418732A1 (ru) Устройство дл моделировани процесса контрол программного обеспечени ЭВМ
KR920022092A (ko) 정보 처리 장치
SU1405062A1 (ru) Устройство дл измерени частот по влени групп команд
SU1137472A1 (ru) Устройство дл отладки программ
SU1273937A1 (ru) Устройство дл анализа частоты использовани блоков информации в вычислительных комплексах
SU1288705A1 (ru) Устройство дл распределени ресурсов пам ти в вычислительном комплексе
SU1397921A1 (ru) Устройство дл отладки программ
SU1591015A1 (ru) Устройство для контроля электронных блоков
SU1275452A1 (ru) Устройство дл отладки программ
SU1134931A1 (ru) Устройство дл вывода информации
SU1185347A1 (ru) Устройство дл моделировани систем св зи
SU826351A1 (ru) Асинхронное устройство управлени
SU1117645A1 (ru) Устройство дл исследовани модели транспортной системы
SU1254501A1 (ru) Устройство дл моделировани вершины графа
SU1151982A1 (ru) Устройство дл моделировани систем обработки данных
SU1589264A1 (ru) Устройство дл ввода информации
SU1494007A1 (ru) Устройство адресации пам ти
SU951991A1 (ru) Вычислительна машина
SU1612312A1 (ru) Устройство дл моделировани процесса контрол программного обеспечени
SU1462281A1 (ru) Генератор функций
SU1674063A1 (ru) Устройство дл программного управлени
SU1589263A1 (ru) Устройство дл ввода информации
SU1267398A1 (ru) Устройство дл ввода информации
SU1285473A1 (ru) Устройство дл распределени заданий процессорам
SU1661754A1 (ru) Устройство дл определени экстремальных чисел