KR970049437A - 계수비트 가변형 3x3 매트릭스 - Google Patents
계수비트 가변형 3x3 매트릭스 Download PDFInfo
- Publication number
- KR970049437A KR970049437A KR1019950062093A KR19950062093A KR970049437A KR 970049437 A KR970049437 A KR 970049437A KR 1019950062093 A KR1019950062093 A KR 1019950062093A KR 19950062093 A KR19950062093 A KR 19950062093A KR 970049437 A KR970049437 A KR 970049437A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- input
- matrix
- port
- signal
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
본 발명은 3×3 매트릭스에 이어서, 데이타 입력포트를 계수 입력포트 사용하고 계수 입력포트를 데이타 입력포트로 사용하는 기술에 관한 것으로 종래의 3×3 매트릭스에 있어서슨 12비트 데이타 입ㄺ과 10비트의 계수만을 입력으로 하여 12비트 데이타를 출력하게 되어 있어 데이타의 입력 비트수가 10 이하이면서 계수가 11비트 이상인 경우 정확한 결과치를 출력하지 못하게 되는 결함이 있었는 바, 본 발명은 이를 해결하기 위하여, 데이타 입력포트 및 계수 입력포트를 그대로 사용하거나, 사용자기 원하는 크기의 데이타와 계수를 내부 수정없이 단 한개의 외부 제어신호를 이용하여 데이타 입력포트를 계수 입력포트로 사용하고 계수 입력포트를 데이타 입력포트로 사용할 수 있게 함으로써 매트릭스를 다시 설계하지 않고도 상황에 맞는 계수와 데이타를 선택할 수 있게 되어 편리성 및 정확성을 동시에 만족시켜줄 수 있게 하였다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 계수비트 가변형 3×3 매트릭스에 대한 블록도,
제4도의 (가) 및 (나)는 제3도에서 모드에 따른 각각의 타이밍도,
제5도는 제3도에서 곱셈기에 상세 블록도.
Claims (1)
- 곱셈기 (MPa-MPi)를 매트릭스 형태로 구비하여 계수포트로 10비트의 계수신호 (ka,kb,kc)를 순차적으로 입력한 후 데이타포트로 12비트의 데이타 입력신호 (dx,dy,dz)를 입력하여 곱셈연산을 수행하거나, 데이타포트로 12비트의 계수신호 (dx,dy,dz)를 순차적으로 입력한후 계수포트로 10비트의 데이타 입력신호 (ka,kb,kc)를 입력하여 곱셈연산을 수행하는 3*3 매트릭스(30)와, 선택신호(sel) 및 모드신호(mod)에 따라 3*3 매트릭스(30)의 곱셈기를 열방향으로 순차적으로 인에이블시켜 계수가 입력되게 하는 디코더(31)와, 선택신호(sel) 및 모드신호(mod)에 따라 상기 3*3 매트릭스(30)의 곱셈기를 횡방향으로 순차적으로 인에이블시켜 계수가 입력되게 하고 그 3*3 매트릭스(30)의 계수포트, 데이타포트에 고유의 계수, 데이타가 입력되게 하거나 서로 바뀌어 입력되게 하는 디코터(32)와, 계수포트 데이타포트에 고유의 계수, 데이타가 서로 바뀌어 입력될때 입력되는 신호를 재조정하는 스위치부(33)와, 스위치부(33)에서 출력되는 소정 비트의 데이타를 입력하여 더하고, 이것을 입력데이타와 같은 비트로 라운드하여 출력신호(dox,doy,doz)를 발생하는 덧셈기(ADa-ADc)로 구성한 것을 특징으로 하는 계수비트 가변형 3×3 매트릭스.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950062093A KR970049437A (ko) | 1995-12-28 | 1995-12-28 | 계수비트 가변형 3x3 매트릭스 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950062093A KR970049437A (ko) | 1995-12-28 | 1995-12-28 | 계수비트 가변형 3x3 매트릭스 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR970049437A true KR970049437A (ko) | 1997-07-29 |
Family
ID=66621716
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950062093A KR970049437A (ko) | 1995-12-28 | 1995-12-28 | 계수비트 가변형 3x3 매트릭스 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970049437A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100488144B1 (ko) * | 1997-12-30 | 2005-08-17 | 엘지전자 주식회사 | 매트릭스곱셈기의덧셈압축방법 |
-
1995
- 1995-12-28 KR KR1019950062093A patent/KR970049437A/ko not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100488144B1 (ko) * | 1997-12-30 | 2005-08-17 | 엘지전자 주식회사 | 매트릭스곱셈기의덧셈압축방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950033803A (ko) | 다중 비트 시프트 장치, 이것을 이용한 데이타 프로세서, 및 다중 비트 시프트 방법 | |
US4135249A (en) | Signed double precision multiplication logic | |
JPS6410356A (en) | Signal generator | |
KR930006539A (ko) | 가산기 | |
KR970049437A (ko) | 계수비트 가변형 3x3 매트릭스 | |
JPS5663633A (en) | Character input device | |
KR960042336A (ko) | 부호/무부호 수 겸용 곱셈기 | |
KR960009713A (ko) | 승산기에서의 부스 레코딩회로 | |
KR970009383A (ko) | 갈로아 필드 곱셈기를 이용한 리드-솔로몬 디코더 | |
JP2838326B2 (ja) | ディジタル乗算器 | |
KR950016069A (ko) | 갈로이스 필드상의 승산기 | |
GB2037465A (en) | Sounding device in a small electronic calculator | |
SU1119008A1 (ru) | Устройство дл умножени двоичных чисел в дополнительных кодах | |
KR0164724B1 (ko) | 알 에스 복호기의 곱셈장치 | |
SU656056A1 (ru) | Устройство дл возведени в степень | |
JPS61109139A (ja) | 演算装置 | |
JPS57150217A (en) | Digital signal processing circuit | |
JPS57170623A (en) | Random-number generator | |
JPH0784762A (ja) | 乗算回路 | |
KR970059919A (ko) | 나머지 계산방법 및 회로 | |
SU1185328A1 (ru) | Устройство дл умножени | |
SU656059A1 (ru) | Арифметическое устройство | |
SU1156069A1 (ru) | Устройство масштабировани цифрового дифференциального анализатора | |
KR970049452A (ko) | 자리이동-가산기(shift-adder)를 이용한 필터링계수구현방법 | |
KR950029926A (ko) | 이진 보수 발생을 위한 병렬 곱셈기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |