KR970022632A - 정전류회로 - Google Patents

정전류회로 Download PDF

Info

Publication number
KR970022632A
KR970022632A KR1019950035866A KR19950035866A KR970022632A KR 970022632 A KR970022632 A KR 970022632A KR 1019950035866 A KR1019950035866 A KR 1019950035866A KR 19950035866 A KR19950035866 A KR 19950035866A KR 970022632 A KR970022632 A KR 970022632A
Authority
KR
South Korea
Prior art keywords
current
node
reference voltage
bandgap reference
response
Prior art date
Application number
KR1019950035866A
Other languages
English (en)
Other versions
KR0153049B1 (ko
Inventor
김남걸
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950035866A priority Critical patent/KR0153049B1/ko
Publication of KR970022632A publication Critical patent/KR970022632A/ko
Application granted granted Critical
Publication of KR0153049B1 publication Critical patent/KR0153049B1/ko

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/59Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices including plural semiconductor devices as final control devices for a single load
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/468Regulating voltage or current wherein the variable actually regulated by the final control device is dc characterised by reference voltage circuitry, e.g. soft start, remote shutdown
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • G05F3/262Current mirrors using field-effect transistors only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Control Of Electrical Variables (AREA)

Abstract

본 발명은 정전류회로에 관한 것으로서, 특히 밴드갭 기준전압과 기준전류를 출력하는 밴드갭 기준전압; 밴드갭 기준전압에 응답하여 제1전류를 제1노드에 공급하는 제1전류미터; 제1노드로부터 싱크되는 제2전류에 응답하여 출력단자로부터 소정 전류를 싱크하는 제2전류미터; 및 밴드갭 기준전압부의 기준전류에 응답하여 상기 제1노드로부터 제3전류를 싱크하는 제3전류미러를 구비한다.
따라서, 본 발명에서는 밴드갭 기준전압의 공정변수에 의한 밴드갭 기준전압의 변화에 응답하여 출력전류를 보상함으로써 항상 일정한 출력전류를 유지할 수 있다.

Description

정전류회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 의한 정전류회로의 구성을 나타낸 회로도.

Claims (4)

  1. 밴드갭 기준전압과 기준전류를 출력하는 밴드갭 기준전압부; 밴드갭 기준전압에 응답하여 제1전류를 제1노드에 공급하는 제1전류미터; 상기 제1노드로부터 싱크되는 제2전류에 응답하여 출력단자로부터 소정 전류를 싱크하는 제2전류미터; 및 상기 밴드갭 기준전압부의 기준전류에 응답하여 상기 제1노드로부터 제3전류를 싱크하는 제3전류미러를 구비한 것을 특징으로 하는 정전류회로.
  2. 제1항에 있어서, 상기 밴드갭 기준전압부는 제2노드에 에미터 베이스 전압을 제공하기 위해 베이스 콜렉터가 연결된 제1바이폴라 트랜지스터; 제3노드에 KVT를 제공하기 위한 제1저항 및 제2바이폴라 트랜지스터; 제2노드 및 제3노드의 전압을 입력하여 출력하는 연산증폭기; 연산증폭기의 출력에 구동되는 제3바이폴라 트랜지스터; 제3바이폴라 트랜지스터의 에미터 전류에 비례하는 전류를 제2노드, 제3노드, 제4노드 및 기준전류 출력단자에 전달하기 위해 제1전도형 모스 트랜지스터들로 구성되는 전류미러; 제4노드와 접지 사이에 연결된 제2저항 및 제4바이오폴라 트랜지스터를 구비하는 것을 특징으로 하는 정전류회로.
  3. 제1항에 있어서, 상기 제3전류미러는 드레인 및 게이트가 밴드갭 기준전압부의 기준전류 출력단자와 연결되고 소오스가 접지된 제2전도형의 제1모스 트랜지스터; 및 게이트가 제1모스 트랜지스터의 게이트에 공통으로 연결되고 드레인이 제1노드에 연결되고 소오스가 접지된 제2전도형의 제2모스 트랜지스터로 구성된 것을 특징으로 하는 정전류회로.
  4. 밴드갭 기준전압을 출력하는 밴드갭 기준전압부; 상기 밴드갭 기준전압에 응답하여 제1전류를 제1노드에 공급하는 제1전류미터; 상기 제1노드로부터 싱크되는 제2전류에 응답하여 출력단자로부터 소정 전류를 싱크하는 제2전류미터; 및 상기 밴드갭 기준전압부의 기준전압의 변화에 응답하여 이를 보상하기 위해 상기 제1노드로부터 제3전류를 싱크하는 보상회로부를 구비한 것을 특징으로 하는 정전류회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950035866A 1995-10-17 1995-10-17 정전류회로 KR0153049B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950035866A KR0153049B1 (ko) 1995-10-17 1995-10-17 정전류회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950035866A KR0153049B1 (ko) 1995-10-17 1995-10-17 정전류회로

Publications (2)

Publication Number Publication Date
KR970022632A true KR970022632A (ko) 1997-05-30
KR0153049B1 KR0153049B1 (ko) 1998-12-15

Family

ID=19430472

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950035866A KR0153049B1 (ko) 1995-10-17 1995-10-17 정전류회로

Country Status (1)

Country Link
KR (1) KR0153049B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100417781B1 (ko) * 2000-06-23 2004-02-05 인터내셔널 비지네스 머신즈 코포레이션 무선 주파수 증폭기용 능동 바이어스 네트워크 회로
KR101256911B1 (ko) * 2006-06-21 2013-04-22 삼성전자주식회사 전압 발생 회로

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100480589B1 (ko) * 1998-07-20 2005-06-08 삼성전자주식회사 밴드 갭 전압발생장치
KR100983738B1 (ko) * 2003-03-04 2010-09-24 매그나칩 반도체 유한회사 클럭 발생 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100417781B1 (ko) * 2000-06-23 2004-02-05 인터내셔널 비지네스 머신즈 코포레이션 무선 주파수 증폭기용 능동 바이어스 네트워크 회로
KR101256911B1 (ko) * 2006-06-21 2013-04-22 삼성전자주식회사 전압 발생 회로

Also Published As

Publication number Publication date
KR0153049B1 (ko) 1998-12-15

Similar Documents

Publication Publication Date Title
KR900010531A (ko) 정전류원 회로
KR910006732A (ko) 전류검출회로
KR980004941A (ko) 출력 전위 공급 회로
KR930001574A (ko) 내부 전원전압 발생회로
KR870008243A (ko) 기준전압발생 회로
KR970003862A (ko) 반도체 소자의 기준전압 발생회로
KR870002650A (ko) 자체에 공급된 전원 전압의 조정수단을 가지는 반도체 장치
KR950006848A (ko) 기준 전위 발생 회로
KR960032900A (ko) 반도체 집적회로용 입력 버퍼 회로
KR890005977A (ko) 증폭기 장치
KR960039603A (ko) 전위-전류 변환기
JP2715642B2 (ja) 半導体集積回路
KR930015369A (ko) 디지탈/아나로그 변환기용 전류 소자
KR970018596A (ko) 반도체 집적회로 장치
KR860007753A (ko) 반도체 집전회로
KR920008498A (ko) 전력 mosfet용 쌍방향 전류 감지 회로
KR910019310A (ko) 기준전압 발생회로
KR970022632A (ko) 정전류회로
KR950034156A (ko) 온도 검출 회로
KR940004806A (ko) 베타 보상을 가지는 온도 보상 전압 조정기
KR970029739A (ko) 반도체 전위 공급 장치 및 이를 이용한 반도체 기억 장치
KR940012851A (ko) 차동 전류원 회로
KR940020669A (ko) 바이어스 회로(bias circuit)
KR900011132A (ko) 전류미러(current mirror)
US6466083B1 (en) Current reference circuit with voltage offset circuitry

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090615

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee