KR970007662A - 마이컴에 있어서 직접 메모리 억세스 회로 및 그 억세스 방법 - Google Patents

마이컴에 있어서 직접 메모리 억세스 회로 및 그 억세스 방법 Download PDF

Info

Publication number
KR970007662A
KR970007662A KR1019950020517A KR19950020517A KR970007662A KR 970007662 A KR970007662 A KR 970007662A KR 1019950020517 A KR1019950020517 A KR 1019950020517A KR 19950020517 A KR19950020517 A KR 19950020517A KR 970007662 A KR970007662 A KR 970007662A
Authority
KR
South Korea
Prior art keywords
serial data
external
input
data
serial
Prior art date
Application number
KR1019950020517A
Other languages
English (en)
Other versions
KR0174608B1 (ko
Inventor
권태연
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950020517A priority Critical patent/KR0174608B1/ko
Publication of KR970007662A publication Critical patent/KR970007662A/ko
Application granted granted Critical
Publication of KR0174608B1 publication Critical patent/KR0174608B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/1081Address translation for peripheral access to main memory, e.g. direct memory access [DMA]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1689Synchronisation and timing concerns

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microcomputers (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
마이컴의 직접 메모리 억세스에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
마이컴 내부의 메모리를 외부의 장치들이 직접 억세스 가능한 구조로 하여 상기 마이컴의 중앙연산처리장치(CPU;Central Processing Unit)가 없이도 직렬 데이타를 처리하여 상기 중앙처리장치가 동작할때 발생되는 전력소비 및 디지탈 잡음을 줄인다.
3. 발명의 해결방법의 요지
직접 메모리 억세스 프로그램에 따라 직렬데이타를 외부램과 억세스하는 전반적인 동작을 제어하는 제어수단과, 상기 직접 메모리 억세스 프로그램을 저장하고 있는 롬과, 상기 제어수단의 제어동작에 의한 데이타등을 억세스하는 내부램으로 구성된 내부메모리와, 상기 제어수단의 제어에 의해 상기 롬과 상기 내부램과 입출력포트와 상기 외부램에 데이타의 억세스 경로를 마련해주는 데이타 버스와, 외부의 장치로부터 입력된 직렬데이타를 상기 제어수단의 제어하에 외부램과 직접억세스하는데 인터페이싱하는 직렬통신 입출력포트와, 상기 외부 장치들과 상기 제어수단과의 인터페이스 역활을 하는 상기 입출력포트와, 상기 외부 장치들과 상기 제어수단의 제어에 상관없이 직접 억세할 수 있는 상기 외부램으로 구성한다.
4. 발명의 중요한 용도
마이컴에 있어서 직접 메모리 억세스 회로에 이용된다.

Description

마이컴에 있어서 직접 메모리 억세스 회로 및 그 억세스 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 직접 메모리 억세스 회로의 블럭 구성도, 제4도는 본 발명에 따른 직접 메모리 억세스 회로에서의 직렬데이타 억세스방법을 나타내는 흐름도.

Claims (2)

  1. 마이컴에 있어서, 직접 메모리 억세스 프로그램에 따라 외부램과 직렬데이타의 억세스에 필요한 전반적인 동작을 제어하는 제어수단과; 상기 직접 메모리 억세스 프로그램을 저장하고 있는 롬과, 상기 제어수단의 제어 동작에 의한 데이타를 억세스하는 내부램으로 구성되는 내부메모리와; 외부장치들과 사이 직렬데이타를 직접 억세스하는 상기 외부램과; 상기 제어수단의 제어에 의해 상기 롬과 상기 내부램과 입출력포트와 외부램등에 데이타의 억세스 경로를 마련해주는 데이타버스와; 상기 외부장치와 상기 외부램의 인터페이스 역할을 하며, 상기 외부 장치로부터 입력된 직렬데이타 처리신호에 따라 상기 직렬데이타를 입력받는 직렬통신 입출력포트로 이루어짐을 특징으로 하는 직접 메모리 억세스 회로.
  2. 마이컴의 직접 메모리 억세스 회로의 직접 메모리 억세스 방법에 있어서, 직렬데이타의 처리신호가 외부장치들로부터 입력되었는가를 검사하는 단계와; 상기 직렬데이타의 처리신호가 입력된 것으로 검사되면 직렬데이타를 입력하기 위해서 데이타버스를 하이 임피던스 상태로 하는 단계와; 외부디코더와 외부 어드레스 드라이버를 직렬클럭에 동기시켜 직렬어드레스를 발생하고 상기 직렬어스레스에 대응하는 직렬데이타를 외부램에 저장하는 단계와; 상기 직렬데이타가 완전히 처리되었을때 직렬데이타 처리완료신호가 발생되었는가를 검사하는 단계와; 또 다른 직렬데이타의 처리신호가 입력되었는가를 검사하는 단계와; 상기 또 다른 직렬데이타의 처리신호가 입력된 것으로 검사되면 상기 또 다른 직렬데이타에 해당하는 직렬데이타를 억세스 하기 위해서 상기 데이타버스를 하이임피던스 상태로 하여 상기 직렬데이타를 억세스하는 단계로 이루어짐을 특징으로 하는 직접 메모리 억세스 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950020517A 1995-07-12 1995-07-12 메모리 직접 억세스 기능을 갖는 마이컴 및 그 제어 방법 KR0174608B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950020517A KR0174608B1 (ko) 1995-07-12 1995-07-12 메모리 직접 억세스 기능을 갖는 마이컴 및 그 제어 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950020517A KR0174608B1 (ko) 1995-07-12 1995-07-12 메모리 직접 억세스 기능을 갖는 마이컴 및 그 제어 방법

Publications (2)

Publication Number Publication Date
KR970007662A true KR970007662A (ko) 1997-02-21
KR0174608B1 KR0174608B1 (ko) 1999-04-01

Family

ID=19420462

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950020517A KR0174608B1 (ko) 1995-07-12 1995-07-12 메모리 직접 억세스 기능을 갖는 마이컴 및 그 제어 방법

Country Status (1)

Country Link
KR (1) KR0174608B1 (ko)

Also Published As

Publication number Publication date
KR0174608B1 (ko) 1999-04-01

Similar Documents

Publication Publication Date Title
KR960008565A (ko) 제어된 버스트 메모리 액세스 기능을 갖는 데이타 처리기 및 그 방법
EP0658852A3 (en) Computer system with derived local bus
KR870010444A (ko) 데이터 프로세서
KR960008543A (ko) 프로그램 가능한 메모리 억세스 인터페이스형을 갖는 집적 회로 마이크로 프로세서와 이에 관련된 방법
KR880003252A (ko) 마이크로 프로세서
US6542996B1 (en) Method of implementing energy-saving suspend-to-RAM mode
KR970062925A (ko) 외부 장치와 인터페이스하는 저 전력 데이터 처리 시스템 및 그것을 위한 방법
KR960042321A (ko) 버스팅 직접 기억 접근 방식의 디스플레이 제어 장치를 가지는 데이타 처리 시스템
KR930700907A (ko) 스톨캐쉬를 제공하기 위한 장치 및 방법
KR970012168A (ko) 외부 장치를 액세스시키는 데이타 처리 시스템 및 외부 장치를 액세스시키는 방법
KR860700300A (ko) 입력 기억 회로 수단 및 그 분배 사용방법
US5805904A (en) Power control circuit of at least one computer expansion slot
KR970007662A (ko) 마이컴에 있어서 직접 메모리 억세스 회로 및 그 억세스 방법
KR920004414B1 (ko) 프로세서와 코프로세서의 프로세서간 통신방식
KR900006844A (ko) 연산제어장치의 입출력장치
KR940004446A (ko) 버스 인터페이스 장치
JP2004013289A (ja) マイクロコントローラのオンチップデバッグ方法
KR890001798B1 (ko) 8비트 및 16비트 중앙처리 장치를 이용한 데이타신호 처리장치
KR890017612A (ko) 프로그램머블 로직 콘트롤러의 프로그램 카운터
JPS56168256A (en) Data processor
KR940002723A (ko) 다중 프로세서의 인터페이스 장치
KR970016898A (ko) 데이터 처리기 및 억세스 방법
KR970076871A (ko) 프로세서와 롬을 사용하여 프로그램 가능한 전계 게이트 어레이(fpga)를 구현하는 장치 및 방법
KR970002614A (ko) 프로그램 카운터 데이타를 이용한 오동작 방지회로
JPH0352188A (ja) 記憶装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071011

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee