KR940002723A - 다중 프로세서의 인터페이스 장치 - Google Patents

다중 프로세서의 인터페이스 장치 Download PDF

Info

Publication number
KR940002723A
KR940002723A KR1019920013709A KR920013709A KR940002723A KR 940002723 A KR940002723 A KR 940002723A KR 1019920013709 A KR1019920013709 A KR 1019920013709A KR 920013709 A KR920013709 A KR 920013709A KR 940002723 A KR940002723 A KR 940002723A
Authority
KR
South Korea
Prior art keywords
board
upm
multiprocessor
data
address area
Prior art date
Application number
KR1019920013709A
Other languages
English (en)
Inventor
노병철
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019920013709A priority Critical patent/KR940002723A/ko
Publication of KR940002723A publication Critical patent/KR940002723A/ko

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

본 발명은 다중프로세서의 인터페이스 장치에 관한 것으로 특히 효과적인 인터페이스 로직을 적용하여 시스템의 성능을 향상시키기 위한 다중프로세서의 인터페이스 장치에 관한 것으로서, 이러한 본 발명의 목적은 유피엠 보드 (1)에서 처리해야 할 데이타가 일정량 이상이 되면 중앙처리장치를 거치지 않고 주변장치에서 직접기억장치로 데이타를 디엠에이씨 보드(6)를 이용하여 입출력하고 아울러 에이디씨엔티 보드(7)에 제어신호를 출력하여 어드레스 영역을 표시하도록 하고 상기 어드레스 영역이 감소하다 없어지게 되면 DMA수행이 완료되었음을 유피엠 보드(1)에 전송하고 초기화 됨으로써 달성된다.

Description

다중 프로세서의 인터페이스 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 다중프로세서의 인터페이스 장치 구성도,
제3도는 본 발명에 의한 다중프로세서의 인터페이스 로직 구현 설명도.

Claims (1)

  1. 보드 내부의 모든 로칼 리소스를 제어하는 유피엠 보드(1)에 연결되어 유피엠 보드(1)가 버스상으로 전송해야 할 데이타가 일정량 이상일 경우 알큐시 보드 (2)와 동기적으로 동작하여 직접기억장치로 데이타를 입출력하는 디엠이씨 보드(6)와, 상기 디엠에이씨 보드(6)에서 출력된 신호에 의해 어드레스 영역을 표시하는 에이디씨엔티 보드(7)를 포함하여 된것을 특징으로 한 다중 프로세서의 인터페이스 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920013709A 1992-07-30 1992-07-30 다중 프로세서의 인터페이스 장치 KR940002723A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920013709A KR940002723A (ko) 1992-07-30 1992-07-30 다중 프로세서의 인터페이스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920013709A KR940002723A (ko) 1992-07-30 1992-07-30 다중 프로세서의 인터페이스 장치

Publications (1)

Publication Number Publication Date
KR940002723A true KR940002723A (ko) 1994-02-19

Family

ID=67147502

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920013709A KR940002723A (ko) 1992-07-30 1992-07-30 다중 프로세서의 인터페이스 장치

Country Status (1)

Country Link
KR (1) KR940002723A (ko)

Similar Documents

Publication Publication Date Title
KR860006743A (ko) 데이타 처리 시스템
KR880004380A (ko) 버스트 전송 모드를 갖는 버스 마스터
KR970705119A (ko) 그레이 스케일 변조 데이타용의 외부 메모리를 액세스할 수 있는 디스플레이 콘트롤러(Display Controller Capable of Accessing an External Memory for Gray Scale Modulation Data)
KR860700300A (ko) 입력 기억 회로 수단 및 그 분배 사용방법
KR940002723A (ko) 다중 프로세서의 인터페이스 장치
KR960018958A (ko) 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치
JPS56118165A (en) Processor of video information
KR940008559Y1 (ko) I/o 메모리 영역 확장회로
KR870011547A (ko) 8비트 및 16비트 중앙처리장치를 이용한 데이타신호 처리장치
KR970012172A (ko) 멀티 마이크로 프로세서용 버스제어(bus controller)장치
KR950020194A (ko) 인터트립라인의 공유장치
KR970705116A (ko) 공유 시스템 메모리로부터 그래픽 데이타를 액세스할 수 있는 디스플레이 컨트롤러(Display Controller Capable of Accessing Graphics Data from a Shared System Memory)
KR960042391A (ko) 고속중형 컴퓨터시스템에 있어서 디엠에이제어기
KR910012992A (ko) 그래픽 처리 장치
KR920013130A (ko) 데이타 버퍼램을 이용한 입출력 처리기
KR930014047A (ko) 톨러런트 시스템의 입출력 프로세서
KR950025556A (ko) 메인프로세서와 서브프로세서 메모리 공유방법
KR910018918A (ko) 멀티 프로세서를 이용한 시스템에서 서브프로세서의 프로그램을 램에 실장하는 방법
KR970002649A (ko) 입출력 어드레스 확장기능을 갖는 컴퓨터 시스템
KR910012951A (ko) 다중처리기 시스템에서의 데이터 전송 방법
KR960024999A (ko) 칠(chill) 시뮬레이션 환경에서의 프로세스간 통신 방법
KR960024861A (ko) 프린터의 병렬 인터페이스 제어장치 및 방법
KR960030043A (ko) 그래픽 유져 인터페이스 (gui) 처리 장치
KR930004875A (ko) 다중 프로세서에 의한 패러렐 프로세싱 시스템
KR890007172A (ko) 퍼스컴의 입출력 스캔장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination