KR880004380A - 버스트 전송 모드를 갖는 버스 마스터 - Google Patents

버스트 전송 모드를 갖는 버스 마스터 Download PDF

Info

Publication number
KR880004380A
KR880004380A KR1019870010313A KR870010313A KR880004380A KR 880004380 A KR880004380 A KR 880004380A KR 1019870010313 A KR1019870010313 A KR 1019870010313A KR 870010313 A KR870010313 A KR 870010313A KR 880004380 A KR880004380 A KR 880004380A
Authority
KR
South Korea
Prior art keywords
bus master
signal
access address
response
burst
Prior art date
Application number
KR1019870010313A
Other languages
English (en)
Other versions
KR950008226B1 (ko
Inventor
엘. 스케일즈 3세 헌터
씨. 모이어 윌리암
디. 윌슨 윌리암
Original Assignee
모토로라 인코포레이티드
빈센트 죠셉로너
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 모토로라 인코포레이티드, 빈센트 죠셉로너 filed Critical 모토로라 인코포레이티드
Publication of KR880004380A publication Critical patent/KR880004380A/ko
Application granted granted Critical
Publication of KR950008226B1 publication Critical patent/KR950008226B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal

Abstract

내용 없음

Description

버스트 전송 모드를 갖는 버스 마스터
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따라 구성된 버스 마스터를 갖는 데이타 처리 시스템의 블럭도.
제2도는 제1도에 도시한 데이타 처리 시스템 작동의 타이밍도.
제3도는 제1도에 도시한 버스 마스터의 양호한 형태의 블럭도.
* 도면의 주요부분에 대한 부호의 설명
12 : 버스트 마스터 13 : 메모리
16 : 어드레스 버스 18 : 어드레스 레지스터
20 : 버퍼 22 : 모듈로 m가 산기
24 : 버스트 제어기

Claims (8)

  1. 버스 마스터에 의해 제공되는 버스트 요구 신호에 응답하여 m버스트에서 피연산자 전송 능력이 있는 메모리와 함께 사용하기 위한 버스 마스터에 있어서, 상기 피연산자는 상기 버스 마스터에 의해 제공되는 선택된 억세스 어드레스에 대해 클러스터된 모듈로 m이고, 여기서 m은 2부터 2m까지이며, n은 정수이고, 상기 버스 마스터는 상기 선택된 억세스 어드레스를 선택적으로 기억하고, 증가신호에 응답하여 상기 선택된 억세스 어드레스의 예정된 n비트 셋트를 모듈로 m증가시키기 위한 어드레스 레지스터 수단과, 처음에 버스트 시작 신호에 응답하여 버스트 요구 신호를 상기 메모리에 제공하고, 그후 m-1배에 대해 상기 메모리로부터 버스트 승인 신호와 종단신호 둘다의 동시 수신에 응답하여 증가 신호를 상기 억세스 어드레스 수단에 제공하고 상기 버스트 요구 신호를 상기 메모리에 제공하는 제어기 수단을 구비하는 것을 특징으로 하는 버스 마스터.
  2. 제1항에 있어서, 상기 제어기 수단은 상기 종단 신호만의 수신에 응답하여서는 상기 버스트 요구 신호나 흑은 장기 증가 신호도 제공하지 않게 되는 것을 특징으로 하는 버스 마스터.
  3. 제2항에 있어서, n은 2이고, m은 4인 것을 것을 특징으로 하는 버스 마스터.
  4. 제2항에 있어서, 상기 억세스 어드레스의 n비트 셋트는 상기 피연산자의 크기에 따라 선택되는 것을 특징으로 하는 버스 마스터.
  5. 제4항에 있어서, n은 2이고 m은 4인 것을 특징으로 하는 버스 마스터.
  6. 제1항에 있어서, 상기 억세스 어드레스의 n비트 셋트는 상기 피연산자의 크기에 따라 선택되는 것을 특징으로 하는 버스 마스터.
  7. 제6항에 있어서, n은 2이고 m은 4인 것을 특징으로 하는 버스 마스터.
  8. 제1항에 있어서, n은 2이고 m은 4인 것을 특징으로 하는 버스 마스터.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870010313A 1986-09-18 1987-09-17 버스트 전송 모드를 갖는 버스 마스터 KR950008226B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US908,766 1986-09-18
US06/908,766 US4799199A (en) 1986-09-18 1986-09-18 Bus master having burst transfer mode

Publications (2)

Publication Number Publication Date
KR880004380A true KR880004380A (ko) 1988-06-07
KR950008226B1 KR950008226B1 (ko) 1995-07-26

Family

ID=25426219

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870010313A KR950008226B1 (ko) 1986-09-18 1987-09-17 버스트 전송 모드를 갖는 버스 마스터

Country Status (3)

Country Link
US (1) US4799199A (ko)
JP (1) JP2571067B2 (ko)
KR (1) KR950008226B1 (ko)

Families Citing this family (68)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6112287A (en) * 1993-03-01 2000-08-29 Busless Computers Sarl Shared memory multiprocessor system using a set of serial links as processors-memory switch
US4912630A (en) * 1988-07-29 1990-03-27 Ncr Corporation Cache address comparator with sram having burst addressing control
US5131083A (en) * 1989-04-05 1992-07-14 Intel Corporation Method of transferring burst data in a microprocessor
US6751696B2 (en) * 1990-04-18 2004-06-15 Rambus Inc. Memory device having a programmable register
US6324120B2 (en) 1990-04-18 2001-11-27 Rambus Inc. Memory device having a variable data output length
IL96808A (en) 1990-04-18 1996-03-31 Rambus Inc Introductory / Origin Circuit Agreed Using High-Performance Brokerage
JP2519860B2 (ja) * 1991-09-16 1996-07-31 インターナショナル・ビジネス・マシーンズ・コーポレイション バ―ストデ―タ転送装置および方法
US5307263A (en) * 1992-11-17 1994-04-26 Raya Systems, Inc. Modular microprocessor-based health monitoring system
US8078431B2 (en) 1992-11-17 2011-12-13 Health Hero Network, Inc. Home power management system
WO2001037174A1 (en) * 1992-11-17 2001-05-25 Health Hero Network, Inc. Method and system for improving adherence with a diet program or other medical regimen
US8095340B2 (en) 1992-11-17 2012-01-10 Health Hero Network, Inc. Home power management system
US6196970B1 (en) * 1999-03-22 2001-03-06 Stephen J. Brown Research data collection and analysis
US20030212579A1 (en) * 2002-05-08 2003-11-13 Brown Stephen J. Remote health management system
US20010011224A1 (en) 1995-06-07 2001-08-02 Stephen James Brown Modular microprocessor-based health monitoring system
US6968375B1 (en) * 1997-03-28 2005-11-22 Health Hero Network, Inc. Networked system for interactive communication and remote monitoring of individuals
US7624028B1 (en) 1992-11-17 2009-11-24 Health Hero Network, Inc. Remote health monitoring and maintenance system
US20040019259A1 (en) * 1992-11-17 2004-01-29 Brown Stephen J. Remote monitoring and data management platform
US7941326B2 (en) * 2001-03-14 2011-05-10 Health Hero Network, Inc. Interactive patient communication development system for reporting on patient healthcare management
US8626521B2 (en) * 1997-11-21 2014-01-07 Robert Bosch Healthcare Systems, Inc. Public health surveillance system
US20070299321A1 (en) * 1992-11-17 2007-12-27 Brown Stephen J Method and apparatus for remote health monitoring and providing health related information
US8027809B2 (en) 1992-11-17 2011-09-27 Health Hero Network, Inc. Home power management system
US5951300A (en) * 1997-03-10 1999-09-14 Health Hero Network Online system and method for providing composite entertainment and health information
US7613590B2 (en) * 1992-11-17 2009-11-03 Health Hero Network, Inc. Modular microprocessor-based power tool system
US5956501A (en) * 1997-01-10 1999-09-21 Health Hero Network, Inc. Disease simulation system and method
US5832448A (en) * 1996-10-16 1998-11-03 Health Hero Network Multiple patient monitoring system for proactive health management
US7970620B2 (en) * 1992-11-17 2011-06-28 Health Hero Network, Inc. Multi-user remote health monitoring system with biometrics support
US8078407B1 (en) 1997-03-28 2011-12-13 Health Hero Network, Inc. System and method for identifying disease-influencing genes
US6330426B2 (en) * 1994-05-23 2001-12-11 Stephen J. Brown System and method for remote education using a memory card
US9215979B2 (en) 1992-11-17 2015-12-22 Robert Bosch Healthcare Systems, Inc. Multi-user remote health monitoring system
US8015033B2 (en) * 1994-04-26 2011-09-06 Health Hero Network, Inc. Treatment regimen compliance and efficacy with feedback
US5651138A (en) * 1994-08-31 1997-07-22 Motorola, Inc. Data processor with controlled burst memory accesses and method therefor
US5610864A (en) 1994-12-23 1997-03-11 Micron Technology, Inc. Burst EDO memory device with maximized write cycle timing
US5640364A (en) * 1994-12-23 1997-06-17 Micron Technology, Inc. Self-enabling pulse trapping circuit
US6525971B2 (en) 1995-06-30 2003-02-25 Micron Technology, Inc. Distributed write data drivers for burst access memories
US5526320A (en) 1994-12-23 1996-06-11 Micron Technology Inc. Burst EDO memory device
US5682354A (en) * 1995-11-06 1997-10-28 Micron Technology, Inc. CAS recognition in burst extended data out DRAM
US6470405B2 (en) 1995-10-19 2002-10-22 Rambus Inc. Protocol for communication with dynamic memory
US6810449B1 (en) 1995-10-19 2004-10-26 Rambus, Inc. Protocol for communication with dynamic memory
US5649125A (en) * 1995-10-30 1997-07-15 Motorola, Inc. Method and apparatus for address extension across a multiplexed communication bus
US5689659A (en) * 1995-10-30 1997-11-18 Motorola, Inc. Method and apparatus for bursting operand transfers during dynamic bus sizing
US5809530A (en) * 1995-11-13 1998-09-15 Motorola, Inc. Method and apparatus for processing multiple cache misses using reload folding and store merging
US5729504A (en) * 1995-12-14 1998-03-17 Micron Technology, Inc. Continuous burst edo memory device
US7681005B1 (en) 1996-01-11 2010-03-16 Micron Technology, Inc. Asynchronously-accessible memory device with mode selection circuitry for burst or pipelined operation
US7305348B1 (en) 1996-02-20 2007-12-04 Health Hero Network, Inc. Aggregating and pooling health related information in a communication system with feedback
US6981126B1 (en) 1996-07-03 2005-12-27 Micron Technology, Inc. Continuous interleave burst access
US6401186B1 (en) 1996-07-03 2002-06-04 Micron Technology, Inc. Continuous burst memory which anticipates a next requested start address
US6085261A (en) * 1996-07-29 2000-07-04 Motorola, Inc. Method and apparatus for burst protocol in a data processing system
US7590549B2 (en) 1996-12-23 2009-09-15 Health Hero Network, Inc. Network media access control system for encouraging patient compliance with a treatment plan
KR100229897B1 (ko) * 1997-01-10 1999-11-15 윤종용 직접 메모리 억세스 전송방법에 따른 타이밍 모드선택장치
US6032119A (en) 1997-01-16 2000-02-29 Health Hero Network, Inc. Personalized display of health information
US6266379B1 (en) * 1997-06-20 2001-07-24 Massachusetts Institute Of Technology Digital transmitter with equalization
US6401167B1 (en) 1997-10-10 2002-06-04 Rambus Incorporated High performance cost optimized memory
WO1999019805A1 (en) 1997-10-10 1999-04-22 Rambus Incorporated Method and apparatus for two step memory write operations
US6128716A (en) * 1998-01-23 2000-10-03 Motorola Inc. Memory controller with continuous page mode and method therefor
US5923615A (en) * 1998-04-17 1999-07-13 Motorlola Synchronous pipelined burst memory and method for operating same
US8521546B2 (en) * 1998-09-25 2013-08-27 Health Hero Network Dynamic modeling and scoring risk assessment
US20080201168A1 (en) * 1999-05-03 2008-08-21 Brown Stephen J Treatment regimen compliance and efficacy with feedback
KR100375233B1 (ko) * 2001-03-16 2003-03-08 삼성전자주식회사 전송될 데이터 길이 값에 따라 전송 모드가 유동적으로변환되는 직접 메모리 억세스 컨트롤러
US6675272B2 (en) 2001-04-24 2004-01-06 Rambus Inc. Method and apparatus for coordinating memory operations among diversely-located memory components
US8391039B2 (en) * 2001-04-24 2013-03-05 Rambus Inc. Memory module with termination component
US6545741B2 (en) * 2001-09-10 2003-04-08 Intel Corporation Stereoscopic imaging using a single image sensor
US20030192688A1 (en) * 2002-04-10 2003-10-16 Thomson Michael A. Tubing saver rotator and method for using same
US20050060194A1 (en) * 2003-04-04 2005-03-17 Brown Stephen J. Method and system for monitoring health of an individual
US7260480B1 (en) 2003-04-07 2007-08-21 Health Hero Network, Inc. Method and system for integrating feedback loops in medical knowledge development and healthcare management
US7399276B1 (en) 2003-05-08 2008-07-15 Health Hero Network, Inc. Remote health monitoring system
US7301831B2 (en) 2004-09-15 2007-11-27 Rambus Inc. Memory systems with variable delays for write data signals
US7927948B2 (en) 2005-07-20 2011-04-19 Micron Technology, Inc. Devices with nanocrystals and methods of formation
US8667226B2 (en) 2008-03-24 2014-03-04 Freescale Semiconductor, Inc. Selective interconnect transaction control for cache coherency maintenance

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4236203A (en) * 1978-01-05 1980-11-25 Honeywell Information Systems Inc. System providing multiple fetch bus cycle operation
US4370712A (en) * 1980-10-31 1983-01-25 Honeywell Information Systems Inc. Memory controller with address independent burst mode capability
JPS6074174A (ja) * 1983-09-29 1985-04-26 Fujitsu Ltd メモリ・アクセス方式
JPS6072020A (ja) * 1983-09-29 1985-04-24 Nec Corp デュアルポ−トメモリ回路

Also Published As

Publication number Publication date
JPS6376044A (ja) 1988-04-06
US4799199A (en) 1989-01-17
KR950008226B1 (ko) 1995-07-26
JP2571067B2 (ja) 1997-01-16

Similar Documents

Publication Publication Date Title
KR880004380A (ko) 버스트 전송 모드를 갖는 버스 마스터
KR860006743A (ko) 데이타 처리 시스템
KR910006856A (ko) 어드레스 레지스터를 이용하여 동적으로 버스제어를 실행하는 마이크로컴퓨터
KR860003556A (ko) 인터럽트 제어 시스템
KR850007129A (ko) 버스제어수단을 갖춘 마이크로 컴퓨터 시스템
KR970007654A (ko) 콘트롤러에서의 데이터 전송 방법 및 장치
KR870011537A (ko) 어드레스 변환을 사용한 데이타 처리 시스템
KR890005739A (ko) 선택된 지연 버스트를 구비한 버스 마스터
KR960025138A (ko) 데이타 판독 방법 및 시스템과 인스트럭션 판독 방법 및 시스템
KR910012955A (ko) 데이타 처리 시스템
KR860700300A (ko) 입력 기억 회로 수단 및 그 분배 사용방법
KR910003475A (ko) 시퀀스 제어장치
KR910006852A (ko) 메모리 제어 시스템 및 방법
KR970066791A (ko) 다중 프로세서시스템에서 시스템 버스의 클럭속도를 향상시키는 방법
KR910006984A (ko) 화상메모리
KR890005607A (ko) 데이타 처리 시스템
JPS5730060A (en) Address space expansion system
KR940015843A (ko) 다중 프로세서 시스템에서 프로세서 보드 사이의 데이타 전송을 지원하는 방법
KR970012074A (ko) 레지스터 세트 방법 및 회로
KR930008614A (ko) 튜얼포트램을 이용한 통신시스템
KR970016898A (ko) 데이터 처리기 및 억세스 방법
KR910012928A (ko) 컴퓨터의 메모리 확장 시스템
KR940012132A (ko) 직접 메모리 액세스 제어기의 기능코드를 이용한 메모리영역 확장회로
KR970049590A (ko) 메모리의 읽기 및 쓰기제어장치
KR910012951A (ko) 다중처리기 시스템에서의 데이터 전송 방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090630

Year of fee payment: 15

EXPY Expiration of term