KR870011547A - 8비트 및 16비트 중앙처리장치를 이용한 데이타신호 처리장치 - Google Patents

8비트 및 16비트 중앙처리장치를 이용한 데이타신호 처리장치 Download PDF

Info

Publication number
KR870011547A
KR870011547A KR1019860003886A KR860003886A KR870011547A KR 870011547 A KR870011547 A KR 870011547A KR 1019860003886 A KR1019860003886 A KR 1019860003886A KR 860003886 A KR860003886 A KR 860003886A KR 870011547 A KR870011547 A KR 870011547A
Authority
KR
South Korea
Prior art keywords
bit
central processing
data signal
processing unit
signal processor
Prior art date
Application number
KR1019860003886A
Other languages
English (en)
Other versions
KR890001798B1 (ko
Inventor
강창수
Original Assignee
주식회사 금성사
구자학
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 구자학 filed Critical 주식회사 금성사
Priority to KR1019860003886A priority Critical patent/KR890001798B1/ko
Publication of KR870011547A publication Critical patent/KR870011547A/ko
Application granted granted Critical
Publication of KR890001798B1 publication Critical patent/KR890001798B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/167Interprocessor communication using a common memory, e.g. mailbox
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4009Coupling between buses with data restructuring
    • G06F13/4018Coupling between buses with data restructuring with data-width conversion

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Communication Control (AREA)

Abstract

내용 없음

Description

8비트 및 16비트 중앙처리장치를 이용한 데이타신호 처리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명 데이타신호 처리장치의 회로도.
제2도는 본 발명 데이타신호 처리장치의 신호흐름도.

Claims (1)

  1. 인터페이스(3)(4)를 통해 입력되는 호스트(1)(2)의 데이타신호를 8비트 중앙처리장치(5)가 기억부(6)에 저장한 후 처리하는 데이타신호 처리장치에 있어서,
    상기 8비트 중앙처리장리장치(5)의 제어로 인터럽트 제어부(7)에서 출력되는 인터럽트신호에 따라 16비트 중앙처리장치(8)가 어드레스버퍼(9) 및 데이타버퍼(10)를 제어하여 상기 기억부(6)에 저장된 데이타신호를 출력 및 처리하게 구성함을 특징으로 하는 8비트 및 16비트 중앙처리장치를 이용한 데이타신호 처리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019860003886A 1986-05-19 1986-05-19 8비트 및 16비트 중앙처리 장치를 이용한 데이타신호 처리장치 KR890001798B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019860003886A KR890001798B1 (ko) 1986-05-19 1986-05-19 8비트 및 16비트 중앙처리 장치를 이용한 데이타신호 처리장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019860003886A KR890001798B1 (ko) 1986-05-19 1986-05-19 8비트 및 16비트 중앙처리 장치를 이용한 데이타신호 처리장치

Publications (2)

Publication Number Publication Date
KR870011547A true KR870011547A (ko) 1987-12-24
KR890001798B1 KR890001798B1 (ko) 1989-05-22

Family

ID=19250020

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860003886A KR890001798B1 (ko) 1986-05-19 1986-05-19 8비트 및 16비트 중앙처리 장치를 이용한 데이타신호 처리장치

Country Status (1)

Country Link
KR (1) KR890001798B1 (ko)

Also Published As

Publication number Publication date
KR890001798B1 (ko) 1989-05-22

Similar Documents

Publication Publication Date Title
KR880008228A (ko) 표시장치
KR870010444A (ko) 데이터 프로세서
KR910001771A (ko) 반도체 메모리 장치
KR880003252A (ko) 마이크로 프로세서
KR900006853A (ko) 마이크로 프로세서
KR860700300A (ko) 입력 기억 회로 수단 및 그 분배 사용방법
KR830008221A (ko) 수치제어장치
KR870011547A (ko) 8비트 및 16비트 중앙처리장치를 이용한 데이타신호 처리장치
KR920006870A (ko) 데이터 처리장치
KR930004866A (ko) 고속 데이타 송수신 인터페이스 회로 및 방법
JPS56101247A (en) Audio output device
KR930020843A (ko) 클럭신호 선택회로
KR890017912A (ko) 슈도우 dma 전송장치
KR940002723A (ko) 다중 프로세서의 인터페이스 장치
KR930010697A (ko) 8비트 및 16비트공용의 인터페이스장치
KR880008177A (ko) 지역망(lan)통신의 콘트롤 회로
KR890010667A (ko) 컴퓨터의 사용자 정의문자 입출력장치 및 방법
KR850005108A (ko) 디지탈 장치의 신뢰성 개선 검사 시스템
KR910017321A (ko) 고속 디지탈 신호 분석 장치
KR880006586A (ko) 프로그램어블 콘트롤러의 아날로그 입출력 모듈
KR870005338A (ko) 음성 합성 시스템
KR900002680A (ko) Dma 타이밍 제어회로
KR880003269A (ko) 음성경보장치
KR910017298A (ko) 디지탈신호 처리기의 전역 메모리 제어시스템
KR920016962A (ko) 타 컴퓨터의 제어장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19930329

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee