KR900002680A - Dma 타이밍 제어회로 - Google Patents

Dma 타이밍 제어회로 Download PDF

Info

Publication number
KR900002680A
KR900002680A KR1019880009781A KR880009781A KR900002680A KR 900002680 A KR900002680 A KR 900002680A KR 1019880009781 A KR1019880009781 A KR 1019880009781A KR 880009781 A KR880009781 A KR 880009781A KR 900002680 A KR900002680 A KR 900002680A
Authority
KR
South Korea
Prior art keywords
dma
processor
timing control
control circuit
dma timing
Prior art date
Application number
KR1019880009781A
Other languages
English (en)
Inventor
이종배
Original Assignee
최근선
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 최근선, 주식회사 금성사 filed Critical 최근선
Priority to KR1019880009781A priority Critical patent/KR900002680A/ko
Publication of KR900002680A publication Critical patent/KR900002680A/ko

Links

Landscapes

  • Bus Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음

Description

DMA 타이밍 제어회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 블록도.
제5도는 본 발명에 따른 세부 회로도.
제6도는 본 발명에 따른 흐름도.
제7도는 본 발명에 따른 타이밍도.

Claims (1)

  1. CD 프로세서(4)와 CD 롬 프로세서(5) 및 호스트 컴퓨터(2)를 포함하는 DMA 전송 회로에 있어서, CD 롬 프로세서(5)는 DMA 프로세서(8)를 통해 호스트 컴퓨터(2)와 연결되고, CD 롬 프로세서(5)는 라인을 통해 단안정멀티바이브레이터로 구성된 DMA 타이밍 제어회로(7)와 앤드게이트(AG1)에 연결되며, DMA 타이밍 제어회로(7)는 상기 DMA 프로세서(8)와 연결되고, MPU(9)는 상기 앤드게이트(AG1)와 낸드게이트(NA1) 및 신호 전송용 라인을 통해 상기 DMA 프로세서(8)와 연결되어 데이타 전송을 제어하도록 구성된 것을 특징으로 하는 DMA 타이밍 제어회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880009781A 1988-07-30 1988-07-30 Dma 타이밍 제어회로 KR900002680A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880009781A KR900002680A (ko) 1988-07-30 1988-07-30 Dma 타이밍 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880009781A KR900002680A (ko) 1988-07-30 1988-07-30 Dma 타이밍 제어회로

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR2019880009600 Division 1988-06-22

Publications (1)

Publication Number Publication Date
KR900002680A true KR900002680A (ko) 1990-02-28

Family

ID=68137346

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880009781A KR900002680A (ko) 1988-07-30 1988-07-30 Dma 타이밍 제어회로

Country Status (1)

Country Link
KR (1) KR900002680A (ko)

Similar Documents

Publication Publication Date Title
KR880004380A (ko) 버스트 전송 모드를 갖는 버스 마스터
KR900002680A (ko) Dma 타이밍 제어회로
KR890010728A (ko) 데이터 전송회로
KR880014472A (ko) 원칩 마이크로 콤퓨터
KR880003255A (ko) 컴퓨터와 터미널간의 원거리 전송장치
KR830009725A (ko) "밀 기울로 만드는 껌"
KR860009356A (ko) 프린터 버퍼장치
KR830006733A (ko) 폰트 데이터(font data)전송방식
KR910008724A (ko) 캐슈 메모리의 고속 억세스 장치
KR870011547A (ko) 8비트 및 16비트 중앙처리장치를 이용한 데이타신호 처리장치
KR930005404A (ko) 고속데이타 처리시스템
KR880008177A (ko) 지역망(lan)통신의 콘트롤 회로
KR900016851A (ko) Plc의 주변기기 착탈장치
KR890010724A (ko) 마이크로 프로세서간의 억세스 중재 제어 시스템
KR890000958A (ko) 단말기용 카드리더기
KR940000989A (ko) Ibm-pc와 연결하여 사용할 수 있는 범용 신경망 보드
KR900005266A (ko) 16비트 롬 에뮬레이티
KR910003509A (ko) 마이크로 프로세서 사이의 데이타 교환 회로
KR920015211A (ko) 데코더ic와 scsi ic간의 인터페이스회로
KR900018825A (ko) 퍼스널 콤퓨터에 있어서 입출력 제어회로의 작동 제어장치
KR920015200A (ko) 메모리 모듈
KR910012979A (ko) Pc간 데이타 통신장치
KR910012951A (ko) 다중처리기 시스템에서의 데이터 전송 방법
KR930001580A (ko) 키보드 콘트롤러 리세트 회로
KR920010404A (ko) Pc 시스템에서 8비트 16비트 변환버스 인터페이스 로직

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination