KR910003509A - 마이크로 프로세서 사이의 데이타 교환 회로 - Google Patents

마이크로 프로세서 사이의 데이타 교환 회로 Download PDF

Info

Publication number
KR910003509A
KR910003509A KR1019890010712A KR890010712A KR910003509A KR 910003509 A KR910003509 A KR 910003509A KR 1019890010712 A KR1019890010712 A KR 1019890010712A KR 890010712 A KR890010712 A KR 890010712A KR 910003509 A KR910003509 A KR 910003509A
Authority
KR
South Korea
Prior art keywords
microprocessors
registers
microprocessor
bidirectional
data exchange
Prior art date
Application number
KR1019890010712A
Other languages
English (en)
Other versions
KR940004576B1 (ko
Inventor
임제상
Original Assignee
임종염
금성통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 임종염, 금성통신 주식회사 filed Critical 임종염
Priority to KR1019890010712A priority Critical patent/KR940004576B1/ko
Publication of KR910003509A publication Critical patent/KR910003509A/ko
Application granted granted Critical
Publication of KR940004576B1 publication Critical patent/KR940004576B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer

Abstract

내용 없음.

Description

마이크로 프로세서 사이의 데이타 교환 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에서 양방향 레지스터의 상세 회로도.

Claims (2)

  1. 양방향 레지스터(3)-(5)를 통해 마이크로 프로세서(6)-(8)와 선택적으로 데이타를 교환하는 마이크로 프로세서(1)와; 상기 양방향 레지스터(3)-(5)중 소정 양방향 레지스터를 선택하여 마이크로 프로세서(1)에 연결시키는 디코더(2)와; 각각의 마이크로 프로세서(6)-(8)와 마이크로 프로세서(1)가 상호 데이타를 교환할 수 있도록 하는 다수개의 양방향 레지스터(3)-(5)와; 상기 양방향 레지스터(3)-(5)에 연결되어 마이크로 프로세서(1)와 데이타를 교환하는 다수개의 마이크로프로세서(6)-(8)와를 연결구성 하여서 된 것을 특징으로하는 마이크로 프로세서 사이의 데이탄 교환회로.
  2. 제1항에 있어서, 상기 각각의 양방향 레지스터(3)-(5)는 8비트 레지스터(31)-(36), 부호 비트 레지스터(37),(38), 제어부(39),(40), 3상태 버퍼(41)-(46) 및 버퍼(47),(48)와를 상호 연결 구성하여서된 마이크로 프로세서 사이의 데이타 교환회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890010712A 1989-07-28 1989-07-28 마이크로 프로세서 사이의 데이타 교환회로 KR940004576B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890010712A KR940004576B1 (ko) 1989-07-28 1989-07-28 마이크로 프로세서 사이의 데이타 교환회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890010712A KR940004576B1 (ko) 1989-07-28 1989-07-28 마이크로 프로세서 사이의 데이타 교환회로

Publications (2)

Publication Number Publication Date
KR910003509A true KR910003509A (ko) 1991-02-27
KR940004576B1 KR940004576B1 (ko) 1994-05-25

Family

ID=19288483

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890010712A KR940004576B1 (ko) 1989-07-28 1989-07-28 마이크로 프로세서 사이의 데이타 교환회로

Country Status (1)

Country Link
KR (1) KR940004576B1 (ko)

Also Published As

Publication number Publication date
KR940004576B1 (ko) 1994-05-25

Similar Documents

Publication Publication Date Title
KR880004380A (ko) 버스트 전송 모드를 갖는 버스 마스터
ATE212454T1 (de) Prozessorarchitektur für gemischte funktionseinheiten
JPS5687282A (en) Data processor
KR910003498A (ko) 마이크로 프로세서
DE69422221T2 (de) Genaue und komplette Übertragung zwischen verschiedenen Busarchitekturen
KR900006853A (ko) 마이크로 프로세서
KR870007461A (ko) 데이타 처리 시스템 동작방법
WO1999066416A3 (en) Resource control in a computer system
KR910003509A (ko) 마이크로 프로세서 사이의 데이타 교환 회로
KR920001522A (ko) 다중 포트 메모리
KR880003241A (ko) 데이타 처리 시스템
KR900002680A (ko) Dma 타이밍 제어회로
KR950029964A (ko) 이피롬 데이타 억세스 속도 증가장치
KR920001291A (ko) 컴퓨터 시스템의 보드 테스트용 툴(tool)
JPS57157333A (en) Memory address control system
KR950020167A (ko) 피씨아이(pci)카드의 아이사(isa) 카드로의 전환장치
KR880013072A (ko) Cpu간의 인터페이스회로
KR860008660A (ko) Dma에 의한 한글 이미지데이터 송출회로
KR920010404A (ko) Pc 시스템에서 8비트 16비트 변환버스 인터페이스 로직
KR850003599A (ko) 데이타처리 시스템의 주기억 어드레스 제어시스템
KR970028963A (ko) 마이크로 프로세서의 포트 테스트 회로
KR970029774A (ko) 레지스터 억세스 방법
KR950009405A (ko) 직렬통신을 이용한 외부데이타 입력장치
KR960025714A (ko) 개선된 시프트 레지스터
KR910001566A (ko) 공통 메모리 억쎄스방식

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990313

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee