KR960700556A - 프랙셔널 N 주파수 합성기 및 주파수 합성 방법(Fractional N Frequency Synthesis with Residual Error Correction and Method Thereof) - Google Patents
프랙셔널 N 주파수 합성기 및 주파수 합성 방법(Fractional N Frequency Synthesis with Residual Error Correction and Method Thereof)Info
- Publication number
- KR960700556A KR960700556A KR1019950702675A KR19950702675A KR960700556A KR 960700556 A KR960700556 A KR 960700556A KR 1019950702675 A KR1019950702675 A KR 1019950702675A KR 19950702675 A KR19950702675 A KR 19950702675A KR 960700556 A KR960700556 A KR 960700556A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- divider
- frequency
- divided
- output
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B1/00—Details
- H03B1/04—Reducing undesired oscillations, e.g. harmonics
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
- H03L7/0895—Details of the current generators
- H03L7/0898—Details of the current generators the source or sink current values being variable
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/1974—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
- H03L7/1976—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
Abstract
주파수 합성기(107)는 가변 발전기를 이용하며, 이 가변 발전기의 출력은 주파수 출력(115)으로 사용됨과 아울러 디지탈 분주기(108)에 공급된다. 디지탈 분주기(108)의 출력은 위상 비교기(109)의 한 입력을 공급한다. 위상 비교기(109)의 다른 입력은 기준 발전기(116)로부터 공급된다. 위상 비교기(109) 출력은 가변 발전기(1l4)를 제어한다. 디지탈 분주기(108)는 다중 누산기 프랙셔널 N 분주 시스템(112)에 의해서 시변되는 분주비를 갖고 있어, 유효 분주 비가 비정수 스탭들에 의해서 변할 수 있도톡 하고 있다. 출력 신호(116)에는 디지탈 분주기(108)에 인가된 시변 분주 시권스에 기인하는 레시듀얼 의사(residualspurious)레벨이 있다. 다중누산기 프랙셔널 N 분주 시스템(112)으로부터 제2디지탈 시퀀스가 발생하여, 이러한 의사 레벨을 감소시키며, 발생한 제2디지탈 시퀀스는 위상 비교기(109)의 출력에 인가된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 채용될 수 있는 무선 전화에 대한 블럭도이다.
제3도는 본 발명에 따른 무선 전화에 대해보다 상세히 한 블록도이다.
제4도는 본 발명에 따른 주파수 합성기를 블록도로 도시한 도면이다.
제5도는 본 발명에 따른 주파수 합성기를 보다 상세히 한 블럭도이다.
제6도는 본 발명에 따라, 변조기라고도 통칭되는 차지 펌프를 상셰히 나타낸 블록도이다.
Claims (10)
- 제1주파수를 갖는 제1신호를 발생하는 제어 가능한 발전기를 구비한 주파수 합성기(synthesizer)에 있어서, 소망하는 값 및 에사 값을 포함하는 분주기(divider) 시퀀스 신호를 생성하는 수단; 상기 제1신호의 상기 주파수를 상기 분주기 시퀀스 신호에 따라 분주하여 제1분주 신호를 형성하는 수단; 상기 제1분주 신호의 위상을 검출하여, 검출된 분주 신호를 발생하는 수단; 상기 분주기 시퀀스 내의 상기 에라 값에 기인한 상기 제1분주 신호 내에 포함된 상기 에라를 근사화시켜(approximating) 제1에라 정정 신호를 형성하는 수단; 및 상기 에라 정정 신호를 사용하여 상기 검출된 분수 신호를 변조하고, 감소된 레시듀얼(residual) 에라를 갖는 변조된 신호를 발생하여, 상기 제어 가능한 발전기를 제어하는 수단을 포함하는 것을 특징으로 하는 주파수 합성기.
- 제1항에 있어서, 변조 수단에 응답하여, 상기 변조된 신호를 필터링하는 수단을 더 포함하는 것을 특징으로 하는 주파수 합성기.
- 제1항에 있어서, 분주기 시퀀스 신호를 생성하기 위한 상기 수단은 주파수 오프셋 신호를 받아들이는 수단; 상기 주파수 오프셋 신호를 적분하여, 제1적분 신호와 제1캐리(carry) 신호를 형성하는 제1수단; 상기 제1적분 신호를 적분하여, 제2적분 신호 및 제2캐리 신호를 형성하는 제2수단; 상기 제2캐리 신호를 미분하여, 미분된 제2캐리 신호를 형성하는 제1수단; 상기 미분된 제2캐리 신호를 상기 제1캐리 신호와 조합시켜 제1조합신호를 형성하는 수단; 상기 제1조합 신호를 미분하여, 제1미분된 조합 신호를 형성하는 수단; 및 상기 제1미분된 조합 신호를 프로그래며블 분주기 주파수 분주기 신호와 조합시켜, 분주기 시퀀스 신호를 생성하는 수단을 더 포함하는 것을 특징으로 하는 주파수 합성기.
- 제3항에 있어서, 상기 에라를 근사화시키는 상기 수단은 상기 제1적분 신호를 상기 제2적분 신호와 조합하여 제2조합 신호를 형성하는 수단; 및 상기 제2조합 신호를 미분하여 상기 제1에라 정정 신호를 형성하는 수단을 더 포함하는 것을 특징으로 하는 주파수 합성기.
- 분주된 신호를 생성하는 누산기 네트워크로부터 출력되며, 소망하는 값 및 에라 값을 포함하는 분주기 시퀀스 신호에 의해서 제어되는 가변 디바이저(divisor) 분주기를 사용하여 제어 가능 발전기의 출력 신호 주파수를 분주함으로써 상기 제어 가능 발전기의 출력 신호 주파수를 선택하기 위해서 제1신호를 받아들이는 프랙셔널-N 주파수 합성기에 있어서, 상기 분주기 시퀀스 신호 내에 포함된 상기 에라를 근사화시킨 에라 정정신호를 발생하는 에라 정정 신호 발생기; 상기 가변 디바이저 분주기로부터 출력된 분주 출력 신호에 결합되며, 상기 분주 신호의 위상을 검출하여 검출 분주 신호를 발생시키는 위상 검출기; 상기 위상 검출기로부터 출력된 상기 검출 분주 신호 출력에 결합되며, 상기 에라 정정 신호를 사용하여 상기 검출 분주 신호를 변조하여 감소된 레시듀엘 에라를 갖는 변조 신호를 생성하는 변조기; 상기 변조기로부티 출력된 상기 변조된 신호출력에 결합되며, 필터된 신호를 발생하는 루프 필터; 및 상기 필터된 신호를 받아들여 선정(先定)된 주파수를 갖는 출력 신호를 발생하는 제어 가능 발전기를 포함하는 것을 특징으로 하는 프랙셔널-N 주파수 합성기.
- 프랙셔널-N 주파수 합성기에 있어서, 제1주파수를 갖는 제1신호를 출력하며, 상기 제1신호의 상기 주파수를 제어하는 변조 신호를 받아들이는 제어 가능 발전기; 소망하는 값 및 에라값을 포함하는 분주기 시퀀스신호를 생성하는 누산기 네트워크; 제1신호와 제어 입력 및 신호 출력을 갖는 분주기, 상기 분주기의 상기신호 입력에는 상기 제1신호가 결합되며, 상기 분주기 시퀀스 신호는 상기 제1신호의 주파수를 분주하여 제1분주 신호를 발생하는 가변 디바이저 분주기를 제어하기 위해 상기 분주기의 제어 입력에 결합되며; 상기 분주기시퀀스 신호 내에 포함된 상기 에라를 근사화시키고 에러 정정 신호를 발생하는 에러 정정 신호 발생기; 상기 가변 디바이저 분주기로부터 출력된 상기 분주 신호 출력에 결합되며, 상기 분주 신호의 위상을 검출하여 검출분주 신호를 발생하는 위상 검출기; 및 상기 위상 검출기로부터 출력된 상기 검출 분주 신호 출력에 결합되어, 상기 에라 정정 신호를 사용하여 상기 검출 분주 신호를 변조하여 감소된 레시듀얼 에라를 갖는 상기 변조신호를 발생하는 변조기를 포함하는 것을 특징으로 하는 프랙셔널-N 주파수 합성기.
- 제1주파수를 갖는 제1신호를 발생하는 제어 가능 발전기를 구비한 주파수 합성기의 주파수 합성 방법에 있어서, 소망하는 값 및 에라값을 포함하는 분주기 시퀀스 신호를 생성하는 단계; 상기 분주기 시퀀스 신호에 의존하여 상기 제1신호의 주파수를 분주하여 제1분주 신호를 형성하는 단계; 상기 제1분주 신호의 위상을 검출하여 검출 분주 신호를 검출하는 단계; 상기 분주기 시퀀스 신호 내의 상기 에라값에 딸사서 상기 제1분주신호 내에 포함된 상기 에라를 근사화하여, 제1에라 정정 신호를 형성하는 단계; 및 상기 에라 정정 신호를 사용하여 상기 검출 신호를 변조하고, 감소된 레시듀얼 에러를 갖는, 상기 제어 가능 발전기를 제어하는 변조신호를 발생하는 단계를 포함하는 것을 특징으로 하는 주파수 합성기의 주파수 합성 방법.
- 제7항에 있어서, 상기 변조 단계에 응답하여, 상기 변조 신호를 필터링하는 단계를 더 포함하는 것을 특징으로 하는 주파수 합성기의 주파수 합성 방법.
- 제7항에 있어서, 분주기 시퀀스 신호를 생성하는 상기 단계는 주파수 오프셋 신호를 받아들이는 단계; 상기 주파수 오프셋 신호를 적분하여 제1적분 신호 및 제1캐리 신호를 형성하는 단계; 상기 제1적분 신호를 적분하여 제2적분 신호 및 제2캐리 신호를 형성하는 단계; 상기 제2캐리 신호를 미분하여, 미분된 제2캐리신호를 형성하는 단계; 상기 미분된 제2캐리 신호를 상기 제1캐리 신호와 조합하여, 제1조합 신호를 형성하는 단계; 상기 제1조합 신호를 미분하여, 제1미분된 조합신호를 형성하는 단계: 및 상기 제1미분된 조합 신호를 프로그래며블 분주기 주파수 분주기 신호와 조합하여, 분주기 시퀀스 신호를 형성하는 단계를 더 포함하는 것을 특징으로 하는 주마수 합성기의 주파수 합성 방법.
- 제9항에 있어서, 상기 에라를 근사화시키는 상기 단계는 상기 제1적분 신호를 상기 제2적분 신호와 조합하여, 제2조합 신호를 형성하는 단계; 및 상기 제2조합 신호를 미분하여 상기 제1에라 정정 신호를 형성하는 단계를 더 포함하는 것을 특징으로 하는 주파수 합성기의 주파수 합성 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US8/146,257 | 1993-10-29 | ||
US08/146,257 | 1993-10-29 | ||
US08/146,257 US5495206A (en) | 1993-10-29 | 1993-10-29 | Fractional N frequency synthesis with residual error correction and method thereof |
PCT/US1994/010446 WO1995012243A1 (en) | 1993-10-29 | 1994-09-16 | Fractional-n frequency synthesis with residual error correction |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960700556A true KR960700556A (ko) | 1996-01-20 |
KR0153180B1 KR0153180B1 (ko) | 1998-12-15 |
Family
ID=22516544
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950702675A KR0153180B1 (ko) | 1993-10-29 | 1994-09-16 | 프랙셔널 n 주파수 합성기 및 주파수 합성 방법 |
Country Status (15)
Country | Link |
---|---|
US (1) | US5495206A (ko) |
JP (1) | JP3089485B2 (ko) |
KR (1) | KR0153180B1 (ko) |
CN (1) | CN1052353C (ko) |
AU (1) | AU7874194A (ko) |
BR (1) | BR9405979A (ko) |
CA (1) | CA2150549C (ko) |
DE (2) | DE4498263T1 (ko) |
FR (1) | FR2715012B1 (ko) |
GB (1) | GB2289173B (ko) |
RU (1) | RU2134930C1 (ko) |
SE (1) | SE516301C2 (ko) |
SG (1) | SG46701A1 (ko) |
WO (1) | WO1995012243A1 (ko) |
ZA (1) | ZA947835B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100801034B1 (ko) * | 2006-02-07 | 2008-02-04 | 삼성전자주식회사 | 지연된 클럭 신호들을 이용하여 시그마-델타 변조시노이즈을 줄이는 방법과 이를 이용한 프랙셔널 분주 방식의위상고정루프 |
Families Citing this family (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3319677B2 (ja) * | 1995-08-08 | 2002-09-03 | 三菱電機株式会社 | 周波数シンセサイザ |
US5722052A (en) * | 1996-02-28 | 1998-02-24 | Motorola, Inc. | Switching current mirror for a phase locked loop frequency synthesizer and communication device using same |
US6094100A (en) * | 1996-05-20 | 2000-07-25 | Sony Corporation | PLL synthesizer apparatus |
JPH09312567A (ja) * | 1996-05-20 | 1997-12-02 | Sony Corp | Pll周波数シンセサイザの制御回路 |
US6249155B1 (en) | 1997-01-21 | 2001-06-19 | The Connor Winfield Corporation | Frequency correction circuit for a periodic source such as a crystal oscillator |
JP3923150B2 (ja) | 1997-10-16 | 2007-05-30 | 日本テキサス・インスツルメンツ株式会社 | 周波数シンセサイザ |
US6141394A (en) * | 1997-12-22 | 2000-10-31 | Philips Electronics North America Corporation | Fractional-N frequency synthesizer with jitter compensation |
EP0940922B1 (en) * | 1998-03-03 | 2002-12-04 | Motorola Semiconducteurs S.A. | Frequency synthesiser |
CA2233831A1 (en) | 1998-03-31 | 1999-09-30 | Tom Riley | Digital-sigma fractional-n synthesizer |
DE19840241C1 (de) * | 1998-09-03 | 2000-03-23 | Siemens Ag | Digitaler PLL (Phase Locked Loop)-Frequenzsynthesizer |
US6442381B1 (en) * | 1998-10-30 | 2002-08-27 | Echelon Corporation | Method and apparatus for defining and generating local oscillator signals for down converter |
US6327319B1 (en) * | 1998-11-06 | 2001-12-04 | Motorola, Inc. | Phase detector with frequency steering |
US6624761B2 (en) * | 1998-12-11 | 2003-09-23 | Realtime Data, Llc | Content independent data compression method and system |
US6130561A (en) * | 1998-12-28 | 2000-10-10 | Philips Electronics North America Corporation | Method and apparatus for performing fractional division charge compensation in a frequency synthesizer |
US6157232A (en) * | 1999-03-18 | 2000-12-05 | Nec Corporation | Local clock generator |
US6434707B1 (en) | 1999-06-07 | 2002-08-13 | Motorola, Inc. | Low phase jitter clock signal generation circuit |
US6366174B1 (en) | 2000-02-21 | 2002-04-02 | Lexmark International, Inc. | Method and apparatus for providing a clock generation circuit for digitally controlled frequency or spread spectrum clocking |
US6564039B1 (en) | 2000-02-29 | 2003-05-13 | Motorola, Inc. | Frequency generation circuit and method of operating a tranceiver |
US6747987B1 (en) | 2000-02-29 | 2004-06-08 | Motorola, Inc. | Transmit modulation circuit and method of operating a transmitter |
FR2807587B1 (fr) * | 2000-04-11 | 2002-06-28 | Thomson Csf | Synthetiseur fractionnaire comportant une compensation de la gigue de phase |
US6785527B2 (en) | 2001-04-02 | 2004-08-31 | Tektronix, Inc. | Conversion spur avoidance in a multi-conversion radio frequency receiver |
US6385276B1 (en) | 2001-06-12 | 2002-05-07 | Rf Micro Devices, Inc. | Dual-modulus prescaler |
US6779010B2 (en) | 2001-06-12 | 2004-08-17 | Rf Micro Devices, Inc. | Accumulator with programmable full-scale range |
US6448831B1 (en) | 2001-06-12 | 2002-09-10 | Rf Micro Devices, Inc. | True single-phase flip-flop |
US6693468B2 (en) | 2001-06-12 | 2004-02-17 | Rf Micro Devices, Inc. | Fractional-N synthesizer with improved noise performance |
US7003049B2 (en) * | 2001-06-12 | 2006-02-21 | Rf Micro Devices, Inc. | Fractional-N digital modulation with analog IQ interface |
US6658043B2 (en) * | 2001-10-26 | 2003-12-02 | Lexmark International, Inc. | Method and apparatus for providing multiple spread spectrum clock generator circuits with overlapping output frequencies |
US6600378B1 (en) | 2002-01-18 | 2003-07-29 | Nokia Corporation | Fractional-N frequency synthesizer with sine wave generator |
GB2403085B (en) * | 2002-03-28 | 2005-09-07 | Kaben Res Inc | Phase error cancellation circuit and method for fractional frequency dividers and circuits incorporating same |
US7158603B2 (en) * | 2002-12-26 | 2007-01-02 | Freescale Semiconductor, Inc. | Method and apparatus for compensating deviation variances in a 2-level FSK FM transmitter |
EP1458101B1 (en) * | 2003-03-14 | 2005-11-30 | STMicroelectronics S.r.l. | A fractional-type phase-locked loop circuit |
US7324795B2 (en) * | 2003-09-23 | 2008-01-29 | Nokia Corporation | Method of controlling phase locked loop in mobile station, and mobile station |
DE602004007095T2 (de) * | 2004-01-30 | 2007-10-11 | Freescale Semiconductor, Inc., Austin | Doppelzugriffsmodulator mit einem Frequenzsynthetisierer |
KR100666479B1 (ko) | 2004-08-30 | 2007-01-09 | 삼성전자주식회사 | 시그마 델타 변조기를 공유하는 수신 및 송신 채널 분수분주 위상 고정 루프를 포함한 주파수 합성기 및 그 동작방법 |
US7512205B1 (en) * | 2005-03-01 | 2009-03-31 | Network Equipment Technologies, Inc. | Baud rate generation using phase lock loops |
WO2007109743A2 (en) * | 2006-03-21 | 2007-09-27 | Multigig Inc. | Frequency divider |
CN102439844B (zh) * | 2010-08-06 | 2015-02-11 | 松下电器产业株式会社 | 振荡器 |
US9197403B2 (en) | 2012-07-20 | 2015-11-24 | Freescale Semiconductor, Inc. | Calibration arrangement for frequency synthesizers |
RU2504891C1 (ru) * | 2012-11-27 | 2014-01-20 | Закрытое акционерное общество "Научно-производственный центр "Алмаз-Фазотрон" | Способ генерации выходной частоты цифрового синтезатора прямого синтеза |
RU2623892C1 (ru) * | 2016-03-09 | 2017-06-29 | Федеральное государственное казенное военное образовательное учреждение высшего образования "Военно-космическая академия имени А.Ф. Можайского" Министерства обороны Российской Федерации | Способ передачи фазы опорного генератора по фидеру произвольной длины |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1444860A (en) * | 1974-12-12 | 1976-08-04 | Mullard Ltd | Frequency synthesiser |
GB1560233A (en) * | 1977-02-02 | 1980-01-30 | Marconi Co Ltd | Frequency synthesisers |
GB2026268B (en) * | 1978-07-22 | 1982-07-28 | Racal Communcations Equipment | Frequency synthesizers |
DE3015484A1 (de) * | 1980-04-22 | 1981-10-29 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zur frequenzstabilisierung eines hochfrequenten freischwingenden oszillators |
GB2140232B (en) * | 1983-05-17 | 1986-10-29 | Marconi Instruments Ltd | Frequency synthesisers |
FR2557401B1 (fr) * | 1983-12-27 | 1986-01-24 | Thomson Csf | Synthetiseur de frequences a division fractionnaire, a faible gigue de phase et utilisation de ce synthetiseur |
US4573023A (en) * | 1984-08-07 | 1986-02-25 | John Fluke Mfg. Co., Inc. | Multiple-multiple modulus prescaler for a phase-locked loop |
GB2173659B (en) * | 1985-02-06 | 1988-06-08 | Plessey Co Plc | Frequency synthesisers |
US4758802A (en) * | 1985-02-21 | 1988-07-19 | Plessey Overseas Limited | Fractional N synthesizer |
US4800342A (en) * | 1985-02-21 | 1989-01-24 | Plessey Overseas Limited | Frequency synthesizer of the fractional type |
US4815018A (en) * | 1985-12-24 | 1989-03-21 | Hughes Aircraft Company | Spurless fractional divider direct digital frequency synthesizer and method |
US4743867A (en) * | 1987-08-03 | 1988-05-10 | Motorola, Inc. | Compensation circuitry for dual port phase-locked loops |
US4810977A (en) * | 1987-12-22 | 1989-03-07 | Hewlett-Packard Company | Frequency modulation in phase-locked loops |
GB2214012B (en) * | 1987-12-23 | 1992-01-22 | Marconi Instruments Ltd | Frequency or phase modulation |
GB2217535B (en) * | 1988-04-15 | 1992-12-16 | Racal Res Ltd | Digital circuit arrangement |
AU617455B2 (en) * | 1988-05-06 | 1991-11-28 | Alcatel N.V. | A digital frequency synthesizer |
US4816774A (en) * | 1988-06-03 | 1989-03-28 | Motorola, Inc. | Frequency synthesizer with spur compensation |
GB2228840B (en) * | 1989-03-04 | 1993-02-10 | Racal Dana Instr Ltd | Frequency synthesisers |
GB8907316D0 (en) * | 1989-03-31 | 1989-09-13 | Plessey Co Plc | Fractional'n'synthesisers |
CA2003428C (en) * | 1989-11-21 | 1999-12-14 | Thomas Atkin Denning Riley | Frequency synthesizer |
GB2238434B (en) * | 1989-11-22 | 1994-03-16 | Stc Plc | Frequency synthesiser |
CA2019297A1 (en) * | 1990-01-23 | 1991-07-23 | Brian M. Miller | Multiple-modulator fractional-n divider |
US5055802A (en) * | 1990-04-30 | 1991-10-08 | Motorola, Inc. | Multiaccumulator sigma-delta fractional-n synthesis |
US5093632A (en) * | 1990-08-31 | 1992-03-03 | Motorola, Inc. | Latched accumulator fractional n synthesis with residual error reduction |
US5166642A (en) * | 1992-02-18 | 1992-11-24 | Motorola, Inc. | Multiple accumulator fractional N synthesis with series recombination |
US5256981A (en) * | 1992-02-27 | 1993-10-26 | Hughes Aircraft Company | Digital error corrected fractional-N synthesizer and method |
US5339050A (en) * | 1993-04-27 | 1994-08-16 | National Semiconductor Corp. | Frequency synthesizing phase lock loop with unvarying loop parameters |
-
1993
- 1993-10-29 US US08/146,257 patent/US5495206A/en not_active Expired - Lifetime
-
1994
- 1994-09-16 WO PCT/US1994/010446 patent/WO1995012243A1/en active Application Filing
- 1994-09-16 JP JP07512617A patent/JP3089485B2/ja not_active Expired - Fee Related
- 1994-09-16 CN CN94190835A patent/CN1052353C/zh not_active Expired - Fee Related
- 1994-09-16 RU RU95121757A patent/RU2134930C1/ru active
- 1994-09-16 SG SG1996008738A patent/SG46701A1/en unknown
- 1994-09-16 KR KR1019950702675A patent/KR0153180B1/ko not_active IP Right Cessation
- 1994-09-16 AU AU78741/94A patent/AU7874194A/en not_active Abandoned
- 1994-09-16 DE DE4498263T patent/DE4498263T1/de active Pending
- 1994-09-16 GB GB9511969A patent/GB2289173B/en not_active Expired - Lifetime
- 1994-09-16 BR BR9405979A patent/BR9405979A/pt not_active Application Discontinuation
- 1994-09-16 CA CA002150549A patent/CA2150549C/en not_active Expired - Fee Related
- 1994-09-16 DE DE4498263A patent/DE4498263C2/de not_active Expired - Fee Related
- 1994-10-06 ZA ZA947835A patent/ZA947835B/xx unknown
- 1994-10-21 FR FR9412603A patent/FR2715012B1/fr not_active Expired - Lifetime
-
1995
- 1995-06-28 SE SE9502329A patent/SE516301C2/sv not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100801034B1 (ko) * | 2006-02-07 | 2008-02-04 | 삼성전자주식회사 | 지연된 클럭 신호들을 이용하여 시그마-델타 변조시노이즈을 줄이는 방법과 이를 이용한 프랙셔널 분주 방식의위상고정루프 |
Also Published As
Publication number | Publication date |
---|---|
SE9502329D0 (sv) | 1995-06-28 |
US5495206A (en) | 1996-02-27 |
KR0153180B1 (ko) | 1998-12-15 |
SE9502329L (sv) | 1995-08-29 |
WO1995012243A1 (en) | 1995-05-04 |
BR9405979A (pt) | 1996-01-09 |
CA2150549A1 (en) | 1995-05-04 |
AU7874194A (en) | 1995-05-22 |
RU2134930C1 (ru) | 1999-08-20 |
GB9511969D0 (en) | 1995-09-06 |
GB2289173B (en) | 1998-12-16 |
SE516301C2 (sv) | 2001-12-17 |
ZA947835B (en) | 1995-05-18 |
DE4498263T1 (de) | 1996-01-11 |
CN1052353C (zh) | 2000-05-10 |
GB2289173A (en) | 1995-11-08 |
JP3089485B2 (ja) | 2000-09-18 |
DE4498263C2 (de) | 2003-02-20 |
CN1116017A (zh) | 1996-01-31 |
SG46701A1 (en) | 1998-02-20 |
FR2715012B1 (fr) | 1998-06-12 |
CA2150549C (en) | 1999-04-06 |
JPH08505993A (ja) | 1996-06-25 |
FR2715012A1 (fr) | 1995-07-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960700556A (ko) | 프랙셔널 N 주파수 합성기 및 주파수 합성 방법(Fractional N Frequency Synthesis with Residual Error Correction and Method Thereof) | |
US6198353B1 (en) | Phase locked loop having direct digital synthesizer dividers and improved phase detector | |
US5834987A (en) | Frequency synthesizer systems and methods for three-point modulation with a DC response | |
US5903194A (en) | Digital phase modulation of frequency synthesizer using modulated fractional division | |
KR100230512B1 (ko) | 디지탈 위상 고정 루프 | |
US6650721B1 (en) | Phase locked loop with numerically controlled oscillator divider in feedback loop | |
KR0166656B1 (ko) | 자동 주파수 제어 장치 | |
KR920702571A (ko) | 감소된 나머지 에러를 갖는 래치형 누산기 분수 n 음성 합성 장치 | |
US5130676A (en) | Phase locked loop frequency synthesizer with DC data modulation capability | |
RU95121757A (ru) | Синтезатор частоты с делением на дробное число и коррекцией остаточной погрешности и способ синтеза частоты | |
EP1345375A3 (en) | Method and apparatus for frequency modulation | |
GB2228840A (en) | Frequency synthesisers | |
US20040001600A1 (en) | Phase locked loop circuit for reducing electromagnetic interference and contorl method thereof | |
US4543542A (en) | Phase locked loop frequency and phase modulators | |
US5656976A (en) | Hybrid frequency synthesizer | |
JP3267260B2 (ja) | 位相同期ループ回路及びそれを使用した周波数変調方法 | |
US5216374A (en) | Frequency synthesizer utilizing pulse-width modulation of digital VCO control signal | |
JPH07143000A (ja) | 制御可能な発振器用の回路を使用する同期クロック生成方法 | |
GB2317512A (en) | Modulation in PLL frequency synthesizers | |
KR960012813A (ko) | 완전한 2차 디지탈 위상 동기 루프 및 그것을 이용한 디스터핑 회로 | |
JP2001516981A (ja) | 調整可能な周波数を有する信号を形成する回路 | |
JPH0832350A (ja) | 周波数シンセサイザ | |
EP0213636A2 (en) | Frequency synthesizer of a phase-locked type with a sampling circuit | |
AU750763B2 (en) | Frequency synthesiser | |
AU657820B2 (en) | Method of reducing jitter in phase-locked loop |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
G170 | Publication of correction | ||
FPAY | Annual fee payment |
Payment date: 20020629 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |