KR960042360A - 워치독 방법 및 회로 - Google Patents

워치독 방법 및 회로 Download PDF

Info

Publication number
KR960042360A
KR960042360A KR1019950013308A KR19950013308A KR960042360A KR 960042360 A KR960042360 A KR 960042360A KR 1019950013308 A KR1019950013308 A KR 1019950013308A KR 19950013308 A KR19950013308 A KR 19950013308A KR 960042360 A KR960042360 A KR 960042360A
Authority
KR
South Korea
Prior art keywords
watchdog
cop
hardware
processing unit
central processing
Prior art date
Application number
KR1019950013308A
Other languages
English (en)
Other versions
KR0155045B1 (ko
Inventor
최영
Original Assignee
박정옥
주식회사 에스원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박정옥, 주식회사 에스원 filed Critical 박정옥
Priority to KR1019950013308A priority Critical patent/KR0155045B1/ko
Publication of KR960042360A publication Critical patent/KR960042360A/ko
Application granted granted Critical
Publication of KR0155045B1 publication Critical patent/KR0155045B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

1. 청구범위에 기재된 기술 분야
중앙처리장치의 워치독 회로에 관한것으로, 특히 노스타트(NO START), 동작실패, 정지등을 감시하여 중앙처리장치의 오동작을 방지할 수 있는 워치독(Watach Dog) 방법 및 회로에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
중앙처리장치 하드웨어/소프트웨어 워치독을 이용하여 무인경비 시스템과 의료경비등에 적용되는 마이콤의 오류로 인한 인명과 재산의 손실 및 기기의 오동작을 방지할 수 있는 회로를 제공함에 있다.
3. 발명의 해결하려고 하는 기술적 요지
워치독 타이머 기능을 내장하고 있으면서 하드웨어감시 및 COP 기능을 실행하는 중앙처리장치(200)와, 상기 중앙처리장치(200)의 제어신호에 따라 COP 시간을 계산하여 워치독용 리세트 펄스를 발생하는 워치독 타이머(100)로 구성된다.
4. 발명의 중요한 용도
워치독 타이머.

Description

워치독 방법 및 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 회로도, 제2도는 본 발명에 따른 흐름도.

Claims (2)

  1. 워치독 회로에 있어서, 워치독 타이머 기능을 내장하고 있으면서 하드웨어감시 및 COP 기능을 실행하는 중앙처리장치(200)와, 상기 중앙처리장치(200)의 제어신호에 따라 COP시간을 계산하여 워치독용 리세트 펄스를 발생하는 워치독 타이머(100)로 구성됨을 특징으로 하는 워치독 회로.
  2. 워치독 방법에 있어서, 전원온으로 부터 하드웨어 리세트 유무를 확인하여 리세트가 되지 않을시 워치독 하드웨어 출력을 정지하는 제1과정과, 상기 제1과정에서 하드웨어가 리세트될시 시스템 소프트웨어가 시동되어 COP 기능을 설정하고 COP 레지스터를 클리어하는 제2과정과, 상기 제2과정에서 COP 레지스터를 클리어 할지 메일 프로그램을 시동하여 각 서브루틴을 진행하고 하드웨어 워치독 신호를 출력하여 COP 시간 레지스터를 클리어하는 제3과정과, 상기 제3과정에서 각 서브루틴 수행중 인터럽트 발생요소를 체킹하여 프로그램 코드 에러, 홀링, 시간오버, 워치독반전 상태를 체킹하여 이에 할당할시 제1과정으로 궤환되고 이에 해당되지 않을 상기 제3과정을 다시 실행하는 제4과정으로 이루어짐을 특징으로 하는 워치독 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950013308A 1995-05-25 1995-05-25 무인경비시스템의 워치독 타이머 구현 방법 KR0155045B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950013308A KR0155045B1 (ko) 1995-05-25 1995-05-25 무인경비시스템의 워치독 타이머 구현 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950013308A KR0155045B1 (ko) 1995-05-25 1995-05-25 무인경비시스템의 워치독 타이머 구현 방법

Publications (2)

Publication Number Publication Date
KR960042360A true KR960042360A (ko) 1996-12-21
KR0155045B1 KR0155045B1 (ko) 1998-11-16

Family

ID=19415439

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950013308A KR0155045B1 (ko) 1995-05-25 1995-05-25 무인경비시스템의 워치독 타이머 구현 방법

Country Status (1)

Country Link
KR (1) KR0155045B1 (ko)

Also Published As

Publication number Publication date
KR0155045B1 (ko) 1998-11-16

Similar Documents

Publication Publication Date Title
US4405982A (en) Arrangement for monitoring the function of a programmable electronic switching circuit
KR960042360A (ko) 워치독 방법 및 회로
KR20070012351A (ko) 전자 회로 장치 및 이 전자 회로 장치를 사전결정된 상태에이르게 하는 방법
KR910010317A (ko) Cpu의 동작모드를 체크하면서 리쥼처리를 하는 리쥼제어 시스템 및 방법
JPH0792793B2 (ja) マイクロコンピユ−タ
JPH03266110A (ja) コンピュータのリセット装置
KR0154999B1 (ko) 전원레벨 감지에 의한 리세트회로
JPS6154543A (ja) デ−タ処理システム
JPH05257750A (ja) ウォッチドッグタイマ制御回路
KR920008354Y1 (ko) 워치독 회로
JPH0268637A (ja) マイクロコンピュータの監視制御装置
KR960018834A (ko) 마이크로 프로세서를 리세트하는 장치
JPH03126139A (ja) ウォッチドッグタイマ回路
JP2001242901A (ja) プログラマブルコントローラの異常検出装置
JPH05241907A (ja) 故障検出回路
JPS62194486A (ja) 時間計測装置
JPH02101540A (ja) Cpuの暴走検知方式
JPS60252961A (ja) 情報処理装置のプログラム障害監視装置
JPS63174144A (ja) マイクロプロセツサのリセツト制御回路
JPH02263223A (ja) リセット回路
JPS63123138A (ja) マイコン暴走検知回路
JPS59148961A (ja) プロセツサの動作監視方式
JPH0573362A (ja) マイクロコンピユータ動作異常検出回路
JPS62214419A (ja) 演算制御装置
JPS603654B2 (ja) マイクロコンピユ−タのトラブル検出回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130702

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 17

EXPY Expiration of term