KR960027292A - 클럭신호발생장치 - Google Patents
클럭신호발생장치 Download PDFInfo
- Publication number
- KR960027292A KR960027292A KR1019950054806A KR19950054806A KR960027292A KR 960027292 A KR960027292 A KR 960027292A KR 1019950054806 A KR1019950054806 A KR 1019950054806A KR 19950054806 A KR19950054806 A KR 19950054806A KR 960027292 A KR960027292 A KR 960027292A
- Authority
- KR
- South Korea
- Prior art keywords
- clock
- pulse signal
- circuit
- clock signal
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/08—Clock generators with changeable or programmable clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B19/00—Generation of oscillations by non-regenerative frequency multiplication or division of a signal from a separate source
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Manipulation Of Pulses (AREA)
- Dram (AREA)
- Power Sources (AREA)
Abstract
클럭신호발생장치는 불필요한 전력소비를 방지할 수 있으며 전체적으로 시스템 및 칩의 저소비전력을 달성할 수 있으며, 여기서 클럭생성회로는 가변배율을 가지며 지정된 배율로 단일입력 기준클럭신호를 체배시키는 복수의 체배기와, 가변분율을 가지며 지정된 분율로 클럭신호를 분할시키는 복수의 분주기와를 가지며, 클럭셀럭터는 클럭생성회로에 의해 생성된 복수의 주파수를 갖는 클럭신호중에 각각의 기능블록으로부터의 상태신호(STS)에 따라서 요구된 주파수를 갖는 클럭신호를 선택하고, 클럭시호를 절환시킴으로써 미사용 주파수를 생성하는 체배기나 분주기의 동작을 정지시킨다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따르는 클럭신호발생장치의 일실시예에 대한 시스템 구성도, 제2도는 본 발명을 따르는 체배기의 일구성예에 대한 블록도, 제5도는 본 발명에 따르는 일예의 리세트신호생성회로도, 제6도는 본 발명에 따르는 펄스카운터(111)의 구체적인 예에 대한 회로도.
Claims (6)
- 가변배율을 가지며 지정된 배율로 단일입력 기준클럭신호를 체배시키는 적어도 하나의 체배기와, 가변배율을 가지며 지정된 분율로 입력클럭신호를 분할하는 적어도 하나의 분주기와를 가지는 클럭생성회로와, 기능 블록의 동작정보에 따라서, 클럭생성회로에 의해 생성되어 기능블록에 공급된 복수의 주파수를 갖는 클럭신호중에서 요구된 주파수를 갖는 클럭신호를 선택하기 위한 클럭셀렉터와를 포함하여 구성되어, 적어도 하나의 기능블록에 대해 임의의 주파수를 갖는 클럭신호를 생성하여 공급할 수있는 것을 특징으로 하는 클럭신호발생장치.
- 제1항에 있어서, 상기 체배기는 소정의 펄스폭을 갖는 제1펄스신호를 기준클럭신호에 따라서 생성시키는 제1펄스신호생성회로와, 외부로부터의 배율을 지정하는 제1자연수에 따라서 지연값을 결정하는 결정회로와, 지연값에 따라서 입력펄스신호를 지연시키는 지연회로와, 제1레벨과 제2레벨사이의 출력레벨을 제1펄스신호 혹은 제2펄스신호의 각각의 입력에 절환시키는 출력회로와, 지연회로로부터 출력된 지연펄스신호를 수신하고 외부로부터의 배율을 지정하는 제1자연수를 이용하여 서로 상보적관계에 있는 제2펄스신호와 제3펄스신호를 생성하여 제2펄스신호를 지연회로 및 출력회로에 입력시키는 제2펄스신호생성회로와, 제1펄스신호생성회로에 의해 생성된 제1펄스신호를 제3펄스신호와 비교하여 그 비교결과를 지연회로에 궤한시켜 신호의 위상을 조정하기 위한 펄스조정회로와를 포함하여 구성된 것을 특징으로 하는 클럭신호발생장치.
- 제1항에 있어서, 상기 분주기는 소정의 펄스폭을 갖는 펄스신호를 기준클럭신호를 기초로 하여 생성하는 펄스신호생성회로와, 펄스신호생성회로에 의해 생성된 펄스신호를 수신하여 외부로부터 분율을 지정하는 제2자연수로 펄스신호를 지연시키는 지연회로와, 펄스신호생성회로로부터의 펄스신호와 지연회로로부터의 지연펄스신호를 수신하여 지연회로의 지연값에 비례사는 펄스폭을 갖는 펄스신호를 출력하는 출력회로와를 포함하여 구성된 것을 특징으로 하는 클럭신호발생장치.
- 제1항에 있어서, 클럭신호를 절환시킴으로써 미사용주파수를 생성하는 체배기 및 분주기의 동가을 정지시키는 회로를 갖는 것을 특징으로 하는 클럭신호발생장치.
- 제1항에 있어서, 상기 클럭셀렉터는 복수의 기능블록으로부터 출력된 복수의 상태신호를 각각 래칭시키는 복수의 래치군과, 클럭생성회로의 체배기와 분주기에 의해 생성된 임의의 주파수의 복수의 클럭신호중에서 요구된 주파수를 갖는 클럭신호를 각각 선택하는 복수의 셀렉터와, 래치군내의 상태신호의 입력 및 출력정보에 따라서 각각의 셀렉터의 클럭신호의 선택시간을 조정하여 각각의 체배기 및 분주기중에서 사용을 위해 요구된 주파수의 클럭신호를 생성하는 체배기 및 분주기만을 동작상태로 유지시키고 미사용주파수의 클럭신호를 생성하는 체배기 및 분주기는 비동작상태로 유지시키는 동작제어신호를 생성하는 클럭생성/선택회로와를 포함하여 구성된 것을 특징으로 하는 클럭신호발생장치.
- 제1항에 있어서, 소정의 기능블록에 의해서는 사용되지 않음에도 불구하고 또다른 기능블록에 의해서는 사용될 수 있는 주파수의 클럭신호가 있으면, 셀렉터로부터의 클럭신호의 출력의 정지를 억제시키는 억제회로를 또한 포함하여 구성된 것을 특징으로 하는 클럭신호발생장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32329394A JP3467880B2 (ja) | 1994-12-26 | 1994-12-26 | クロック信号発生装置 |
JP94-323293 | 1994-12-26 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR960027292A true KR960027292A (ko) | 1996-07-22 |
Family
ID=18153174
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950054806A KR960027292A (ko) | 1994-12-26 | 1995-12-22 | 클럭신호발생장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5684418A (ko) |
JP (1) | JP3467880B2 (ko) |
KR (1) | KR960027292A (ko) |
Families Citing this family (63)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5684434A (en) * | 1995-10-30 | 1997-11-04 | Cypress Semiconductor | Erasable and programmable single chip clock generator |
EP0808021B1 (en) * | 1996-05-15 | 2000-07-26 | STMicroelectronics S.r.l. | Clock generator having three periods, selectable using a binary synchronization signal |
US5952890A (en) | 1997-02-05 | 1999-09-14 | Fox Enterprises, Inc. | Crystal oscillator programmable with frequency-defining parameters |
US5960405A (en) | 1997-02-05 | 1999-09-28 | Fox Enterprises, Inc. | Worldwide marketing logistics network including strategically located centers for frequency programming crystal oscillators to customer specification |
US5818270A (en) * | 1997-02-27 | 1998-10-06 | Honeywell, Inc. | Temperature independent, wide range frequency clock multiplier |
JP3173420B2 (ja) * | 1997-04-25 | 2001-06-04 | 日本電気株式会社 | 同期式遅延回路 |
US5982213A (en) * | 1997-11-14 | 1999-11-09 | Texas Instruments Incorporated | Digital phase lock loop |
US6043692A (en) * | 1998-07-13 | 2000-03-28 | Xilinx, Inc. | Circuit and method for generating clock signals with an incrementally reduced effective frequency |
US6078209A (en) * | 1998-07-13 | 2000-06-20 | Xilinx, Inc. | System and method for controlled performance degradation in electronic circuits |
DE19835640A1 (de) * | 1998-08-06 | 2000-02-10 | Siemens Ag | Rationaler Frequenzteiler |
US6188255B1 (en) | 1998-09-28 | 2001-02-13 | Cypress Semiconductor Corp. | Configurable clock generator |
US7129985B1 (en) | 1998-11-24 | 2006-10-31 | Canon Kabushiki Kaisha | Image sensing apparatus arranged on a single substrate |
JP4077979B2 (ja) * | 1999-05-27 | 2008-04-23 | 株式会社日立製作所 | 半導体集積回路装置 |
US6229357B1 (en) * | 1999-09-02 | 2001-05-08 | Intel Corporation | Frequency divider and method |
JP2002041452A (ja) * | 2000-07-27 | 2002-02-08 | Hitachi Ltd | マイクロプロセッサ、半導体モジュール及びデータ処理システム |
JP3880310B2 (ja) * | 2000-12-01 | 2007-02-14 | シャープ株式会社 | 半導体集積回路 |
JP2002300015A (ja) * | 2001-03-29 | 2002-10-11 | Matsushita Electric Ind Co Ltd | 半導体回路装置 |
US6445228B1 (en) * | 2001-08-28 | 2002-09-03 | Xilinx, Inc. | Programmable even-number clock divider circuit with duty cycle correction and optional phase shift |
US6714057B2 (en) | 2001-08-28 | 2004-03-30 | Xilinx, Inc. | Multi-purpose digital frequency synthesizer circuit for a programmable logic device |
US6566918B1 (en) | 2001-08-28 | 2003-05-20 | Xilinx, Inc. | Divide-by-N clock divider circuit with minimal additional delay |
KR100871205B1 (ko) * | 2002-07-23 | 2008-12-01 | 엘지노텔 주식회사 | 다중 클럭 위상 결정 시스템 |
US6865135B2 (en) * | 2003-03-12 | 2005-03-08 | Micron Technology, Inc. | Multi-frequency synchronizing clock signal generator |
US6958953B2 (en) * | 2003-05-13 | 2005-10-25 | International Business Machines Corporation | Real time clock circuit having an internal clock generator |
US7284143B2 (en) * | 2003-12-29 | 2007-10-16 | Texas Instruments Incorporated | System and method for reducing clock skew |
US7539800B2 (en) * | 2004-07-30 | 2009-05-26 | International Business Machines Corporation | System, method and storage medium for providing segment level sparing |
US7296129B2 (en) | 2004-07-30 | 2007-11-13 | International Business Machines Corporation | System, method and storage medium for providing a serialized memory interface with a bus repeater |
US7389375B2 (en) | 2004-07-30 | 2008-06-17 | International Business Machines Corporation | System, method and storage medium for a multi-mode memory buffer device |
US7395476B2 (en) * | 2004-10-29 | 2008-07-01 | International Business Machines Corporation | System, method and storage medium for providing a high speed test interface to a memory subsystem |
US7299313B2 (en) | 2004-10-29 | 2007-11-20 | International Business Machines Corporation | System, method and storage medium for a memory subsystem command interface |
US7356737B2 (en) * | 2004-10-29 | 2008-04-08 | International Business Machines Corporation | System, method and storage medium for testing a memory module |
US7512762B2 (en) | 2004-10-29 | 2009-03-31 | International Business Machines Corporation | System, method and storage medium for a memory subsystem with positional read data latency |
US7331010B2 (en) | 2004-10-29 | 2008-02-12 | International Business Machines Corporation | System, method and storage medium for providing fault detection and correction in a memory subsystem |
US7305574B2 (en) | 2004-10-29 | 2007-12-04 | International Business Machines Corporation | System, method and storage medium for bus calibration in a memory subsystem |
US7277988B2 (en) * | 2004-10-29 | 2007-10-02 | International Business Machines Corporation | System, method and storage medium for providing data caching and data compression in a memory subsystem |
US7441060B2 (en) | 2004-10-29 | 2008-10-21 | International Business Machines Corporation | System, method and storage medium for providing a service interface to a memory system |
US7157953B1 (en) * | 2005-04-12 | 2007-01-02 | Xilinx, Inc. | Circuit for and method of employing a clock signal |
US8073042B1 (en) | 2005-04-13 | 2011-12-06 | Cypress Semiconductor Corporation | Recursive range controller |
US7478259B2 (en) * | 2005-10-31 | 2009-01-13 | International Business Machines Corporation | System, method and storage medium for deriving clocks in a memory system |
US7685392B2 (en) | 2005-11-28 | 2010-03-23 | International Business Machines Corporation | Providing indeterminate read data latency in a memory system |
US8250394B2 (en) * | 2006-03-31 | 2012-08-21 | Stmicroelectronics International N.V. | Varying the number of generated clock signals and selecting a clock signal in response to a change in memory fill level |
JP4965161B2 (ja) * | 2006-04-28 | 2012-07-04 | 株式会社リコー | メモリーカードコントローラ |
US7636813B2 (en) * | 2006-05-22 | 2009-12-22 | International Business Machines Corporation | Systems and methods for providing remote pre-fetch buffers |
US7640386B2 (en) | 2006-05-24 | 2009-12-29 | International Business Machines Corporation | Systems and methods for providing memory modules with multiple hub devices |
US7594055B2 (en) | 2006-05-24 | 2009-09-22 | International Business Machines Corporation | Systems and methods for providing distributed technology independent memory controllers |
US7584336B2 (en) | 2006-06-08 | 2009-09-01 | International Business Machines Corporation | Systems and methods for providing data modification operations in memory subsystems |
US7493439B2 (en) | 2006-08-01 | 2009-02-17 | International Business Machines Corporation | Systems and methods for providing performance monitoring in a memory system |
US7669086B2 (en) | 2006-08-02 | 2010-02-23 | International Business Machines Corporation | Systems and methods for providing collision detection in a memory system |
US7581073B2 (en) * | 2006-08-09 | 2009-08-25 | International Business Machines Corporation | Systems and methods for providing distributed autonomous power management in a memory system |
US7587559B2 (en) | 2006-08-10 | 2009-09-08 | International Business Machines Corporation | Systems and methods for memory module power management |
US7539842B2 (en) | 2006-08-15 | 2009-05-26 | International Business Machines Corporation | Computer memory system for selecting memory buses according to physical memory organization information stored in virtual address translation tables |
US7490217B2 (en) | 2006-08-15 | 2009-02-10 | International Business Machines Corporation | Design structure for selecting memory busses according to physical memory organization information stored in virtual address translation tables |
JP2008097186A (ja) * | 2006-10-10 | 2008-04-24 | Matsushita Electric Ind Co Ltd | クロック供給装置、クロック供給方法、ストリーム処理装置 |
US7870459B2 (en) | 2006-10-23 | 2011-01-11 | International Business Machines Corporation | High density high reliability memory module with power gating and a fault tolerant address and command bus |
US7477522B2 (en) | 2006-10-23 | 2009-01-13 | International Business Machines Corporation | High density high reliability memory module with a fault tolerant address and command bus |
US7721140B2 (en) | 2007-01-02 | 2010-05-18 | International Business Machines Corporation | Systems and methods for improving serviceability of a memory system |
US7603526B2 (en) | 2007-01-29 | 2009-10-13 | International Business Machines Corporation | Systems and methods for providing dynamic memory pre-fetch |
US7606988B2 (en) * | 2007-01-29 | 2009-10-20 | International Business Machines Corporation | Systems and methods for providing a dynamic memory bank page policy |
CN103744501B (zh) * | 2013-12-11 | 2018-04-13 | 中国科学院深圳先进技术研究院 | 一种移动终端cpu调频的方法及装置 |
US9225322B2 (en) | 2013-12-17 | 2015-12-29 | Micron Technology, Inc. | Apparatuses and methods for providing clock signals |
JP6505371B2 (ja) * | 2014-03-24 | 2019-04-24 | 日本電波工業株式会社 | 発振器 |
KR102197065B1 (ko) | 2014-10-23 | 2020-12-30 | 삼성전자 주식회사 | 클락 발생 회로 및 이를 포함하는 반도체 집적회로 장치 |
JP2016171452A (ja) * | 2015-03-12 | 2016-09-23 | 富士通株式会社 | 電子回路、認証装置及び認証システム |
JP6503214B2 (ja) * | 2015-03-30 | 2019-04-17 | ルネサスエレクトロニクス株式会社 | 電子装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4283768A (en) * | 1979-04-30 | 1981-08-11 | The United States Of America As Represented By The Secretary Of The Navy | Signal generator |
JPS5775335A (en) * | 1980-10-27 | 1982-05-11 | Hitachi Ltd | Data processor |
JPS57188140A (en) * | 1981-05-15 | 1982-11-19 | Matsushita Electric Ind Co Ltd | Reference signal generating circuit |
US4893271A (en) * | 1983-11-07 | 1990-01-09 | Motorola, Inc. | Synthesized clock microcomputer with power saving |
DE58908588D1 (de) * | 1988-10-18 | 1994-12-08 | Siemens Ag Albis | Frequenzsynthesegerät. |
JPH0358207A (ja) * | 1989-07-27 | 1991-03-13 | Nec Corp | マイクロコンピュータ |
JPH0483413A (ja) * | 1990-07-26 | 1992-03-17 | Seiko Epson Corp | 発振回路及び集積回路 |
US5136180A (en) * | 1991-02-12 | 1992-08-04 | Vlsi Technology, Inc. | Variable frequency clock for a computer system |
JP2745869B2 (ja) * | 1991-07-11 | 1998-04-28 | 日本電気株式会社 | 可変クロック分周回路 |
US5142247A (en) * | 1991-08-06 | 1992-08-25 | Compaq Computer Corporation | Multiple frequency phase-locked loop clock generator with stable transitions between frequencies |
JPH0581447A (ja) * | 1991-09-24 | 1993-04-02 | Nec Corp | マイクロコンピユータ |
JPH05303444A (ja) * | 1992-04-27 | 1993-11-16 | Nippondenso Co Ltd | クロック信号供給装置 |
-
1994
- 1994-12-26 JP JP32329394A patent/JP3467880B2/ja not_active Expired - Fee Related
-
1995
- 1995-12-22 KR KR1019950054806A patent/KR960027292A/ko active IP Right Grant
- 1995-12-22 US US08/577,812 patent/US5684418A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5684418A (en) | 1997-11-04 |
JP3467880B2 (ja) | 2003-11-17 |
JPH08179847A (ja) | 1996-07-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960027292A (ko) | 클럭신호발생장치 | |
EP1133728B1 (en) | Clock generation and distribution in an emulation system | |
KR950012054B1 (ko) | 가변 클럭 분주 회로 | |
US4853653A (en) | Multiple input clock selector | |
US5361290A (en) | Clock generating circuit for use in single chip microcomputer | |
US5268656A (en) | Programmable clock skew adjustment circuit | |
KR960015134A (ko) | 전력 관리상태에 응답하여 다중 클럭된 회로를 클럭하는 클럭 제어기 | |
KR960024806A (ko) | 다중클럭 선택권을 가지는 마이크로프로세서에서의 자기구성 속도경로 | |
KR930020841A (ko) | 클럭 발생 장치 | |
KR960012737A (ko) | 순간적으로 클럭 주파수를 쉬프트하는 위상 동기 회로(pll) 시스템 클럭 발생기 | |
KR960012738A (ko) | 저 전력 궤환 경로의 위상 동기 루프 및 작동 방법 | |
JPH04213212A (ja) | 高速パターン発生器 | |
KR20030081374A (ko) | 디지털 주파수 곱셈기 | |
US5929683A (en) | Clock generator for generating a system clock causing little electromagnetic interference | |
US5638017A (en) | Pulse width modulation circuit | |
KR970031357A (ko) | 소수배 시스템에 있어서 클록 동기 체계(clock synchronization scheme for fractional multiplication systems) | |
US5606293A (en) | Clock generator for microcomputer having reduced start-up time | |
KR910015116A (ko) | 다단 변조기 1/n 분주기 | |
KR970029796A (ko) | 구동시간 마진이 증가된 동기식 반도체 회로 | |
US4651334A (en) | Variable-ratio frequency divider | |
KR970078031A (ko) | Pll주파수 신디사이저 및 그 제어회로 | |
EP1096683A1 (en) | Clock generator circuit | |
KR0144051B1 (ko) | 인버터에서의 데드 타임 발생회로 | |
KR100502932B1 (ko) | 주파수 변환 장치 및 이를 이용한 플라즈마 디스플레이패널의 구동 장치 | |
KR940012090A (ko) | 클럭분주회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
NORF | Unpaid initial registration fee |