KR960025769A - 워드라인 구동장치 - Google Patents
워드라인 구동장치 Download PDFInfo
- Publication number
- KR960025769A KR960025769A KR1019940040576A KR19940040576A KR960025769A KR 960025769 A KR960025769 A KR 960025769A KR 1019940040576 A KR1019940040576 A KR 1019940040576A KR 19940040576 A KR19940040576 A KR 19940040576A KR 960025769 A KR960025769 A KR 960025769A
- Authority
- KR
- South Korea
- Prior art keywords
- word line
- mos transistor
- voltage
- decoding signal
- row decoding
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4085—Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Dram (AREA)
Abstract
반도체 메모리장치의 워드라인 구동장치는 전압특성을 향상시켜 워드라인을 정확하게 구동하고 반도체 메모리장치의 신뢰성을 향상시킨다. 상기 워드라인 구동장치는 다수의 메모리셀들이 공통적으로 접속된 워드라인과, 워드라인의 구동여부를제어하는 저전위의 로오 디코딩신호를 입력하기 위한 제1입력라인과, 고전위의 전압을 입력하기 위한 제2입력라인과, 상기 로오 디코딩신호에 의하여 상기 고전위의 전압을 상기 워드라인쪽으로 전송하기 위한 제1 MOS 트랜지스터와, 상기 로오디코딩신호에 의하여 상기 제1 MOS 트랜지스터와 상호 보완적으로 구동 되어 상기 워드라인에 기저전위를 전송하기 위한 제2 MOS 트랜지스터와, 상기 로오 디코딩신호에 의하여 상기 제1 MOS 트랜지스터와 동시에 구동되어 상기 워드라인상의 전압이 소정 레벨이상을 유지하도록 하는 전위 조절부를 구비한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 실시예에 따른 워드라인 구동장치의 회로도.
Claims (4)
- 다수의 메모리셀들이 공통적으로 접속된 워드라인을 구비한 반도체 메모리장치에 있어서, 워드라인의 구동여부를 제어하는 저전위의 로오 디코딩신호를 입력하기 위한 제1입력라인과, 고전위의 전압을 입력하기 위한 제2입력라인과, 상기 로오 디코딩신호에 의하여 상기 고전위의 전압을 상기 워드라인쪽으로 전송하기위한 제1MOS트랜지스터와,상기로오 디코딩신호에 의하여 상기 제1 MOS트랜지스터와 상호 보완적으로 구동되어 상기 워드라인에 기저전위를 전송하기 위한 제2 MOS트랜지스터와, 상기 로오 디코딩신호에 의하여 상기 제1 MOS트랜지스터와 동시에 구동되어 상기 워드라인상의전압이 소정 레벨이상을 유지하도록 하는 전위 조절수단을 구비한 것을 특징으로 하는 워드라인 구동장치.
- 제1항에 있어서, 상기 전위 조절수단이, 상기 로오 디코딩신호를 반전시키는 인버터와, 상기 인버터의 출력에 의하여 구동되어 상기 워드라인상의 전압이 상기 로오 디코딩신호의 전압-자신의 문턱전압 이하로 될 경우에 상기워드라인상의 전압을 승압하기 위한 제3 MOS트랜지스터를 구비한 것을 특징으로 하는 워드라인 구동장치.
- 제2항에 있어서, 상기 제2 및 제3MOS트랜지스터가 각각 NMOS트랜지스터이고, 상기 제1 MOS트랜지스터가 PMOS트랜지스터인 것을 특징으로 하는 워드라인 구동장치.
- 제3항에 있어서, 상기 제3MOS트랜지스터에 흐르는 전류량이 상기 제1MOS트랜지스터에 흐르는 전류량 보다작게 되도록 상기 제1MOS트랜지스터의 채널폭을 상기 제3MOS트랜지스터 보다 크게 설정하는 것을 특징으로 하는 워드라인 구동장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940040576A KR0144496B1 (ko) | 1994-12-31 | 1994-12-31 | 워드라인 구동장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940040576A KR0144496B1 (ko) | 1994-12-31 | 1994-12-31 | 워드라인 구동장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960025769A true KR960025769A (ko) | 1996-07-20 |
KR0144496B1 KR0144496B1 (ko) | 1998-08-17 |
Family
ID=19406213
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940040576A KR0144496B1 (ko) | 1994-12-31 | 1994-12-31 | 워드라인 구동장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0144496B1 (ko) |
-
1994
- 1994-12-31 KR KR1019940040576A patent/KR0144496B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0144496B1 (ko) | 1998-08-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950015380A (ko) | 반도체 메모리장치의 워드라인구동회로 | |
KR960009412A (ko) | 레벨 변환 회로 | |
KR940008091A (ko) | 개량된 소프트 에러 저항을 갖는 모스 에스램(mos sram), 고전위 전원 전압강하 검출회로, 상보 신호 천이 검출회로 및 개량된 내부신호 시간마진을 갖는 반도체 장치 | |
KR930008859A (ko) | 직류 전류를 제거한 데이타 출력 버퍼 | |
KR950012729A (ko) | 반도체 집적회로 장치 | |
KR0121131B1 (ko) | 반도체 메모리장치의 구동회로 | |
KR890008837A (ko) | 바이폴라 콤프리멘타리 금속산화막 반도체를 사용하는 논리회로와 그 논리회로를 갖는 반도체 메모리장치 | |
KR930003147A (ko) | 반도체 메모리 장치의 센프앰프 제어회로 | |
KR950022107A (ko) | 출력 트랜지스터에 연결된 게이트 전류 제어 트랜지스터의 게이트 전압제어 회로를 갖는 출력 버퍼 회로 | |
KR970012752A (ko) | 반도체 집적회로 | |
KR860009418A (ko) | 반도체 메모리 장치의 디코오더 회로 | |
KR970012788A (ko) | 반도체 기억장치 | |
KR960035643A (ko) | 반도체 메모리 소자 | |
KR970016535A (ko) | 어드레스 디코더 | |
KR960025769A (ko) | 워드라인 구동장치 | |
KR950012703A (ko) | 반도체 메모리 장치의 데이타 입력 버퍼 | |
KR950012459A (ko) | 다(多)비트 출력 메모리 회로용 출력 회로 | |
KR950034261A (ko) | 판독 전용 반도체 기억 장치의 디코드 회로 | |
KR970003253A (ko) | 반도체 메모리 장치의 고전압 스위치 회로 | |
KR960005622A (ko) | 마스크 rom의 워드선 구동회로 | |
KR920006977A (ko) | 저잡음 데이터 출력버퍼 | |
KR0157956B1 (ko) | 출력 버퍼회로 | |
KR970055512A (ko) | 데이타 출력 버퍼 | |
KR970031318A (ko) | 데이타 출력 버퍼 | |
KR950013039A (ko) | 신호 입력장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060320 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |