KR960019791A - 박막 트랜지스터의 구조 및 제조방법 - Google Patents

박막 트랜지스터의 구조 및 제조방법 Download PDF

Info

Publication number
KR960019791A
KR960019791A KR1019940030421A KR19940030421A KR960019791A KR 960019791 A KR960019791 A KR 960019791A KR 1019940030421 A KR1019940030421 A KR 1019940030421A KR 19940030421 A KR19940030421 A KR 19940030421A KR 960019791 A KR960019791 A KR 960019791A
Authority
KR
South Korea
Prior art keywords
semiconductor layer
insulating film
insulating substrate
gate electrode
forming
Prior art date
Application number
KR1019940030421A
Other languages
English (en)
Inventor
최종문
김종관
Original Assignee
문정환
금성일렉트론 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 금성일렉트론 주식회사 filed Critical 문정환
Priority to KR1019940030421A priority Critical patent/KR960019791A/ko
Publication of KR960019791A publication Critical patent/KR960019791A/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78642Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/12Static random access memory [SRAM] devices comprising a MOSFET load element
    • H10B10/125Static random access memory [SRAM] devices comprising a MOSFET load element the MOSFET being a thin film transistor [TFT]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)

Abstract

본 발명은 반도체소자인 박막 트랜지스터에 관한 것으로, 특히 SRAM의 메모리셀(Memory Cell)에 적당하도록 한 박막 트랜지스터의 구조 및 제조방법에 관한 것이다. 이와 같은 본 발명의 박막 트랜지스터의 구조는 절연기판, 상기 절연기판 상에 벽 모양으로 형성되는 반도체층, 상기 반도체 층과 절연기판 전면에 형성되는 게이트 절연막, 상기 반도체층 중앙부분의 상기 게이트 절연막상에 형성되는 게이트 전극, 상기 게이트 전극 양측 반도체 층에 형성되는 불순물 영역을 포함하여 구성되고, 본 발명의 박막 트랜지스터의 제조방법은 절연기판위에 벽 모양의 반도체 층을 형성하는 제1공정과, 상기 반도체 층이 형성된 절연기판 전면에 게이트 절연막을 형성하는 제2공정과, 상기 반도체층 중앙부분 상측의 게이트 절연막 위에 게이트 전극을 형성하는 제3공정과, 상기 게이트 전극 양측의 상기 반도체 층에 불순물 영역을 형성하는 제4공정을 포함하여 이루어진 것이다.

Description

박막 트랜지스터의 구조 및 제조방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 박막 트랜지스터 공정단면도,
제3도 (a)∼(d)는 제2도 A-A'선상인 본 발명의 박막 트랜지스터 공정단면도,
제4도는 제2도 B-B'선상인 단면도.

Claims (5)

  1. 절연기판; 상기 절연기판 상에 벽 모양으로 형성되는 반도체층; 상기 반도체 층과 절연기판 전면에 형성되는 게이트 절연막; 상기 반도체층 중앙부분의 상기 게이트 절연막상에 형성되는 게이트 전극; 상기 게이트 전극 양측 반도체 층에 형성되는 불순물 영역을 포함하여 구성됨을 특징으로 하는 박막 트랜지스터의 구조.
  2. 제1항에 있어서, 게이트 전극은 반도체층의 장방향에 수직한 방향으로 반도체층 좌우측 및 상부에 걸쳐 형성됨을 특징으로 하는 박막 트랜지스터의 구조.
  3. 절연기판위에 벽 모양의 반도체 층을 형성하는 제1공정과, 상기 반도체층이 형성된 절연기판 전면에 게이트 절연막을 형성하는 제2공정과, 상기 반도체층 중앙부분 상측의 게이트 절연막 위에 게이트 전극을 형성하는 제3공정과, 상기 게이트 전극 양측의 상기 반도체 층에 불순물 영역을 형성하는 제4공정을 포함하여 이루어짐을 특징으로 하는 박막 트랜지스터의 제조방법.
  4. 제3항에 있어서, 제1공정은 절연기판위에 벽 높이에 상응하는 두께로 절연막을 증착하는 공정과, 트랜지스터의 활성영역이될 부분을 중심으로 일측에만 남도록 절연막을 제거하고 전면에 반도체층을 증착하는 공정과, 상기 반도체 층을 이방성 식각하여 상기 절연막 측벽에 벽면 방향으로 채널을 갖도록 벽 모양의 반도체층을 형성하는 공정과, 상기 절연막을 제거하는 공정을 포함하여 이루어짐을 특징으로 하는 박막 트랜지스터의 제조방법.
  5. 제4항에 있어서, 절연막으로 질화막을 사용하고 절연막 제거시 H3PO4로 제거함을 특징으로 하는 박막트랜지스터 의 제조방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940030421A 1994-11-18 1994-11-18 박막 트랜지스터의 구조 및 제조방법 KR960019791A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940030421A KR960019791A (ko) 1994-11-18 1994-11-18 박막 트랜지스터의 구조 및 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940030421A KR960019791A (ko) 1994-11-18 1994-11-18 박막 트랜지스터의 구조 및 제조방법

Publications (1)

Publication Number Publication Date
KR960019791A true KR960019791A (ko) 1996-06-17

Family

ID=66648266

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940030421A KR960019791A (ko) 1994-11-18 1994-11-18 박막 트랜지스터의 구조 및 제조방법

Country Status (1)

Country Link
KR (1) KR960019791A (ko)

Similar Documents

Publication Publication Date Title
KR920022525A (ko) 디램셀의 캐패시터 제조 방법 및 그 구조
JPH0793441B2 (ja) 薄膜トランジスタ及びその製造方法
KR910005464A (ko) 반도체장치의 제조방법
KR980005441A (ko) 반도체 소자의 제조 방법
KR860003658A (ko) 반도체 기억장치의 제조방법
KR970077363A (ko) 박막 트랜지스터 및 그 제조 방법
KR970054504A (ko) 박막트랜지스터 및 그 제조방법
US20020167049A1 (en) Field-effect transistor and manufacture thereof
KR960019791A (ko) 박막 트랜지스터의 구조 및 제조방법
KR930015005A (ko) 디램셀의 제조방법
KR980006268A (ko) 강유전체 트랜지스터 스토리지 셀로 형성된 반도체 메모리장치 및 그 제조방법
KR950007134A (ko) 이피롬(eprom)의 제조방법
KR910017684A (ko) 메모리 셀 커패시터 제조방법
KR950021396A (ko) 필드산화막 제조방법
KR930001431A (ko) 디램 셀의 구조 및 제조방법
KR960002793A (ko) 트랜지스터 및 그 제조방법
KR980005465A (ko) 반도체 소자의 콘택홀 형성방법
KR960019790A (ko) 박막 트랜지스터의 구조 및 제조방법
KR950025994A (ko) 반도체 기억소자의 캐패시터 형성 방법
KR960043203A (ko) 반도체장치의 제조방법
KR970054189A (ko) 반도체장치 제조방법
KR970023885A (ko) 모스 전계 효과 트랜지스터의 제조방법
KR940003027A (ko) 디램셀의 제조방법
KR920022550A (ko) 트랜치를 이용한 cmos 제조방법
KR960039377A (ko) 반도체 메모리장치 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision