KR960016138A - 가용성 지연회로 - Google Patents

가용성 지연회로 Download PDF

Info

Publication number
KR960016138A
KR960016138A KR1019940025487A KR19940025487A KR960016138A KR 960016138 A KR960016138 A KR 960016138A KR 1019940025487 A KR1019940025487 A KR 1019940025487A KR 19940025487 A KR19940025487 A KR 19940025487A KR 960016138 A KR960016138 A KR 960016138A
Authority
KR
South Korea
Prior art keywords
signal
delay
line
input line
inputting
Prior art date
Application number
KR1019940025487A
Other languages
English (en)
Other versions
KR0137983B1 (ko
Inventor
황용
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019940025487A priority Critical patent/KR0137983B1/ko
Publication of KR960016138A publication Critical patent/KR960016138A/ko
Application granted granted Critical
Publication of KR0137983B1 publication Critical patent/KR0137983B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/133Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Pulse Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

본 발명의 가용성 지연회로는 반도체 장치에 사용되어 신호의 지연이 필요한 시간영역에서는 지연동작을 하고 신호의 지연이 불필요한 시간영역에서는 전송동작을 한다. 이를 위하여, 외부로 부터의 신호를 입력하기 위한 입력라인과, 지연동작을 제어하는 신호를 입력하기 위한 제어라인과, 상기 입력라인상의 신호를 지연하기 위한 지연수단과, 상기 제어라인상의 신호에 의해 상기 입력라인상의 신호 및 지연수단으로 부터의 신호를 선택하여 출력라인쪽으로 출력하는 절환수단을 구비한다.

Description

가용성 지연회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 실시예에 따른 가용성 지연회로의 회로도.

Claims (2)

  1. 외부로 부터의 신호를 입력하기 위한 입력라인과, 지연동작을 제어하기 위한 신호를 입력하기 위한 제어라인과, 상기 입력라인으로 부터의 신호를 지연하기 위한 지연수단과, 상기 제어라인상의 신호에 의해 상기 입력라인상의 신호 및 상기 지연수단으로 부터의 신호를 선택하여 출력라인쪽으로 절환하는 절환수단을 구비하는 것을 특징으로 하는 가용성 지연회로.
  2. 외부로 부터의 신호를 입력하기 위한 입력라인과, 지연동작을 제어하는 신호를 입력하기 위한 제어라인과, 상기 입력라인상의 신호를 지연하기 위한 지연수단과, 상기 입력라인상의 신호 및 상기 지연수단으로 부터의 신호를 입력하여 출력라인쪽으로 전송하는 전송수단과, 상기 제어라인상에 입력되는 신호에 의해 상기 입력 라인상의 신호를 상기 전송수단쪽으로 절환하기 제1절환수단과, 상기 제어라인상에 입력되는 신호에 의해 상기 지연수단으로 부터의 신호를 상기 전송수단쪽으로 절환하기 제2절환수단을 구비한 것을 특징으로 하는 가용성 지연회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940025487A 1994-10-05 1994-10-05 가용성 지연회로 KR0137983B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940025487A KR0137983B1 (ko) 1994-10-05 1994-10-05 가용성 지연회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940025487A KR0137983B1 (ko) 1994-10-05 1994-10-05 가용성 지연회로

Publications (2)

Publication Number Publication Date
KR960016138A true KR960016138A (ko) 1996-05-22
KR0137983B1 KR0137983B1 (ko) 1998-06-15

Family

ID=19394486

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940025487A KR0137983B1 (ko) 1994-10-05 1994-10-05 가용성 지연회로

Country Status (1)

Country Link
KR (1) KR0137983B1 (ko)

Also Published As

Publication number Publication date
KR0137983B1 (ko) 1998-06-15

Similar Documents

Publication Publication Date Title
KR970002838A (ko) 레벨 시프터 회로
KR970705237A (ko) 공급 및 인터페이스로 구성 가능한 입력/출력 버퍼(supply and interface configurable input/output buffer)
KR900002552A (ko) 출력회로
KR920011039A (ko) 스위칭 정전류원회로
KR950023885A (ko) 복수의 입력을 받아 그 중의 하나를 선택적으로 출력하는 전압 선택장치
KR960015911A (ko) 집적회로
KR920015788A (ko) 신호처리 집적회로장치
KR930005232A (ko) 반도체 집적회로
KR960016138A (ko) 가용성 지연회로
KR910008842A (ko) 레벨 변환기의 속도제어 회로
KR860001366A (ko) Ic장치
KR970078007A (ko) 극성 자동전환 회로
KR930015337A (ko) 연산 증폭기를 포함한 시동회로
KR930005367A (ko) 잡음제거회로
KR960038988A (ko) 반도체메모리소자의 어드레스버퍼
KR920003769A (ko) 서라운드 제어회로
KR910006136A (ko) 인버터 제어 호이스트
KR900017301A (ko) 레벨 게이트형 아나로그 or회로
KR970024569A (ko) 시간지연회로
KR950009456A (ko) 마이크로 콘트롤러의 입출력 제어회로
KR960025773A (ko) 칼럼 어드레스 스트로브 신호 래치 업 방지회로
KR930015328A (ko) Mos 슈미트 트리거 회로
KR930010673A (ko) Vpp 발생기용 레벨 디텍터 제어회로
KR960036334A (ko) 가변형 지연회로
KR920000054A (ko) 입출력 절환장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050124

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee