KR960003183A - 가상 회로의 우선 순위 제어 방법 및 그 장치 - Google Patents

가상 회로의 우선 순위 제어 방법 및 그 장치 Download PDF

Info

Publication number
KR960003183A
KR960003183A KR1019950016663A KR19950016663A KR960003183A KR 960003183 A KR960003183 A KR 960003183A KR 1019950016663 A KR1019950016663 A KR 1019950016663A KR 19950016663 A KR19950016663 A KR 19950016663A KR 960003183 A KR960003183 A KR 960003183A
Authority
KR
South Korea
Prior art keywords
buffer
virtual
cell
priority
circuit
Prior art date
Application number
KR1019950016663A
Other languages
English (en)
Other versions
KR100258157B1 (ko
Inventor
쯔또무 무라세
Original Assignee
가네꼬 히사시
닛본덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본덴기 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR960003183A publication Critical patent/KR960003183A/ko
Application granted granted Critical
Publication of KR100258157B1 publication Critical patent/KR100258157B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L12/5602Bandwidth control in ATM Networks, e.g. leaky bucket
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5629Admission control
    • H04L2012/5631Resource management and allocation
    • H04L2012/5636Monitoring or policing, e.g. compliance with allocated rate, corrective actions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5651Priority, marking, classes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
    • H04L2012/5681Buffer or queue management

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 폐기된 셀 및 버퍼 이용 상태를 모니터한다. 모니터링 정보에 기초하여 보다 낮은 우선 순위가 주어질 가상 회로를 선택하여 보다 낮은 우선 순위로 버퍼에 입력시킨다.

Description

가상 회로의 우선 순위 제어 방법 및 그 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 제1실시예의 블럭도.
제4도는 제1실시예의 메카니즘의 설명도,
제5도는 제2실시예의 블럭도,
제7도 제3실시예의 메카니즘의 블럭도.

Claims (23)

  1. 버퍼에서 다중화되는 다수의 가상 회로의 우선 순위를 제어하는 가상 회로의 우선 순위 제어 방법에 있어서, 상기 버퍼의 이용 상태를 모니터하는 단계, 및 상기 버퍼가 폭주 상태에 있는 경우 상기 다수의 가상 회로들 중에서 임의의 가상 회로를 선택하여 상기 선택된 가상 회로에 보다 낮은 우선 순위률 주는 단계를 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 방법.
  2. 제1항에 있어서, 상기 버퍼의 폭주 상태가 해소되는 경우에 보다 낮은 우선 순위가 주어진 가상 회로의 우선 순위를 원래 우선 순위로 복귀시키는 단계를 더 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 방법.
  3. 제1항에 있어서, 상기 버퍼의 이용 상태와 관계없이 선정된 시간의 결과 후에 보다 낮은 우선 순위가 주어진 상기 가상 회로들 중에서 임의의 가상 회로의 우선 순위를 복귀시키는 단계를 더 포함하는 것을 특징으로 하는 가강 회로의 우선 순위 제어 방법.
  4. 제1항에 있어서, 가상 회로에 보다 낮은 우선 순위를 제공하는 상기 단계가 상기 버퍼가 폭주 상태에 있는 경우에 상기 가상 회로를 통해 수신된 셀들 중 임의의 셀을 선택하는 단계; 상기 선택된 셀에 대응하는 가상 회로를 선택하는 단계; 및 상기 버퍼가 폭주 상태에 있을 때 수신된 상기 셀이 상기 선택된 가상 회로에 대응하는 셀인 경우에 상기 버퍼 내에 상기 셀들을 입력시키지 않고 상기 수신된 셀들을 폐기하는 단계를 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 방법.
  5. 제4항에 있어서, 상기 임의의 셀을 선택하는 상기 단계가, 상기 버퍼가 폭주 상태인 경우 상기 가상 회로들을 통해 수신된 셀들 중에서 대응하는 가상 회로의 회로 번호를 작은 번호에서 큰 번호 순으로 선정된 수은 셀들을 선택하는 단계를 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 방법.
  6. 제4항에 있어서, 상기 임의의 셀을 선택하는 상기 단계가, 상기 버퍼가 폭주 상태에 있는 경우에 상기 가상 회로들을 통해 수신된 셀들 중에서 대응하는 가상 회로의 회로 번호를 큰 번호에서 작은 번호 순으로 선정된 수의 셀들을 선택하는 단계를 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 방법,
  7. 제4항에 있어서, 상기 임의의 셀을 선택하는 상기 단계가, 상기 버퍼가 폭주 상태에 있는 경우에 상기 가상 회로들을 통해 수신된 셀들 중에서 우선 순위가 낮은 셀 대응 가상 회로를 선택하는 단계틀 포함하되,상기 가상 회로들의 우선 순위가 미리 결정되는 것을 특징으로 하는 가상 회로의 우선 순위 제어 방법.
  8. 제1항에 있어서, 상기 가상 회로들을 통해 수신된 셀들 중에서 상기 버퍼의 오버플로우로 인해 폐기된 셀을 검출하는 단계; 및 오버플로우로 인해 폐기된 상기 셀에 대응하는 가상 회로에 보다 낮은 우선 순위를 주는 단계를 더 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 방법.
  9. 버퍼에서 다중화되는 다수의 가상 회로외 우선 순위를 제어하는 가상 회로의 우선 순위 제어 방법에 있어서, 상기 가상 회로들을 통해 수신된 셀들 중에서 상기 버퍼의 오버플로우로 인해 폐기된 셀을 검출하는 단계 및 상기 검출된 셀에 대응하는 가상 회로에 보다 낮은 우선 순위를 주는 단계를 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 방법.
  10. 제9항에 있어서, 가상 회로에 보다 낮은 우선 순위를 주는 상기 단계가, 상기 수신된 셀이 또다 낮은 우선 순위가 주어질 가상 회로에 대응하는 셀인 경우에 상기 버퍼 내에 상기 셀을 입력시키지 않고 상기 수신된 셀을 폐기하는 단계를 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 방법.
  11. 다수의 가상 회로의 우선 순위를 제어하는 가상 회로의 우선 순위 제어 장치에 있어서, 상기 다수의 가상 회로들을 통해 셀들을 수신하는 버퍼; 상기 버퍼의 이용 상태를 모니터하는 수단; 상기 버퍼가 폭주 상태에 있는 경우에 상기 다수의 가상 회로들 중에서 임의의 가상 회로를 선택하여 상기 선택된 가상 회로에 보다 낮은 우선 순위를 주는 제어 수단; 및 상기 버퍼가 폭주 상태에 있는 경우에 수신된 셀을 폐기하는 폐기 수단을 포함하되, 상기 셀이 상기 선택된 가상 회로에 대응하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  12. 제11항에 있어서, 상기 제어 수단은 상기 버퍼의 폭주 상태가 해소되는 경우에 보다 낮은 우선 순위가 주어진 상기 가상 회로의 우선 순위를 원래 우선 순위로 복귀시키는 수단을 더 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  13. 제11항에 있어서, 상기 제어 수단은 상기 버퍼의 이용 상태와 관계없이 선정된 시간의 경과 후에 보다 낮은 우선 순위가 주어진 가상 회로들 중에서 임의의 가상 회로의 우선 순위를 복귀시키는 수단을 더 포함하는 것흘 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  14. 제11항에 있어서, 상기 제어 수단은, 상기 버퍼가 폭주 상태에 있는 경우에 도달된 셀들 중에서 임의의 셀을 선택하여 상기 선택된 셀에 대응하는 가상 회로에 보다 낮은 우선 순위를 주는 수단을 더 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  15. 제14항에 있어서, 임의의 셀을 선택하는 상기 수단은, 상기 버퍼가 폭주 상태에 있는 경우에 상기 가상 회로들을 통해 수신된 셀들 중에서 대응하는 가상 회로의 회로 번호를 작은 번호에서 큰 번호 순으로 선정된 수의 셀들을 선택하는 수단을 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  16. 제14항에 있어서, 상기 임의의 셀을 선택하는 수단은, 상기 버퍼가 폭주 상태에 있는 경우에 상기 가상 회로들을 통해 수신된 셀들 중에서 대응하는 가상 회로의 회로 번호를 큰 번호에서 작은 번호 순으로 선정된 수의 셀들을 선택하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치,
  17. 제14항에 있어서, 임의의 셀을 선택하는 상기 수단은, 상기 버퍼가 폭주 상태에 있는 경우에 상기 가상 회로들을 통해 수신된 셀들 중에서 우선 순위가 낮은 가상 회로에 대응하는 셀을 선택하는 수단을 포함하되,상기 가상 회로들의 우선 순위가 미리 결정되는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  18. 제11항에 있어서, 상기 버퍼의 오버플로우로 인해 폐기된 셀을 검출하는 수단을 더 포함하고, 상기 제어 수단은 상기 검출된 셀에 대응하는 가상 회로에 보다 낮은 우선 순위를 주는 수단을 더 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  19. 다수의 가상 회로의 우선 순위를 제어하는 우선 순위 제어 장치에 있어서, 상기 다수의 가상 회로들을 통해 셀들을 수신하는 버퍼; 상기 버퍼의 폭주 상태 및 폭주 상태 해소를 검출하여 검출 신호를 출력하는 제1검출 수단; 상기 버퍼의 오버플로우로 인해 폐기된 셀을 검출하여 상기 검출된 셀 정보률 출력하는 재2검출 수단 상기 다수의 가상 회로의 회로 번호를 기억하여 상기 회로 번호에 대응하는 허용 영역을 갖고 있는 수단; 상기 버퍼가 폭주 상태에 있는 경우에 도달된 셀들 중에서 임의의 셀을 선택하는 수단; 상기 검출 신호가 폭주 상태를 나타내는 경우에 상기 선택 셀에 대응하는 가상 회로의 회로 번호의 허용 영역에 "보다 낮은 우선 순위가 주어짐"이란 정보를 기입하고, 상기 셀 정보에 기초하여 폐기된 셀에 대응하는 가상 회로의 회로 번호 허용 영역에 "보다 낮은 우선 순위가 주어짐"이란 정보를 기입하는 수단; 및 상기 검출 신호가 폭주 상태의 해소를 나타내는 경우에 허용 영역에 "보다 낮은 우선 순위가 주어짐'이란 상기 정보를 삭제하는 수단을 포함하는 제어 수단; 및 상기 버퍼가 폭주 상태에 있는 경우에 도달되는 셀의 가상 회로의 회로 번호와 상기 제어 수단의 허용 영역을 비교하여 회로 번호가 보다 낮은 우선 순위인 상기 도달된 셀을 폐기하는 폐기 수단을 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  20. 제19항에 있어서, 상기 제어 수단은, 상기 버퍼가 폭주 상태에 있는 경우에 상기 가상 회로들을 통해 수신된 셀들 중에서 대응하는 가상 회로의 회로 번호를 작은 번호에서 큰 번호 순으로 선정된 수의 셀들을 선택하는 수단을 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  21. 제19항에 있어서, 상기 제어 수단은, 상기 버퍼가 폭주 상태에 있는 경우에 상기 가상 회로들을 통해 수신된 셀들 중에서 대응하는 가상 회로의 회로 번호를 큰 번호에서 작은 번호 순으로 선정된 수의 셀들을 선택하는 수단을 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  22. 제19항에 있어서, 상기 제어 수단은 상기 버퍼가 폭주 상태에 있는 경우에 상기 가상 회로들을 통해 수신된 셀들 중에서 우선 순위가 낮은 셀에 대웅하는 셀을 선택하는 수단을 포함하되, 상기 가상 회로의 우선 순위가 미리 결정되는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
  23. 제19항에 있어서, 상기 제어 수단을 허용 영역에 '보다 낮은 우선 순위가 주어짐"이란 정보를 기입하고, 선정된 시간이 경과한 후 허용 영역에 "보다 낫은 우선 순위가 주어짐"이라고 기입된 정보를 삭제하는 수단을 더 포함하는 것을 특징으로 하는 가상 회로의 우선 순위 제어 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950016663A 1994-06-21 1995-06-21 가상 회로의 우선 순위 제어 방법 및 그 장치 KR100258157B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP13883094A JP2757779B2 (ja) 1994-06-21 1994-06-21 バッファ優先権制御方式
JP94-138830 1994-06-21

Publications (2)

Publication Number Publication Date
KR960003183A true KR960003183A (ko) 1996-01-26
KR100258157B1 KR100258157B1 (ko) 2000-06-01

Family

ID=15231223

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950016663A KR100258157B1 (ko) 1994-06-21 1995-06-21 가상 회로의 우선 순위 제어 방법 및 그 장치

Country Status (6)

Country Link
US (1) US5793748A (ko)
EP (1) EP0689318B1 (ko)
JP (1) JP2757779B2 (ko)
KR (1) KR100258157B1 (ko)
CA (1) CA2152255C (ko)
DE (1) DE69531645T2 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100358258B1 (ko) * 2000-08-26 2002-10-25 정준호 신발용 내장재의 제조방법
KR100429367B1 (ko) * 2001-08-14 2004-04-29 정준호 신발용 내장재

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08274786A (ja) * 1995-03-31 1996-10-18 Chiyoukousoku Network Computer Gijutsu Kenkyusho:Kk パーシャルタギング方法
US6445708B1 (en) * 1995-10-03 2002-09-03 Ahead Communications Systems, Inc. ATM switch with VC priority buffers
US5784559A (en) * 1995-11-06 1998-07-21 Sun Microsystems, Inc. Full duplex flow control for ethernet networks
US6226298B1 (en) * 1996-11-08 2001-05-01 Pmc-Sierra (Maryland), Inc. Method and apparatus for detecting disabled physical devices and deleting undeliverable cells
JP3518209B2 (ja) 1996-12-05 2004-04-12 株式会社日立製作所 Atm交換機および輻輳制御方式
DE19705789A1 (de) * 1997-02-14 1998-09-03 Siemens Ag Verfahren und Schaltungsanordnung zum Übertragen von Nachrichtenzellen im Zuge von virtuellen Verbindungen unterschiedlicher Prioritäten
GB2327317B (en) 1997-07-11 2002-02-13 Ericsson Telefon Ab L M Access control and resourse reservation in a communications network
US6016503A (en) * 1997-08-29 2000-01-18 International Business Machines Corporation Methods, systems and computer program products for preemptive avoidance of constraints for shared resources
US6188670B1 (en) * 1997-10-31 2001-02-13 International Business Machines Corporation Method and system in a data processing system for dynamically controlling transmission of data over a network for end-to-end device flow control
WO1999035876A1 (en) * 1998-01-02 1999-07-15 Nokia Networks Oy A method for synchronization adaptation of asynchronous digital data streams
US7664115B1 (en) 1999-04-30 2010-02-16 Alcatel-Lucent Canada, Inc. Method and apparatus for merging virtual connections
US7110359B1 (en) * 2001-03-05 2006-09-19 Advanced Micro Devices, Inc. System and method for dynamically updating weights of weighted round robin in output queues
US6839784B1 (en) * 2001-10-15 2005-01-04 Advanced Micro Devices, Inc. Control unit of an I/O node for a computer system including a plurality of scheduler units each including a plurality of buffers each corresponding to a respective virtual channel
US20050276222A1 (en) * 2004-06-10 2005-12-15 Kumar Gopal N Platform level overload control
US7675916B2 (en) * 2004-07-12 2010-03-09 At&T Intellectual Property I, L.P. Systems and methods for dynamically adjusting QoS parameters
WO2007096983A1 (ja) * 2006-02-24 2007-08-30 Fujitsu Limited データ入出力制御装置
US20110261696A1 (en) * 2010-04-22 2011-10-27 International Business Machines Corporation Network data congestion management probe system
US8732342B1 (en) * 2011-03-31 2014-05-20 Emc Corporation I/O scheduling system and method

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2587455B2 (ja) * 1988-05-19 1997-03-05 国際電信電話株式会社 パケット流量制御方式
JPH0322736A (ja) * 1989-06-20 1991-01-31 Matsushita Electric Ind Co Ltd 優先パケット多重回路と映像パケット伝送システム
JP2964151B2 (ja) * 1989-07-03 1999-10-18 富士通株式会社 通信制御方式
JP3128654B2 (ja) * 1990-10-19 2001-01-29 富士通株式会社 監視制御方法、監視制御装置及び交換システム
JPH04217144A (ja) * 1990-12-19 1992-08-07 Fujitsu Ltd パケット交換における通信形態による輻輳規制方式
US5390299A (en) * 1991-12-27 1995-02-14 Digital Equipment Corporation System for using three different methods to report buffer memory occupancy information regarding fullness-related and/or packet discard-related information
GB2272612B (en) * 1992-11-06 1996-05-01 Roke Manor Research Improvements in or relating to ATM signal processors
JPH07107990B2 (ja) * 1992-11-12 1995-11-15 日本電気株式会社 Atm方式による送信装置及び通信システム
JP3044983B2 (ja) * 1993-08-25 2000-05-22 株式会社日立製作所 Atmスイッチングシステムのセル制御方法
US5528763A (en) * 1993-09-14 1996-06-18 International Business Machines Corporation System for admitting cells of packets from communication network into buffer of attachment of communication adapter
KR960003783B1 (ko) * 1993-11-06 1996-03-22 한국전기통신공사 광대역 종합정보통신망 가입자 액세스 장치의 비동기 전달방식(atm) 다중화 처리 장치 및 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100358258B1 (ko) * 2000-08-26 2002-10-25 정준호 신발용 내장재의 제조방법
KR100429367B1 (ko) * 2001-08-14 2004-04-29 정준호 신발용 내장재

Also Published As

Publication number Publication date
EP0689318A3 (en) 1997-04-09
JP2757779B2 (ja) 1998-05-25
CA2152255A1 (en) 1995-12-22
CA2152255C (en) 2000-06-13
KR100258157B1 (ko) 2000-06-01
EP0689318B1 (en) 2003-09-03
DE69531645D1 (de) 2003-10-09
US5793748A (en) 1998-08-11
EP0689318A2 (en) 1995-12-27
DE69531645T2 (de) 2004-03-25
JPH088926A (ja) 1996-01-12

Similar Documents

Publication Publication Date Title
KR960003183A (ko) 가상 회로의 우선 순위 제어 방법 및 그 장치
SE429692B (sv) Flerprocessordator med ett gemensamt dataminne
KR19990000979A (ko) Atm 스위치에서 셀 손실율 개선을 위한 역방향 압력 신호를 이용한 입력 버퍼 제어기 장치 및 논리버퍼 크기 결정알고리즘
KR970056525A (ko) 통신 수신기에서 흐름 제어 및 라우팅을 개선한 다중 에프아이에프오(fifo)를 사용하기 위한 방법 및 장치
KR970051455A (ko) 리던던트셀 테스트 제어회로를 구비하는 반도체 메모리장치
KR950026150A (ko) 비동기 전달 모드(atm)망에서의 폭주를 예방하기 위한 트래픽 출력 억제장치 및 방법
KR100739897B1 (ko) 스위치에서 패킷 큐우를 관리하는 방법 및 장치
KR870011521A (ko) 컴퓨터를 사용한 엔진제어시스템의 데이터 보호장치
KR920018774A (ko) Lsi용 테스트 신호 출력회로
KR970056444A (ko) 비동기 전송모드의 셀을 다중화하는 장치 및 방법
KR900013609A (ko) 집적 회로용 이벤트 제한 검사 구조물
KR910005533A (ko) 전기 접점 활동도를 감시하기 위한 장치
Shanthikumar et al. Modified Lindley process with replacement: Dynamic behavior, asymptotic decomposition and applications
JP3000990B2 (ja) 廃棄優先制御方法及び方式
KR0150125B1 (ko) 데이타 처리를 위한 메모리의 지연 시간 가변 장치
JPH04207543A (ja) Atm交換機の通話路における品質クラス制御方式
JPH08237254A (ja) Oamセル挿入装置
KR950035208A (ko) 통신제어장치
KR100229322B1 (ko) 에이티엠 트래픽 우선권 제어장치 및 방법
JP3028079B2 (ja) 同時動作制御装置
US6125413A (en) Computer system with trigger controlled interface and method
JP3068427B2 (ja) メッセージ制御装置
JPH06187284A (ja) Dmaユニット
KR950022445A (ko) 분산제어 방식인 atm 교환기에서의 과부하 제어방법
CN113347116A (zh) QoS调度延迟抖动处理方法及装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070223

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee