KR950035094A - 향상된 위상 동기 루프 - Google Patents
향상된 위상 동기 루프 Download PDFInfo
- Publication number
- KR950035094A KR950035094A KR1019950006174A KR19950006174A KR950035094A KR 950035094 A KR950035094 A KR 950035094A KR 1019950006174 A KR1019950006174 A KR 1019950006174A KR 19950006174 A KR19950006174 A KR 19950006174A KR 950035094 A KR950035094 A KR 950035094A
- Authority
- KR
- South Korea
- Prior art keywords
- locked loop
- phase locked
- phase
- input lines
- coupling line
- Prior art date
Links
- 230000008878 coupling Effects 0.000 claims 7
- 238000010168 coupling process Methods 0.000 claims 7
- 238000005859 coupling reaction Methods 0.000 claims 7
- 230000001360 synchronised effect Effects 0.000 claims 6
- 238000000034 method Methods 0.000 claims 1
- 238000000926 separation method Methods 0.000 claims 1
- 230000015572 biosynthetic process Effects 0.000 abstract 1
- 230000035945 sensitivity Effects 0.000 abstract 1
- 238000003786 synthesis reaction Methods 0.000 abstract 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S331/00—Oscillators
- Y10S331/02—Phase locked loop having lock indicating or detecting means
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
- Noise Elimination (AREA)
- Synchronizing For Television (AREA)
Abstract
루프가 동기 상태일 때 상관 없는 잡음에 대한 민감도를 제거하기 위해 위상 검출기에 의해 발생된 제어 논리를 이용하는 향상된 위상 동기 루프.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 실현하는 차지 펌프 디바이스(charge pump device)를 포함하는 디지탈PLL을 도시한 도면, 제2도는 본 발명을 실현하는, 차지 펌프 디바이스를 제어하는 논리 디바이스의 확대 도면, 제3도는 본 발명의 다른 실시예의 확대 도면.
Claims (6)
- 제1 및 제2입력 라인들을 포함하는 차동 필터; 위상 동기 루프가 동기 상태일 때는 상기 제1 및 제2입력 라인들을 결합시켜 실질적으로 이들 라인 간에 전압 차이가 없도록 하고, 위상 동기 루프가 동적 상태일 때는 상기 제1 및 제2입력 라인들을 결합시키지 않는 결합 라인을 포함하는 것을 특징으로 하는 동적 및 동기 상태에서 동작할 수 있는 위상 동기 루프.
- 제1항에 있어서, 상기 결합 라인이 위상 동기 루프가 동적 상태일 때는 결합라인을 개방시키고, 위상 동기 루프가 동기 상태일 때는 결합 라인을 폐쇄하도록 동작하는 트랜지스터를 더 포함하는 것을 특징으로 하는 동적 및 동기 상태에서 동작할 수 있는 위상 동기 루프.
- 제1항에 있어서, 적어도 2개의 분리 논리 신호들을 발생시킬 수 있는 위상 검출기를 더 포함하고; 상기 결합 라인이 상기 위상 검출기에 의해 발생되는 논리 신호에 따라 개방 또는 폐쇄하는 것을 특징으로 하는 동적 및 동기 상태에서 동작할 수 있는 위상 동기 루프.
- 제3항에 있어서, 상기 분리 논리 신호들 중 적어도 하나의 신호가 검출되는 ZERO위상 차이에 대응하고 상기 결합 라인이 NEITHER논리 신호에 따라 폐쇄되는 것을 특징으로 하는 동적 및 동기 상태에서 동작할 수 있는 위상 동기 루프.
- 제1 및 제2입력 라인들을 포함하는 차동 필터; 위상 동기 루프가 동기 상태일 때는 상기 제1 및 제2입력 라인들을 결합시켜 실질적으로 이들 라인 간에 전압 차이가 없도록 하고, 위상 동기 루프가 동적 상태일 때는 상기 제1 및 제2입력 라인들을 결합시키지 않는 결합 라인을 포함하는 것을 특징으로 하는 동적 및 동기 상태에서 동작할 수 있는 위상 동기 루프.
- 적어도 2개의 입력들을 갖고 있는 위상 검출기; 논리 소자; 및 적어도 2개의 입력들을 갖고 있는 차동 필터를 포함하고, 상기 논리 소자는 위상 검출기가 2개의 위상 검출기 입력들 간의 차이가 없음을 검출할 때 차동 필터 입력들 간의 차이를 제거하는 것을 특징으로 하는 위상 동기 루프.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US9405805.4 | 1994-03-24 | ||
GB9405805A GB9405805D0 (en) | 1994-03-24 | 1994-03-24 | Improved phase locked loop |
GB9405805.4 | 1994-03-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950035094A true KR950035094A (ko) | 1995-12-30 |
KR100234923B1 KR100234923B1 (ko) | 1999-12-15 |
Family
ID=10752402
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950006174A KR100234923B1 (ko) | 1994-03-24 | 1995-03-23 | 향상된 위상 동기루프 |
Country Status (9)
Country | Link |
---|---|
US (1) | US5677648A (ko) |
EP (1) | EP0674392B1 (ko) |
JP (1) | JP2990647B2 (ko) |
KR (1) | KR100234923B1 (ko) |
CN (1) | CN1126394A (ko) |
AT (1) | ATE183862T1 (ko) |
CA (1) | CA2143017C (ko) |
DE (1) | DE69511605T2 (ko) |
GB (1) | GB9405805D0 (ko) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5740213A (en) * | 1994-06-03 | 1998-04-14 | Dreyer; Stephen F. | Differential charge pump based phase locked loop or delay locked loop |
DE19634084A1 (de) * | 1996-08-23 | 1998-02-26 | Philips Patentverwaltung | Phasenregelkreis |
JP2933070B2 (ja) * | 1997-09-03 | 1999-08-09 | 日本電気株式会社 | チャ−ジポンプ回路 |
US5959478A (en) * | 1997-10-31 | 1999-09-28 | Vlsi Technology, Inc. | Phase-locked loop having improved locking times and a method of operation therefore |
GB2336482B (en) * | 1998-04-14 | 2000-06-07 | Motorola Israel Ltd | Phase lock loop and differential charge pump |
KR20000007762A (ko) * | 1998-07-07 | 2000-02-07 | 이형도 | 오픈루프형 위상동기루프 신디사이저 |
US6385265B1 (en) * | 1998-08-04 | 2002-05-07 | Cypress Semiconductor Corp. | Differential charge pump |
US6265946B1 (en) * | 1998-12-31 | 2001-07-24 | Lsi Logic Corporation | Differential mode charge pump and loop filter with common mode feedback |
JP3447617B2 (ja) * | 1999-06-04 | 2003-09-16 | エヌイーシーマイクロシステム株式会社 | ディジタル可変周波数オシレータ |
IT1308744B1 (it) * | 1999-06-22 | 2002-01-10 | Cselt Centro Studi Lab Telecom | Pompa di corrente per circuiti ad aggancio di fase integrati. |
US6433596B1 (en) * | 1999-07-02 | 2002-08-13 | Peter R. Bossard | Programmable on-chip damping coefficient for CMOS filter circuits that gives faster lockup times and lower jitter in phase lock loop circuits |
US7010076B1 (en) | 1999-10-29 | 2006-03-07 | Adc Telecommunications, Inc. | Systems and methods for holdover circuits in phase locked loops |
EP1117182A1 (en) * | 2000-01-10 | 2001-07-18 | Siemens Aktiengesellschaft | Phase locked loop |
DE10050294B4 (de) | 2000-10-10 | 2006-08-24 | Atmel Germany Gmbh | PLL-Schaltung |
US6538517B2 (en) * | 2000-12-19 | 2003-03-25 | Intel Corporation | Frequency phase detector for differentiating frequencies having small phase differences |
US6529082B1 (en) * | 2001-10-11 | 2003-03-04 | International Business Machines Corporation | Dual mode charge pump |
US6727736B1 (en) | 2002-08-23 | 2004-04-27 | Marvell International, Ltd. | Voltage control oscillator noise reduction technique and method thereof |
US7276979B2 (en) * | 2003-10-24 | 2007-10-02 | Matsushita Electric Industrial Co., Ltd. | Oscillation device and mobile communication apparatus |
US7539473B2 (en) * | 2006-04-26 | 2009-05-26 | International Business Machines Corporation | Overshoot reduction in VCO calibration for serial link phase lock loop (PLL) |
KR100833200B1 (ko) * | 2007-05-09 | 2008-05-28 | 삼성전자주식회사 | 바이어스 스위칭 회로 및 그를 포함하는 바이어스 공급장치 |
TW201128918A (en) * | 2010-02-12 | 2011-08-16 | Ind Tech Res Inst | Charge pump and phase-detecting apparatus, phase-locked loop and delay-locked loop using the same |
JP6337479B2 (ja) * | 2014-01-24 | 2018-06-06 | 富士通株式会社 | 位相補間クロック発生回路 |
US10911053B2 (en) * | 2018-04-30 | 2021-02-02 | Stmicroelectronics International N.V. | Phase locked loop design with reduced VCO gain |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3893042A (en) * | 1973-12-12 | 1975-07-01 | Us Navy | Lock indicator for phase-locked loops |
JPS58215B2 (ja) * | 1978-05-15 | 1983-01-05 | 沖電気工業株式会社 | タイミング抽出用pll回路 |
JPS6010458B2 (ja) * | 1979-08-23 | 1985-03-18 | 富士通株式会社 | フエ−ズ・ロツクド・ル−プ回路 |
US4339731A (en) * | 1980-06-05 | 1982-07-13 | Rockwell International Corporation | Stable, fast slew, phase locked loop |
JPS6228086Y2 (ko) * | 1980-12-08 | 1987-07-18 | ||
DE3218363A1 (de) * | 1982-05-15 | 1983-11-17 | Howaldtswerke-Deutsche Werft Ag Hamburg Und Kiel, 2300 Kiel | Schaltungsanordnung zur steuerung eines spannungsabhaengigen oszillators |
AU591496B2 (en) * | 1985-06-26 | 1989-12-07 | Data General Corporation | A charge pump for use in a phase-locked loop |
US4712077A (en) * | 1986-12-22 | 1987-12-08 | American Telephone And Telegraph Company, At&T Bell Labs | Tristate phase-lock loop prevents false lock |
JPH01196946A (ja) * | 1988-02-01 | 1989-08-08 | Toshiba Corp | 周波数制御装置 |
US5057793A (en) * | 1989-11-13 | 1991-10-15 | Cowley Nicholas P | Frequency synthesizer PLL having digital and analog phase detectors |
JPH04142812A (ja) * | 1990-10-04 | 1992-05-15 | Toshiba Corp | 位相同期回路 |
JP2639213B2 (ja) * | 1990-11-16 | 1997-08-06 | 日本電気株式会社 | 位相比較器 |
US5341405A (en) * | 1991-06-11 | 1994-08-23 | Digital Equipment Corporation | Data recovery apparatus and methods |
US5250913A (en) * | 1992-02-21 | 1993-10-05 | Advanced Micro Devices, Inc. | Variable pulse width phase detector |
US5294894A (en) * | 1992-10-02 | 1994-03-15 | Compaq Computer Corporation | Method of and apparatus for startup of a digital computer system clock |
US5278520A (en) * | 1992-10-26 | 1994-01-11 | Codex, Corp. | Phase lock detection in a phase lock loop |
US5343167A (en) * | 1993-02-03 | 1994-08-30 | Silicon Systems, Inc. | One-shot control circuit for tracking a voltage-controlled oscillator |
US5304953A (en) * | 1993-06-01 | 1994-04-19 | Motorola, Inc. | Lock recovery circuit for a phase locked loop |
US5422603A (en) * | 1994-06-02 | 1995-06-06 | International Business Machines Corporation | CMOS frequency synthesizer |
-
1994
- 1994-03-24 GB GB9405805A patent/GB9405805D0/en active Pending
-
1995
- 1995-02-21 CA CA002143017A patent/CA2143017C/en not_active Expired - Fee Related
- 1995-02-27 AT AT95301251T patent/ATE183862T1/de not_active IP Right Cessation
- 1995-02-27 DE DE69511605T patent/DE69511605T2/de not_active Expired - Lifetime
- 1995-02-27 EP EP95301251A patent/EP0674392B1/en not_active Expired - Lifetime
- 1995-03-01 US US08/396,834 patent/US5677648A/en not_active Expired - Lifetime
- 1995-03-07 JP JP7072450A patent/JP2990647B2/ja not_active Expired - Lifetime
- 1995-03-23 KR KR1019950006174A patent/KR100234923B1/ko not_active IP Right Cessation
- 1995-03-24 CN CN95103550A patent/CN1126394A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
CA2143017C (en) | 1999-10-05 |
DE69511605T2 (de) | 2000-04-06 |
ATE183862T1 (de) | 1999-09-15 |
JPH07297710A (ja) | 1995-11-10 |
CA2143017A1 (en) | 1995-09-25 |
KR100234923B1 (ko) | 1999-12-15 |
EP0674392A1 (en) | 1995-09-27 |
GB9405805D0 (en) | 1994-05-11 |
JP2990647B2 (ja) | 1999-12-13 |
US5677648A (en) | 1997-10-14 |
CN1126394A (zh) | 1996-07-10 |
DE69511605D1 (de) | 1999-09-30 |
EP0674392B1 (en) | 1999-08-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950035094A (ko) | 향상된 위상 동기 루프 | |
JPH11186903A (ja) | 内部クロック信号発生器及びそれを有する半導体メモリ装置 | |
SE9503702L (sv) | Fastlåst loop | |
KR830009698A (ko) | 개선된 로크-인을 갖는 위상고정 루우프 | |
KR940023208A (ko) | 고선명 텔레비젼용 디지탈 오디오 기기의 클럭검출 및 위상동기 루프장치 | |
KR840006588A (ko) | 오디오 정보 검출장치 | |
KR930003107A (ko) | 문자 정보 보상 장치 | |
KR860002923A (ko) | 동기형 영상신호 검파회로 | |
EP0843417A1 (en) | Phase locked loop circuit | |
KR950007297A (ko) | 위상 동기 루프 및 동작 방법 | |
KR900001246A (ko) | 검파 회로 | |
JP3045393B2 (ja) | ビデオカメラ | |
KR920020857A (ko) | 위상 동기 장치 | |
KR950016217A (ko) | 클럭 신호 생성 장치 | |
KR940010711A (ko) | 영상 검파 회로 | |
KR910017857A (ko) | 디스플레이 제어 방식 | |
JPH0254680A (ja) | 画像信号用同期回路 | |
KR0123823B1 (ko) | 위상동기루프 회로의 오동작 방지회로 | |
KR970031825A (ko) | 데이타 필드 동기신호 및 고스트 제거 기준신호 발생장치 | |
KR920009089A (ko) | 디지틀 비디오 광 전송장치의 동기시간 안정화를 위한 위상동기 루우프 회로 | |
JPS6342522A (ja) | 位相同期ル−プ回路 | |
KR960015496A (ko) | Cdg재생시스템의 고속모드절환장치 | |
KR930009442A (ko) | Ntsc 영상신호의 가상 pal 변환회로 | |
KR970016591A (ko) | 위상동기루프(pll) 회로의 동기유지범위 측정장치 | |
JPS63114374A (ja) | 水平同期分離装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120830 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20130830 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20140828 Year of fee payment: 16 |
|
EXPY | Expiration of term |