KR950011552B1 - 반도체 장치의 저항접합(ohmic contact) 형성방법 - Google Patents

반도체 장치의 저항접합(ohmic contact) 형성방법 Download PDF

Info

Publication number
KR950011552B1
KR950011552B1 KR1019910007294A KR910007294A KR950011552B1 KR 950011552 B1 KR950011552 B1 KR 950011552B1 KR 1019910007294 A KR1019910007294 A KR 1019910007294A KR 910007294 A KR910007294 A KR 910007294A KR 950011552 B1 KR950011552 B1 KR 950011552B1
Authority
KR
South Korea
Prior art keywords
semiconductor
metal
type semiconductor
ohmic contact
junction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1019910007294A
Other languages
English (en)
Other versions
KR920022473A (ko
Inventor
박영준
백종태
남기수
Original Assignee
한국전기통신공사
이해욱
재단법인한국전자통신연구소
경상현
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전기통신공사, 이해욱, 재단법인한국전자통신연구소, 경상현 filed Critical 한국전기통신공사
Priority to KR1019910007294A priority Critical patent/KR950011552B1/ko
Publication of KR920022473A publication Critical patent/KR920022473A/ko
Application granted granted Critical
Publication of KR950011552B1 publication Critical patent/KR950011552B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • H10D64/0114
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/83Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0149Manufacturing their interconnections or electrodes, e.g. source or drain electrodes

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

내용 없음.

Description

반도체 장치의 저항접합(ohmic contact)형성방법
제1도는 종래의 접합형태를 나타낸 단면도.
제2도는 본 발명의 접합형태를 나타낸 단면도.
* 도면의 주요부분에 대한 부호의 설명
1 : 실리콘기판 6 : N+형 또는 P+형 실리콘 반도체
10 : P+형 반도체 11 : N+형 반도체
13 : 장벽금속 14 : 배선금속
15 : 제1차 배선금속 16 : 제2차 배선금속
본 발명은 반도체 장치의 제조방법에 있어서 반도체와 배선금속(interconnection metal)간의 접합형성(contact forma-tion)에 관한 것으로, N+형 반도체와, P+형 반도체 모두에 저항접합(ohmic contact)을 형성시키는 방법에 관한 것이다. 단결정 실리콘(Singel Crystalline Silicon), 다결정 실리콘(Poly Crystalline Silicon) 및 비정질 실리콘(Armorphous Silicon)반도체 회로에서는 여러 종류의 배선금속 간의, 그리고 배선금속과 반도체 간의 접합이 존재한다. 초기의 접합형성 공정은 P+형 또는 N+형 반도체에 실리콘 등이 함유되어 있는 Aℓ계 합금 배선금속을 직접 증착시키는 방법으로 저항접합을 형성하였다. 이경우 P+형 반도체에 대해서는 훌륭한 특성을 갖는 저항접합을 형성시킬 수 있지만, 열처리의 과정에서 배선금속에 포함되어 있는 저능도의 실리콘(Si)이 접합영역에 석출(precipitation)되어 에피택시층을 형성하기 때문에 N+형 반도체에 대해서는 접합저항이 크게될 뿐만 아니라 원하는 특성을 갖는 저항접합을 형성시킬 수가 없다. 특히, 이러한 현상을 접합영역의 크기가 작을수록 심화된다. 이러한 문제점을 개선하기 위해 제1도에 도시된 바와같이 종래에는 배선금속(14)과 반도체(6,10,11)사이에 장벽금속(barrier metal : 13)을 삽입하여, 반도체(6,10,11), 장벽금속(13), 배선금속(14)의 순서로 배연된 구조의 접합을 형성시켰다. 그러나, 이 구조의 경우에는 N+향 반도체에 대하여 훌륭한 특성을 갖는 저항접합을 형성시킬 수 있으나, P+형 반도체와 배선금속 간의 접합은 오히려 초기의 접합형성 방법보다 접합특성이 나빠지는 문제점이 있었다. 따라서 본 발명의 목적은 P+형 반도체와 N+형 반도체에 동시에 만족시키기 어려운 저항접합문제를 해결하여 반도체 제조공정에 적용시키는 것이다. LDD(Lightly Dopped Drain)구조를 갖는 트윈-텁 (twin -tyb)CMOS공정을 적용한 본 발명을 자세히 설명하면 다음과 같다. 제2a도는 실리콘 기판(1)에 일반적인 방법으로 P-우물(P-well; 2) 및 N-우물(N-well; 3)의 트윈-텁 형성, 액티브(active)정의 및 필드(field)산화(4)형성, 게이트 산화막(5)형성, 다결정 실리콘(6)증착, 이온주입(7,8) 측면벽(side wall; 9)형성, 소소ㆍ드레인 형성(10,11)LTO증착(12), 접합개방(contact open)공정까지 진행된 것을 나타낸 것이다. 본 발명의 접합형성 방법은 제2b도에 도시된 바와같이 반도체(6,10,11), 제1차 배선금속 (15), 장벽금속(13), 제2차 배선금속(16)순서로 배열된 적층구조를 형성시킴으로써 N+형 반도체와 P+형 반도체 모두가 훌륭한 저항접합 특성을 갖게 한다. 이러한 구조를 갖는 본 발명의 저항접합의 제조공정을 상세히 설명한다. 저항접합을 형성하는데 필요한 최소두께(10Å~400Å)의 제1차 Aℓ계 합금 배선금속(15)박막을 먼저 반도체(6,10,11)위에 증착하여 접착영역에서의 접촉의 종래와 같이 반도체와 배선금속의 적층구조를 이루게 한 후에, TiW, TiN, 내화금속(refractory metal), 내화금속 질화 물(refractory metal silicide)등의 장벽금속(13)을 10Å~1500Å의 두께로 증착하고, 다시 그위에 충분한 두께(1000Å~10000Å)의 제2차 Aℓ계 배선금속을 증착하여 사진식각한 후 열처리(alloy)공정을 행한다. 이상과 같이 본 발명의 초기의 반도체(6,10,11)/Aℓ계 금속(15)구조를 유지시켜 주면서 열처리 공정에서 반도체와 배선금속 사이에 석출되는 실리콘량을 최소화 시킴으로써 N+형 반도체 또는 P+형 반도체와 배선금속 사이의 접합특성이 뛰어난 저항접합을 형성시킬 수 있다. 배선금속과 두가지 형태(N+,P+)의 반도체 사이의 구조별 접합특성을 비교해 보면 다음과 같다.
[표 1]
이상과 같은 접합특성을 갖기 때문에 N+형 반도체(6,11)에서는 종래의 반도체/장벽금속(13)/배선금속(15)구조를 형성시키고, P+형 반도체(6,10)에서는 본 발명의 반도체/제1차 배선금속(15)/장벽금속(13)/제2차배선금속(16)구조를 형성시킴으로써 두가지 형태의 반도체 모두에 아주 탁월한 특성을 갖는 저항접합을 형성시킬 수 있다. 본 발명은 CMOS뿐만 아니라 쌍극형 트랜지스터(bipolar transistor) 및 박막 트랜지스터(bipolar transistor) 및 박막 트랜지스터(thin film transistor)등의 반도체와 배선금속 간의 접합에도 적용 가능하다.

Claims (1)

  1. 소정 도전형의 반도체와 배선금속과의 저항접합(ohmic contact)을 형성하는 방법에 있어서, N형 반도체에는 장벽층/AlSi층의 배선구조를 접합시키고, P형 반도체에는 10Å~400Å 정도의 최소두께를 갖는 AlSi층, 10Å~1500Å두께의 장벽층, 및 1000Å~10000Å두께의 AlSi층이 접합된 배선구조를 형성하는 것을 특징으로 하는 저항접합 형성방법.
KR1019910007294A 1991-05-06 1991-05-06 반도체 장치의 저항접합(ohmic contact) 형성방법 Expired - Fee Related KR950011552B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910007294A KR950011552B1 (ko) 1991-05-06 1991-05-06 반도체 장치의 저항접합(ohmic contact) 형성방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910007294A KR950011552B1 (ko) 1991-05-06 1991-05-06 반도체 장치의 저항접합(ohmic contact) 형성방법

Publications (2)

Publication Number Publication Date
KR920022473A KR920022473A (ko) 1992-12-19
KR950011552B1 true KR950011552B1 (ko) 1995-10-06

Family

ID=19314137

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910007294A Expired - Fee Related KR950011552B1 (ko) 1991-05-06 1991-05-06 반도체 장치의 저항접합(ohmic contact) 형성방법

Country Status (1)

Country Link
KR (1) KR950011552B1 (ko)

Also Published As

Publication number Publication date
KR920022473A (ko) 1992-12-19

Similar Documents

Publication Publication Date Title
US5365111A (en) Stable local interconnect/active area silicide structure for VLSI applications
US4796081A (en) Low resistance metal contact for silicon devices
JPH0523055B2 (ko)
JPH0652788B2 (ja) 集積半導体回路
US4916508A (en) CMOS type integrated circuit and a method of producing same
US20030227050A1 (en) Semiconductor device and manufacturing method thereof
JPH07211668A (ja) 半導体デバイスの導電層、mosfet及びそれらの製造方法
US6288430B1 (en) Semiconductor device having silicide layer with siliconrich region and method for making the same
US6653227B1 (en) Method of cobalt silicidation using an oxide-Titanium interlayer
KR950011552B1 (ko) 반도체 장치의 저항접합(ohmic contact) 형성방법
US6100186A (en) Method of selectively forming a contact in a contact hole
JPS61234027A (ja) 半導体装置の製造方法
JP2886174B2 (ja) 半導体装置の製造方法
JPH0529255A (ja) 半導体装置及びその製造方法
JPS59123228A (ja) 半導体装置の製造方法
CN1220496A (zh) 半导体器件
JPS59177926A (ja) 半導体装置の製造方法
JPH06120479A (ja) 半導体装置及びその製造方法
JPH07169958A (ja) 半導体装置およびその製造方法
JPH0466108B2 (ko)
JPS61225838A (ja) 電極配線の形成方法
KR930011121A (ko) 반도체 장치의 제조방법
KR930008021B1 (ko) 개선된 오오믹접속(ohmic contact)을 갖는 반도체장치의 제조방법
KR960015784B1 (ko) 박막 트랜지스터(tft) 및 누설전류 감소 방법
JPS6358955A (ja) 半導体回路に用いられる抵抗体

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

St.27 status event code: A-1-2-D10-D21-exm-PE0902

T11-X000 Administrative time limit extension requested

St.27 status event code: U-3-3-T10-T11-oth-X000

T11-X000 Administrative time limit extension requested

St.27 status event code: U-3-3-T10-T11-oth-X000

T11-X000 Administrative time limit extension requested

St.27 status event code: U-3-3-T10-T11-oth-X000

AMND Amendment
P11-X000 Amendment of application requested

St.27 status event code: A-2-2-P10-P11-nap-X000

P13-X000 Application amended

St.27 status event code: A-2-2-P10-P13-nap-X000

E601 Decision to refuse application
PE0601 Decision on rejection of patent

St.27 status event code: N-2-6-B10-B15-exm-PE0601

J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

PB0901 Examination by re-examination before a trial

St.27 status event code: A-6-3-E10-E12-rex-PB0901

G160 Decision to publish patent application
PG1605 Publication of application before grant of patent

St.27 status event code: A-2-2-Q10-Q13-nap-PG1605

B701 Decision to grant
PB0701 Decision of registration after re-examination before a trial

St.27 status event code: A-3-4-F10-F13-rex-PB0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

Fee payment year number: 1

St.27 status event code: A-2-2-U10-U11-oth-PR1002

FPAY Annual fee payment

Payment date: 19980929

Year of fee payment: 4

PR1001 Payment of annual fee

Fee payment year number: 4

St.27 status event code: A-4-4-U10-U11-oth-PR1001

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Not in force date: 19991007

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

St.27 status event code: A-4-4-U10-U13-oth-PC1903

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R11-asn-PN2301

St.27 status event code: A-5-5-R10-R13-asn-PN2301

PC1903 Unpaid annual fee

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 19991007

St.27 status event code: N-4-6-H10-H13-oth-PC1903

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R11-asn-PN2301

St.27 status event code: A-5-5-R10-R13-asn-PN2301

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R11-asn-PN2301

St.27 status event code: A-5-5-R10-R13-asn-PN2301

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R11-asn-PN2301

St.27 status event code: A-5-5-R10-R13-asn-PN2301

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R11-asn-PN2301

St.27 status event code: A-5-5-R10-R13-asn-PN2301

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R11-asn-PN2301

St.27 status event code: A-5-5-R10-R13-asn-PN2301

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R11-asn-PN2301

St.27 status event code: A-5-5-R10-R13-asn-PN2301

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000