KR940003263A - 집적회로내의 마이크로콘트롤러를 구비하여 사용하는 미약한 풀업 디스에이블 방법 및 기기와 그 집적회로를 사용한 무선전화기 - Google Patents
집적회로내의 마이크로콘트롤러를 구비하여 사용하는 미약한 풀업 디스에이블 방법 및 기기와 그 집적회로를 사용한 무선전화기 Download PDFInfo
- Publication number
- KR940003263A KR940003263A KR1019930013651A KR930013651A KR940003263A KR 940003263 A KR940003263 A KR 940003263A KR 1019930013651 A KR1019930013651 A KR 1019930013651A KR 930013651 A KR930013651 A KR 930013651A KR 940003263 A KR940003263 A KR 940003263A
- Authority
- KR
- South Korea
- Prior art keywords
- integrated circuit
- microcontroller
- pullup
- weak
- disable
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/01—Modifications for accelerating switching
- H03K19/017—Modifications for accelerating switching in field-effect transistor circuits
- H03K19/01707—Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
- H03K19/01721—Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by means of a pull-up or down element
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4072—Drivers or receivers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Signal Processing (AREA)
- Microcomputers (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
본 발명은 집적회로내에 장착된 마이크로콘트롤러에 연결되어 사용하는 미약한 풀업 디스에이블 방법 및 기기에 관한 것이다. 미약한 풀업 디스에이블 기기는 마이크로콘트롤러를 포함한 집적회로내에 내장된다. 그 기기는 마이크로콘트롤러 I/O 버퍼의 미약한 풀업을 디스에이블한다. 미약한 풀업은 연결된 포트의 전압을 하이가 되게 하는데 이용된다. 미약한 풀업을 이렇게 디스에이블함으로써 입력모드내에서 전류를 소산하기 위한 드라이버의 필요성은 제거된다. 미약한 풀업 디스에 이블 기기 때문에 외부 드라이버의 필요성을 제거한 것은 지적회로에서의 파워소모를 감소시킨다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 마이크로콘트롤러안에 포트 비트래치와 I/O버퍼에 대한, 특히, 8051마이크로콘트롤러의 포트 0, 1, 2, 3에 대한 가능한 구조를 도시한 도면,
제2도는 NMOS와 CMOS 내부 풀업구조 특히, 8051 마이크로콘트롤러의 포트 1와 포트 3안에서 발견된 배열에 대한 가능한 구조를 도시한 도면,
제3도(제3a도 및 제3b도를 포함)는 본 발명에 따른 IC 마이크로콘트롤러와 관련된 WPUD방법 및 기기를 포함하는 예시적인 IC의 블럭선도,
제4도는 본 발명에 따른 IC 마이크로콘트롤러와 관련된 WPUD 방법 및 기기를 함하는 예시적인 IC가 내장된 무선전화기 송수화기부의 블럭 선도.
Claims (11)
- 미약한 풀업을 가진 적어도 하나의 출력버퍼를 구비한 마이크로콘트롤러와 상기 풀업을 디스에이블하기 위한 수단으로 구성된 특징으로 하는 집적회로.
- 제1항에 있어서, 상기 디스에이블 수단은 집적회로 소자내에 내장됨을 특징으로 하는 집적회로.
- 제1항에 있어서, 상기 디스에이블 수단은 구동될 때, 상기 풀업의 전류를 소산하기 위한 드라이버의 필요성을 제거함을 특징으로 하는 집적회로.
- 제1항에 있어서, 상기 마이크로콘트롤러는 포트(1), (2), (3)상에 상기 풀업을 가진 출력버퍼를 구비한 8051 마이크로콘트롤러임을 특징으로 하는 집적회로.
- 제1항에 있어서, 상기 디스에이블 수단은 소프트웨어 제어를 통해 구동됨을 특징으로 하는 집적회로.
- 제1항에 있어서, 상기 미약한 풀업을 가진 적어도 하나의 출력버퍼는 포트핀으로 구성됨을 특징으로 하는 집적 회로.
- 제6항에 있어서, 상기 디스에이블 수단은 소프트웨어 제어를 통해 구동되며, 상기 소프트웨어 제어는 대응하는 포트 제어레지스터 비트를 적절한 값이 되도록 상기 핀을 구성함으로써 상기 디스에이블 수단을 구동함을 특징으로 하는 집적회로.
- 마이크로콘트롤러의 출력버퍼와 연결된 미약한 풀업을 디스에이블하는 단계로 구성됨을 특징으로 하는 마이크로콘트롤러를 내장한 집적회로에 의해 파워소모를 감소시키는 방법.
- 제8항에 있어서, 상기 디스에이블 단계는 소프트웨어 제어에 의한 것임을 특징으로 하는 마이크로콘트롤러를 내장한 집적회로에 의해 파워 소모를 감소시키는 방법.
- 제8항에 있어서, 상기 디스에이블 단계는 대응하는 포트 제어레지스터 비트를 적절한 값이 되도록 상기 버퍼에 연결된 상기 핀을 구성하는 것임을 특징으로 하는 마이크로콘트롤러를 내장한 집적회로에 의해 파워소모를 감소시키는 방법.
- 제8항에 있어서, 입력모드에서 상기 풀업의 전류를 소산하기 위해 사용되는 드라이버를 제거하는 단계로 또한 구성됨을 특징으로 하는 마이크로콘트롤러를 내장한 집적회로에 의해 파워소모를 감소시키는 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US91748892A | 1992-07-21 | 1992-07-21 | |
US7/917,488 | 1992-07-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR940003263A true KR940003263A (ko) | 1994-02-21 |
Family
ID=25438863
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930013651A KR940003263A (ko) | 1992-07-21 | 1993-07-30 | 집적회로내의 마이크로콘트롤러를 구비하여 사용하는 미약한 풀업 디스에이블 방법 및 기기와 그 집적회로를 사용한 무선전화기 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5731738A (ko) |
EP (1) | EP0580337A3 (ko) |
JP (1) | JPH06195476A (ko) |
KR (1) | KR940003263A (ko) |
CN (1) | CN1059059C (ko) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5594362A (en) * | 1995-10-13 | 1997-01-14 | Seiko Communications Systems, Inc. | Gatable level-pulling circuit |
US5684411A (en) * | 1995-10-13 | 1997-11-04 | Seiko Communications Systems, Inc. | Self-configuring bus |
US5920227A (en) * | 1997-06-16 | 1999-07-06 | Advanced Micro Devices, Inc. | Zero current draw circuit for use during a bonding option |
US6115814A (en) * | 1997-11-14 | 2000-09-05 | Compaq Computer Corporation | Memory paging scheme for 8051 class microcontrollers |
DE19804841C2 (de) * | 1998-01-29 | 2000-07-20 | Nagel Ingenieurbau Gmbh | Anordnung zum Erzeugen eines physikalischen Steuersignals |
EP1098239A1 (en) * | 1999-11-02 | 2001-05-09 | Microchip Technology Inc. | Microcontroller having core logic power shutdown while maintaining input-output port integrity |
US6949240B2 (en) * | 2002-05-23 | 2005-09-27 | The Procter & Gamble Company | Tooth whitening products |
WO2006103484A1 (en) * | 2005-03-30 | 2006-10-05 | Freescale Semiconductor, Inc. | System and method for reducing power consumption |
JP5636943B2 (ja) * | 2010-12-16 | 2014-12-10 | 日本精工株式会社 | スタックオーバーフローの検出方法、プログラム、モータシステムおよび搬送装置 |
KR102251241B1 (ko) | 2013-11-29 | 2021-05-12 | 삼성전자주식회사 | 재구성 가능 프로세서의 레지스터를 제어하는 방법 및 장치와 재구성 가능 프로세서의 레지스터를 제어하는 명령어를 생성하는 방법 및 장치 |
JP6623858B2 (ja) * | 2016-03-14 | 2019-12-25 | 富士通株式会社 | 集積回路システム及び集積回路 |
CN109901041A (zh) * | 2017-12-07 | 2019-06-18 | 英业达科技有限公司 | 差分时钟信号的测试系统及其方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1540923A (en) * | 1975-12-01 | 1979-02-21 | Intel Corp | Programmable single chip mos computer |
US4306163A (en) * | 1975-12-01 | 1981-12-15 | Intel Corporation | Programmable single chip MOS computer |
US4291404A (en) * | 1979-11-20 | 1981-09-22 | Lockheed Corporation | Automatic circuit tester with improved voltage regulator |
JPS5884330A (ja) * | 1981-11-13 | 1983-05-20 | Canon Inc | マイクロプロセツサの入力回路 |
DE3369449D1 (en) * | 1982-05-07 | 1987-02-26 | Philips Electronic Associated | Data entry keyboard apparatus |
US4882506A (en) * | 1986-09-17 | 1989-11-21 | Advanced Micro Devices, Inc. | Low voltage and low power detector circuits |
US4857770A (en) * | 1988-02-29 | 1989-08-15 | Advanced Micro Devices, Inc. | Output buffer arrangement for reducing chip noise without speed penalty |
US4862015A (en) * | 1988-03-03 | 1989-08-29 | Motorola, Inc. | Constant propagation delay current reference |
US4902915A (en) * | 1988-05-25 | 1990-02-20 | Texas Instruments Incorporated | BICMOS TTL input buffer |
US4866309A (en) * | 1988-07-18 | 1989-09-12 | Western Digital Corporation | Multiplexed bus architecture for configuration sensing |
US5068545A (en) * | 1989-04-20 | 1991-11-26 | Elsag International B.V. | Digital/frequency input for industrial control applications |
EP0459247A3 (en) * | 1990-05-31 | 1992-06-24 | National Semiconductor Corporation | Event driven scanning of data input equipment using multi-input wake-up techniques |
JP2900559B2 (ja) * | 1990-08-09 | 1999-06-02 | 日本電気株式会社 | データ出力回路 |
US5099153A (en) * | 1990-08-13 | 1992-03-24 | Dallas Semiconductor Corporation | Frequency-independent monitor circuit |
US5107142A (en) * | 1990-10-29 | 1992-04-21 | Sun Microsystems, Inc. | Apparatus for minimizing the reverse bias breakdown of emitter base junction of an output transistor in a tristate bicmos driver circuit |
US5306965A (en) * | 1992-07-01 | 1994-04-26 | Hewlett-Packard Co. | Process compensating variable impedence I/O driver with feedback |
-
1993
- 1993-07-09 JP JP5169999A patent/JPH06195476A/ja active Pending
- 1993-07-13 EP EP93305450A patent/EP0580337A3/en not_active Withdrawn
- 1993-07-21 CN CN93108997A patent/CN1059059C/zh not_active Expired - Fee Related
- 1993-07-30 KR KR1019930013651A patent/KR940003263A/ko not_active Application Discontinuation
-
1994
- 1994-10-31 US US08/332,430 patent/US5731738A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH06195476A (ja) | 1994-07-15 |
EP0580337A3 (en) | 1995-12-27 |
EP0580337A2 (en) | 1994-01-26 |
CN1059059C (zh) | 2000-11-29 |
CN1083286A (zh) | 1994-03-02 |
US5731738A (en) | 1998-03-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940003263A (ko) | 집적회로내의 마이크로콘트롤러를 구비하여 사용하는 미약한 풀업 디스에이블 방법 및 기기와 그 집적회로를 사용한 무선전화기 | |
KR970022779A (ko) | 도선을 거쳐 데이터가 전달되는 동안 전력 손실을 감소시키는 회로 및 방법 | |
KR930003556A (ko) | 점진적 턴-온 특성의 cmos 구동기 | |
KR970705237A (ko) | 공급 및 인터페이스로 구성 가능한 입력/출력 버퍼(supply and interface configurable input/output buffer) | |
KR930011221A (ko) | 사용자가 프로그램할 수 있는 집적회로 디바이스 | |
JP2003133941A5 (ko) | ||
KR950013042A (ko) | 역 턴-오프장치를 포함하는 점진적으로 온되어지는 출력버퍼회로 | |
KR970031348A (ko) | 배타적 오아/노아게이트 회로 | |
KR890702142A (ko) | 백플레인 버스용 노드장치 | |
US5831453A (en) | Method and apparatus for low power data transmission | |
US5192881A (en) | Circuit which reduces noise caused by high current outputs | |
US5594362A (en) | Gatable level-pulling circuit | |
CA2473031A1 (en) | A crossbar device with reduced parasitic capacitive loading and usage of crossbar devices in reconfigurable circuits | |
JP3543364B2 (ja) | マイコンの入出力回路 | |
JP2563570B2 (ja) | セット・リセット式フリップフロップ回路 | |
ATE532265T1 (de) | Schaltungen mit verbesserter stromversorgungszurückweisung | |
KR100466540B1 (ko) | 입출력 포트 회로 | |
WO2001030580A8 (fr) | Circuit d'excitation pour reseau luminescent auto-balaye | |
JP2001237691A5 (ko) | ||
EP0608515A1 (en) | Programmable drive output buffer | |
JPH0254617A (ja) | 入出力バッファ回路 | |
JPH05206829A (ja) | 半導体集積回路装置 | |
DE60014986D1 (de) | Differenzausgangstufe für drei Zustände | |
KR100822171B1 (ko) | Tft-lcd 드라이버용 데이터필터 | |
KR970002828A (ko) | 인에이블을 가진 풀업/풀다운 양방향 데이타 입출력단회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |