KR930017207A - Mosfet 제조방법 - Google Patents

Mosfet 제조방법 Download PDF

Info

Publication number
KR930017207A
KR930017207A KR1019920000479A KR920000479A KR930017207A KR 930017207 A KR930017207 A KR 930017207A KR 1019920000479 A KR1019920000479 A KR 1019920000479A KR 920000479 A KR920000479 A KR 920000479A KR 930017207 A KR930017207 A KR 930017207A
Authority
KR
South Korea
Prior art keywords
source region
region
drain
silicon substrate
gate
Prior art date
Application number
KR1019920000479A
Other languages
English (en)
Inventor
임영
Original Assignee
문정환
금성일렉트론 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 금성일렉트론 주식회사 filed Critical 문정환
Priority to KR1019920000479A priority Critical patent/KR930017207A/ko
Publication of KR930017207A publication Critical patent/KR930017207A/ko

Links

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

본 발명에 따르면 MOSFET 제조공정에서 드레인 및 소오스영역이 형성될 실리콘 기판을 식각시킨 후에 이온주입을 실시하여 드레인 및 소오스영역을 형성시켰기 때문에 채널이 기판표면보다 아래에 형성되어 핫 케리어 효과를 예방한다.

Description

MOSFET 제조방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 MOSFET제조 공정 단면도

Claims (1)

  1. 제1도전형을 갖는 실리콘 기판위에 필드영역과 액티브영역을 한정한 후 상기 액티브영역의 소정부분에 게이트와 캡게이트 절연막을 형성하는 공정과, 게이트와 필드영역사이의 액티브영역의 상기 실리콘 기판을 소정깊이까지 식각한 후 상기 식각된 실리콘 기판내에 제1도전형과 반대되는 극성을 갖는 저농도의 제2도전형을 갖는 이온주입을 실시하여 저농도의 드레인 및 소오스영역을 형성시키는 공정과, 상기 게이트의 양측에 측벽을 형성시킨 후 상기 고농도의 드레인 및 소오스영역내에 고농도의 제2도전형을 갖는 이온주입을 실시하여 고농도의 드레인 및 소오스영역을 형성시키는 공정을 순차적으로 실시함을 특징으로 하는 MOSFET 제조방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920000479A 1992-01-15 1992-01-15 Mosfet 제조방법 KR930017207A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920000479A KR930017207A (ko) 1992-01-15 1992-01-15 Mosfet 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920000479A KR930017207A (ko) 1992-01-15 1992-01-15 Mosfet 제조방법

Publications (1)

Publication Number Publication Date
KR930017207A true KR930017207A (ko) 1993-08-30

Family

ID=65515315

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920000479A KR930017207A (ko) 1992-01-15 1992-01-15 Mosfet 제조방법

Country Status (1)

Country Link
KR (1) KR930017207A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100504546B1 (ko) * 2000-07-24 2005-08-01 주식회사 하이닉스반도체 반도체 소자의 제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100504546B1 (ko) * 2000-07-24 2005-08-01 주식회사 하이닉스반도체 반도체 소자의 제조방법

Similar Documents

Publication Publication Date Title
KR940027104A (ko) 트랜지스터 제조방법
KR960036041A (ko) 고내압 트랜지스터 및 그 제조방법
KR870000763A (ko) 반도체 장치 및 그 제조방법
KR970063780A (ko) 트랜지스터 제조방법
KR930017207A (ko) Mosfet 제조방법
KR970054438A (ko) 경사진 게이트 산화막을 갖는 전력용 모스 소자 및 그 제조 방법
KR970003685A (ko) 모스 전계 효과 트랜지스터의 제조 방법
KR940016927A (ko) 트렌치(Trench) 구조를 이용한 수직 채널을 갖는 모스트랜지스터(MOS-FET) 제조방법
KR950021269A (ko) 반도체 소자의 소오스/드레인 형성 방법
KR960026450A (ko) 반도체 소자의 mosfet 제조 방법
KR950004612A (ko) 저농도 드레인(ldd) 영역을 갖는 모스(mos) 트랜지스터 제조방법
KR950025929A (ko) 트랜지스터 제조방법
KR960009192A (ko) 디램셀의 제조방법
KR940022829A (ko) 모스(mos) 트랜지스터 제조방법
KR960019790A (ko) 박막 트랜지스터의 구조 및 제조방법
KR920007098A (ko) 절연게이트형 전계효과 트랜지스터의 제조방법
KR970018706A (ko) 반도체 장치의 구조 및 제조방법
KR930005243A (ko) 얕은 접합을 이용한 트랜지스터의 구조 및 제조방법
KR970054256A (ko) 박막 트랜지스터 및 그 제조 방법
KR930009126A (ko) Ldd형 mos 트랜지스터 제조방법
KR930018687A (ko) 반도체 소자 제조방법
KR940010382A (ko) 트랜지스터 제조방법
KR930001478A (ko) 모스패트의 구조 및 제조 방법
KR950012645A (ko) 반도체 장치의 박막 트랜지스터 제조방법
KR950024332A (ko) 반도체 소자의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application