KR930015534A - 슬립방지용 동기신호 및 클럭 공급장치 - Google Patents
슬립방지용 동기신호 및 클럭 공급장치 Download PDFInfo
- Publication number
- KR930015534A KR930015534A KR1019910022459A KR910022459A KR930015534A KR 930015534 A KR930015534 A KR 930015534A KR 1019910022459 A KR1019910022459 A KR 1019910022459A KR 910022459 A KR910022459 A KR 910022459A KR 930015534 A KR930015534 A KR 930015534A
- Authority
- KR
- South Korea
- Prior art keywords
- clock
- output
- synchronization signal
- flop
- flip
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M3/00—Automatic or semi-automatic exchanges
- H04M3/02—Calling substations, e.g. by ringing
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
본 발명은 전자교환기의 망동기에 관한 것으로서 특히 동기신호 및 클럭공급장치에 관한 것이다.
본 발명은 시스템내의 클럭 주파수를 달리 사용하는 장치등에 대한 동기장치로 사용될 수 있으며, 전전자 교환기의 스페이스 스위치 장치와 하이웨이 데이타 장치에 대한 동기 장치로 사용될 수 있는 효과가 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 회로 구성도, 제2도는 본 발명의 주요 신호간 관계를 나타내는 타이밍도.
Claims (3)
- 전자 교환기에서의 동기신호 및 클럭 공급장치에 있어서, 시스템 기본 클럭을 분주하는 클럭 분주회로(205), 상기 클럭분주회로(205)에서 출력된 클럭(/Q1)을 입력으로 클럭(Q0)을 클럭 입력단으로 입력하여 위상이 변화된 시스템 공급용 클럭(1Q)을 발생시키는 제1D플립플롭(201), 상기 클럭 분주회로(205)에서 출력된 클럭(Q3)을 입력으로 클럭(Q1)을 클럭 입력단으로 입력하여 위상이 변화된 클럭(2Q)을 발생시키는제2D플립플롭(202), 상기 제2D플립플롭의 출력인 위상이 변화된클럭(2Q)을 입력으로 상기 클럭 분주회로(205)에서 출력된 클럭(Q1)을 클럭 입력단으로 입력하여 또다른 위상이 변화된클럭(/3Q)을 발생시키는 제3D플립플롭(203), 상기 제2D플립플롭(202)의 출력과 상기 제3D플럽플롭의 출력을 각각 입력으로 하여 상기 클럭 분주회로(205)에서 출력된 클럭(Q1)의 한 주기에 동기된 동기신호를 발생시키는 제1OR 게이트(206),상기 제1OR 게이트(206)에서 출력된 동기신호를 입력으로 상기 클럭 분주회로(205)에서 출력된 클럭(Q0)을 클럭 입력단으로 입력하여 상기 제1OR 게이트(206)에서 출력원 동기신호를 위상 변화시켜 제2동기신호(4Q)를 발생시키는 제4D플립플롭(204), 및 상기 제1OR 게이트(206)에서 출력된 동기신호와 상기 클럭 분주회로(205)에서 출력된 클럭(Q1)을 각각 입력으로 하여 상기 클럭 분주회로(205)에서 출력된 클럭(Q0)의 한 주기에 동기된 제1동기신호를 발생시키는 제2OR 게이트(207)로 구성된 동기신호 및 클럭공급장치.
- 제1항에 있어서, 상기 시스템 기본클럭은 32.768MHz인 것을 특징으로 하는 동기신호 및 클럭 공급장치.
- 제1항에 있어서, 상기 제1동기신호는 16.384MHz 클럭의 한 주기에 상당하는 동기를 제공하는 8KHz이며, 상기 제2동기신호는 8.192MHz 클럭의 한 주기에 상당하는 동기를 제공하고 8KHz인 것을 특징으로 하는 동기신호 및 클럭 공급장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910022459A KR940006515B1 (ko) | 1991-12-07 | 1991-12-07 | 슬립방지용 동기신호 및 클럭 공급장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910022459A KR940006515B1 (ko) | 1991-12-07 | 1991-12-07 | 슬립방지용 동기신호 및 클럭 공급장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930015534A true KR930015534A (ko) | 1993-07-24 |
KR940006515B1 KR940006515B1 (ko) | 1994-07-21 |
Family
ID=19324398
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910022459A KR940006515B1 (ko) | 1991-12-07 | 1991-12-07 | 슬립방지용 동기신호 및 클럭 공급장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940006515B1 (ko) |
-
1991
- 1991-12-07 KR KR1019910022459A patent/KR940006515B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940006515B1 (ko) | 1994-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970031357A (ko) | 소수배 시스템에 있어서 클록 동기 체계(clock synchronization scheme for fractional multiplication systems) | |
KR960700568A (ko) | 무지터 위상동기루프 주파수합성용 재트리거형 발진기 | |
KR100245077B1 (ko) | 반도체 메모리 소자의 딜레이 루프 럭크 회로 | |
KR910001964A (ko) | 상관 슬리버 래치 | |
KR930015534A (ko) | 슬립방지용 동기신호 및 클럭 공급장치 | |
SE9301327D0 (sv) | Sammansatt klocksignal | |
US4521897A (en) | Apparatus for synchronizing the operation of master and slave counters | |
KR960012943A (ko) | 동기 회로 | |
KR970004925A (ko) | 디지탈 교환기의 동기 클럭 제어회로 | |
SU1290282A1 (ru) | Устройство дл синхронизации вычислительной системы | |
KR0182703B1 (ko) | 프로세서와 디바이스간의 타임 슬롯 스위치의 프레임 동기 발생회로 | |
KR200212537Y1 (ko) | 프레임 펄스와 클럭신호의 동기화 장치 | |
KR950002510A (ko) | 전자식 교환기의 가입자 보드 제어용 직렬 인터페이스 회로 | |
KR960043935A (ko) | 교환시스템의 망동기제어를 위한 클럭수신회로 | |
KR100234318B1 (ko) | 필드 신호 발생장치 | |
KR910008966A (ko) | 수평 동기 펄스 측정 회로 | |
KR980006918A (ko) | 50% 듀티 사이클 데이타 발생기(50% Duty Cycle Data Generator) | |
JPH03192923A (ja) | クロック発生回路 | |
KR930015910A (ko) | 전전자 교환기의 동기 클럭 분배 장치 | |
KR970005112Y1 (ko) | 위상동기장치 | |
KR920005168B1 (ko) | 이중화 동기회로 | |
KR960009398A (ko) | 동기식 클럭 발생회로 | |
JP2745775B2 (ja) | 同期動作適合測定装置 | |
KR930004419B1 (ko) | 합성클럭 발생회로 | |
JPH0336812A (ja) | 同期回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070702 Year of fee payment: 14 |
|
LAPS | Lapse due to unpaid annual fee |