KR950002510A - 전자식 교환기의 가입자 보드 제어용 직렬 인터페이스 회로 - Google Patents

전자식 교환기의 가입자 보드 제어용 직렬 인터페이스 회로 Download PDF

Info

Publication number
KR950002510A
KR950002510A KR1019930012068A KR930012068A KR950002510A KR 950002510 A KR950002510 A KR 950002510A KR 1019930012068 A KR1019930012068 A KR 1019930012068A KR 930012068 A KR930012068 A KR 930012068A KR 950002510 A KR950002510 A KR 950002510A
Authority
KR
South Korea
Prior art keywords
clock
transmission
serial interface
subscriber board
electronic exchange
Prior art date
Application number
KR1019930012068A
Other languages
English (en)
Other versions
KR960009534B1 (en
Inventor
김상중
Original Assignee
서두칠
대우전자부품 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서두칠, 대우전자부품 주식회사 filed Critical 서두칠
Priority to KR93012068A priority Critical patent/KR960009534B1/ko
Publication of KR950002510A publication Critical patent/KR950002510A/ko
Application granted granted Critical
Publication of KR960009534B1 publication Critical patent/KR960009534B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/10Distribution of clock signals, e.g. skew

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Devices For Supply Of Signal Current (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 전자식 교환기의 가입자 보드 제어를 위한 직렬 인터페이스로써 교환기의 데이타 통신에 사용되는 통신 회선을 통하여 주처리 장치와 정보를 교환할 수 있도록 해당 데이타의 동기를 취하여서 효과적으로 제어할 수 있도록 한 전자식 교환기의 가입자 보드 제어를 위한 직렬 인터페이스 회로에 관한 것으로, 본 발명은 카운터와 카운터 제어부, 전송 동기 파형을 발생시키는 수단과 전송기파형을 기준 클럭과 조합하여 전송 클럭 펄스와 수신 클럭 펄스를 발생시키는 발생수단, 송수신수단으로 구성되어서 카운터와 카운터 제어부로 필요한 전송동기 신호를 발생하게 하고 직병렬 변환칩으로부터의 기준 클럭에 전송 동기신호를 조합한 클럭을 입력하게 하므로써 동기된 인터페이스를 간단하게 구현할 수 있는 발명이다.

Description

전자식 교환기의 가입자 보드 제어용 직렬 인터페이스 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 고안이 포함된 인터페이스회로의 개략적인 구성을 보인 블럭도이다.

Claims (1)

  1. 소정의 주파수 클럭을 발생시키는 클럭 발생부(20), 상기 클럭 발생부(20)로부터의 클럭을 이분주하여 기준 클럭을 출력하는 제1이분주기(30), 상기 이분주된 클럭을 재차 이분주하는 제2분주기(40), 이 분주된 클럭과 프로세서(10)의 제어 신호를 정합하여 스타트 펄스를 출력하는 시작 신호 동기부(50), 상기 스타트 펄스와 제1이분주기(30)로부터출력되는 기준 클럭을 논리곱하여 송수신용 클럭 펄스를 발생시키는 전송 동기 신호 발생부(60), 상기 클럭 펄스의 입력에 따라 송수신용 제어신호를 출력하는 송수신 제어부(70, 80), 상기 송수신 제어 신호를 인에이블신호로 프로세서(10)의데이터 저장 수단으로부터 데이터를 인터페이스하는 수단인 송수신부(100, 110)로 구성되는 것을 특징으로 하는 전자식 교환기의 가입자 보드 제어용 직렬 인터페이스 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR93012068A 1993-06-30 1993-06-30 Serial interface circuit for controlling subscriber's board in full electronics exchange KR960009534B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR93012068A KR960009534B1 (en) 1993-06-30 1993-06-30 Serial interface circuit for controlling subscriber's board in full electronics exchange

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR93012068A KR960009534B1 (en) 1993-06-30 1993-06-30 Serial interface circuit for controlling subscriber's board in full electronics exchange

Publications (2)

Publication Number Publication Date
KR950002510A true KR950002510A (ko) 1995-01-04
KR960009534B1 KR960009534B1 (en) 1996-07-20

Family

ID=19358306

Family Applications (1)

Application Number Title Priority Date Filing Date
KR93012068A KR960009534B1 (en) 1993-06-30 1993-06-30 Serial interface circuit for controlling subscriber's board in full electronics exchange

Country Status (1)

Country Link
KR (1) KR960009534B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990020368A (ko) * 1997-08-30 1999-03-25 윤종용 사설교환시스템에서 독립 구동형 인터페이스 장치
KR100288752B1 (ko) * 1998-09-23 2001-05-02 윤종용 가입자 보드와 가입자 제어 인터페이스 보드간의 정합장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990020368A (ko) * 1997-08-30 1999-03-25 윤종용 사설교환시스템에서 독립 구동형 인터페이스 장치
KR100288752B1 (ko) * 1998-09-23 2001-05-02 윤종용 가입자 보드와 가입자 제어 인터페이스 보드간의 정합장치

Also Published As

Publication number Publication date
KR960009534B1 (en) 1996-07-20

Similar Documents

Publication Publication Date Title
KR930017294A (ko) 직렬 입력신호의 동기회로
CA2131104A1 (en) Signal Processing Device Having PLL Circuits
CA2084364A1 (en) Synchronous circuit
US10389515B1 (en) Integrated circuit, multi-channel transmission apparatus and signal transmission method thereof
US20050156649A1 (en) Apparatus and method for generating clock signal
KR950002510A (ko) 전자식 교환기의 가입자 보드 제어용 직렬 인터페이스 회로
KR920022719A (ko) 모뎀과 터미날 사이의 데이타 전송율을 변화시킬 수 있는 데이타 전송 시스템
KR970007781A (ko) Lcd 구동용 타이밍 발생기
KR940006515B1 (ko) 슬립방지용 동기신호 및 클럭 공급장치
JPH0514337A (ja) デイジタル信号送受信回路
KR920008283B1 (ko) 컴퓨터 시스템간 데이타 전송을 위한 장치
KR100241765B1 (ko) Atm방식의 통신에서 고유번호 생성장치
KR0182703B1 (ko) 프로세서와 디바이스간의 타임 슬롯 스위치의 프레임 동기 발생회로
KR940027301A (ko) 클럭의 동기 신호 발생회로
SE9501176D0 (sv) Anordning och förfarande vid en integrerad krets
KR960015264A (ko) 마스터/슬레이브 보드간의 직렬데이타 송수신 장치 및 방법
KR920003722A (ko) 교환시스템의 외부 프레임 동기회로
KR20030064524A (ko) 데이터 전송의 타이밍 동기 회로
KR970056530A (ko) 인터페이스
KR960003172A (ko) 데이타 통신시스템의 동기화 회로
JPH04239833A (ja) 中継器のタイミング発生装置
KR980011455A (ko) 신호 처리 장치
KR970055923A (ko) 개인통신용 단말기의 타임슬롯 동기신호 발생장치
JPS63310246A (ja) エラ−挿入回路
KR980007175A (ko) 프로세서와 디바이스간의 타임 슬롯 스위치의 데이터 정합 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee