KR930008704A - 매트릭스 엘이디 모듈 구동장치 - Google Patents

매트릭스 엘이디 모듈 구동장치 Download PDF

Info

Publication number
KR930008704A
KR930008704A KR1019910017482A KR910017482A KR930008704A KR 930008704 A KR930008704 A KR 930008704A KR 1019910017482 A KR1019910017482 A KR 1019910017482A KR 910017482 A KR910017482 A KR 910017482A KR 930008704 A KR930008704 A KR 930008704A
Authority
KR
South Korea
Prior art keywords
address
counter
scroll
led module
output
Prior art date
Application number
KR1019910017482A
Other languages
English (en)
Other versions
KR940002292B1 (ko
Inventor
박동희
Original Assignee
이희종
금성산전 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이희종, 금성산전 주식회사 filed Critical 이희종
Priority to KR1019910017482A priority Critical patent/KR940002292B1/ko
Publication of KR930008704A publication Critical patent/KR930008704A/ko
Application granted granted Critical
Publication of KR940002292B1 publication Critical patent/KR940002292B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명은 매트릭스 LED 모듈 구동장치에 관한 것으로, 데이터 전송을 직렬데이타로 전송시켜 LED 모듈을 구동시킴과 아울러 좌,우스크롤 제어를 하도록 하기 위한 것이다.
화면의 표시시작 및 끝위치를 래치시켜 좌,우스크롤 신호의 업/다운카운트에 따라 위치를 좌,우로 이동시키는 스크롤 제어부와, 시스템 클럭을 분주시켜 동기에 맞추고, 칼라를 순차적 선택시켜 동시에 전송할 수 있게 하면서 상기 스크롤 제어부의 출력어드레스와 라인지정어드레스를 발생하는 어드레스 발생부와, 그 어드레스 발생부의 초기화 제어를 하는 모듈지정부와 스크롤제어 및 모듈지정부의 제어에 따라 레치인에이블 신호를 발생하는 래치 인에이블신호 발생부와, 어드레스 발생부의 제어에 따른 메모리의 어드레스를 직렬 데이터로 변환시켜 직-병렬 변환드라이버를 구비한 매트릭스 LED 모듈에 전송하는 병렬-직렬 변환부로 구성된다.

Description

매트릭스 엘이디 모듈 구성장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2 도는 본 발명에 따른 매트릭스 엘이디 모듈 구동장치,
제 3 도 ㈎ 내지 ㈒는 제 2 도에 따른 타이밍도.

Claims (5)

  1. 좌,우 인에이블 신호에 의해 동작하고 좌,우스크롤 신호를 업/다운 카운트하여 래치된 초기 어드레스를 좌,우로 쉬프트시킴으로서 좌,우스크롤 제어하는 스크롤제어부(11)와, 시스템클럭(CLK)을 분주시켜 2진 카운트함과 아울러 상기 스크롤제어부(11)의 출력어드레스를 로드한후 2진카운터에 의해 메모리 어드레스를 지정하는 어드레스발생부(12)와, 그 어드레스 발생부(12)와 동기되게 카운트하여 매트릭스 LED 모듈을 수평라인별로 어드레스 제어하도록 상기어드레스 발생부(12)를 제어하는 기본모듈 지정부(13)와, 상기 스크롤제어부(11)의 스크롤제어 업/다운 카운트에 의해 래치 인에이블 시점을 변경하면서 상기 모듈지정부(13)의 주기에 의해 LED 모듈 드라이브의 래치 인에이블 신호를 발생하는 래치 인에이블신호발생부(14)와, 표시데이타를 저장한 후 상기 어드레스 발생부(12)의 제어에 의해 해당 어드레스의 표시데이타를 병렬데이타로 출력하는 표시데이타 메모리(15)와, 그 표시데이타 메모리(15)의 출력데이타를 직렬데이타로 변환시켜 직렬-병렬 변환드라이브를 구비한 매트릭스 LED 모듈(17)에 전송하는 병렬-직렬 변환부(16)로 구성된 것을 특징으로 하는 매트릭스 엘이디 모듈 구동장치.
  2. 제 1항에 있어서, 스크롤 제어부 (11)는 좌,우스크롤 신호를 업/다운 카운터(CT7)와, 화면의 시작 및 끝 어드레스를 저장하는 래치(L2),(L1)와, 상기 업/다운 카운터(CT7)의 리플클럭신호를 클럭으로 인가받아 상기 래치(L2)의 상위 어드레스를 업/다운 카운트하는 업/다운카운터(CT5)와, 상기 래치(L1)의 출력과 상기 업/다운 카운터(CT5),(CT6)의 출력을 동등비교하여 그 업/다운카운터(CT5),(CT6)의 로드제어를 비교하는 비교기(C1)구성하여 된 것을 특징으로 하는 매트릭스 엘이디 모듈 구동장치.
  3. 제 1항에 있어서, 어드레스 발생부 (12)는 시스템 클럭(CLK)을 분주기(D1)를 통해 입력받아 2분주하는 플립플롭(F1),(F2)과, 그 플립플롭(F2)의 반전출력(Q)을 클럭으로 인가받아 스크롤제어부(11)의 하위 어드레스 출력을 2진카운트하는 2진카운터(CT4) 및 상위 어드레스 출력을 2진카운트하는 2진카운터(CT3)와, 라인 지정어드레스를 카운트하는 2진카운터(CT2)와, 그 2진카운터(CT2)의 라인어드레스를 래치시켜 전송하는 래치(L3)와, 그 2진카운터(CT2)의 리플캐리신호(RCO)를 클럭으로 인가받아 2진카운트하여 상기 스크롤제어부(11)의 클럭신호로 인가하는 2진카운터(CT9)와, 상기 2진카운터(CT4)의 리플캐리신호를 지연시켜 상기 2진카운터(CT3)의 인에이블신호로 인가하는 지연기(D3)로 구성된 것을 특징으로 하는 매트릭스 엘이디 모듈 구동장치.
  4. 제 1항에 있어서, 모듈 지정부(13)는 상기 어드레스 발생부(12)의 클럭을 모듈수에 따른 카운트를 하는 BCD 카운트(CT1), 그 BCD 카운트 (CT1)의 리플캐리신호를 지연시켜 상기 어드레스 발생부(13)의 어드레스 라인지정 카운트 인에이블 및 화소지정 어드레스 초기값 로스제어를 하는 지연기(D2)와, 그 지연기(D2)의 출력과 좌우 인에이블 신호를 낸드조합하여 상기 BCD 카운터(CT1)의 클리어신호로 인가하는 낸드게이트(NAND1)로 구성된 것을 특징으로 하는 매트릭스 엘이디 모듈 구동장치.
  5. 제 1항에 있어서, 래치 인에이블 신호발생부(14)는 시스템 클럭을 2진카운트하는 2진카운터(CT8)와, 그 2진카운터(CT8)의 출력과 스크롤 제어부(11)의 업/다운 카운터(CT7)의 출력을 동등비교하는 비교기(C2)와, 그 비교기(C2)의 출력과 모듈지정부(13)의 BCD 카운터(CT1)의 리플캐리신호를 앤드조합하여 래치 인에이블 신호로 전송하는 앤드게이트(NAD1)로 구성된 것을 특징으로 하는 매트릭스 엘이디 모듈 구동장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910017482A 1991-10-05 1991-10-05 매트릭스 엘이디 모듈 구동장치 KR940002292B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910017482A KR940002292B1 (ko) 1991-10-05 1991-10-05 매트릭스 엘이디 모듈 구동장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910017482A KR940002292B1 (ko) 1991-10-05 1991-10-05 매트릭스 엘이디 모듈 구동장치

Publications (2)

Publication Number Publication Date
KR930008704A true KR930008704A (ko) 1993-05-21
KR940002292B1 KR940002292B1 (ko) 1994-03-21

Family

ID=19320840

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910017482A KR940002292B1 (ko) 1991-10-05 1991-10-05 매트릭스 엘이디 모듈 구동장치

Country Status (1)

Country Link
KR (1) KR940002292B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001018779A1 (en) * 1999-09-06 2001-03-15 C. I. Brain Co., Limited Led display device and control method therefor
KR100777018B1 (ko) * 2007-07-30 2007-11-16 (주)대륙아이티에스 전광판 제어장치 및 제어방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100670581B1 (ko) 2005-02-18 2007-01-17 삼성전자주식회사 Led구동장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001018779A1 (en) * 1999-09-06 2001-03-15 C. I. Brain Co., Limited Led display device and control method therefor
KR100777018B1 (ko) * 2007-07-30 2007-11-16 (주)대륙아이티에스 전광판 제어장치 및 제어방법

Also Published As

Publication number Publication date
KR940002292B1 (ko) 1994-03-21

Similar Documents

Publication Publication Date Title
US7016237B2 (en) Data input circuit and method for synchronous semiconductor memory device
KR940003178A (ko) 펄스발생회로
KR930008704A (ko) 매트릭스 엘이디 모듈 구동장치
KR20020086197A (ko) 동기형 반도체 메모리 장치의 데이터 입력회로 및 데이터입력 방법
EP2163998B1 (en) Cooperation circuit
KR102638793B1 (ko) 반도체장치
KR960043073A (ko) 반도체 시험 장치에 있어서의 주기 발생 회로
KR930011547A (ko) 메모리를 이용한 dtmf신호 발생기
KR930004860B1 (ko) Pcm/adpcm 데이터 상호 변환장치
SU1649676A1 (ru) Преобразователь кодов
US6553088B1 (en) Digital delay phase locked loop
KR950002610Y1 (ko) 엘이디 모듈표시 상.하 스크롤 회로
JP3640010B2 (ja) 駆動波形の発生回路
JP2000275308A (ja) 半導体試験装置の試験パターン発生装置
KR20240029820A (ko) 입력 클락 신호의 주파수에 따라 동작 상태가 변경되는 반도체 메모리 장치
JPH036581U (ko)
KR890005371B1 (ko) 디지탈 식 전자 교환기의 톤 제너레이터
JPS6337377A (ja) 表示制御装置
JPS61173543A (ja) アラ−ム情報転送装置
SU1259260A1 (ru) Устройство управлени выборкой команд
KR930006540A (ko) 승산 회로의 부분 승수 선택 회로
KR0137087Y1 (ko) 상호 신호 변환 장치
SU1716497A1 (ru) Генератор логико-динамического теста
KR970024666A (ko) 피씨엠 데이타 지연회로
JPS60117286A (ja) 映像表示制御装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041209

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee