KR930006516B1 - 데이타 처리시스템 - Google Patents

데이타 처리시스템 Download PDF

Info

Publication number
KR930006516B1
KR930006516B1 KR1019880011424A KR880011424A KR930006516B1 KR 930006516 B1 KR930006516 B1 KR 930006516B1 KR 1019880011424 A KR1019880011424 A KR 1019880011424A KR 880011424 A KR880011424 A KR 880011424A KR 930006516 B1 KR930006516 B1 KR 930006516B1
Authority
KR
South Korea
Prior art keywords
signal
interrupt
processor
coupled
command
Prior art date
Application number
KR1019880011424A
Other languages
English (en)
Other versions
KR890005607A (ko
Inventor
마이클디ㆍ스미스
에이ㆍ레메이 리차드
Original Assignee
허니웰뷸 인코오포레이티드
루이스피ㆍ엘빈저
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 허니웰뷸 인코오포레이티드, 루이스피ㆍ엘빈저 filed Critical 허니웰뷸 인코오포레이티드
Publication of KR890005607A publication Critical patent/KR890005607A/ko
Application granted granted Critical
Publication of KR930006516B1 publication Critical patent/KR930006516B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • G06F13/26Handling requests for interconnection or transfer for access to input/output bus using interrupt with priority control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Multi Processors (AREA)

Abstract

내용 없음.

Description

데이타 처리시스템
제1도는 비소유성(non-proprietary)서브시스템의 상세한 논리 블럭을 포함하는 전체 시스템을 도시한 블럭선도.
제2도는 시스템버스를 통해 전송된 몇몇 명령포맷을 도시한 도면.
제3도는 우선순위 인터럽트를 처리하는 상세한 로직을 도시한 도면.
제4도는 본 발명의 사용에 대한 일예를 도시한 순서도.
* 도면의 주요부분에 대한 부호의 설명
1 : 데이타 처리시스템 2 : 중앙처리장치(CPU)
3 : 비소유성 서브시스템(NPE) 4 : 과학적처리장치(SPU)
10 : 메모리 관리장치(MMU) 12 : 메모리 참조장치(MRU)
28 : 로컬메모리 30 : 리모우트메모리
32 : 시스템 관리설비(SMF) 34 : 선택적 프로세서
36 : 선택적 주변 서브시스템 38 : 우선순위 인터럽트 로직
본 발명은 데이타 처리시스템에 관한 것으로서, 보다 구체적으로는 마이크로 프로세서의 인터럽트 능력을 확장시키기 위한 장치에 관한 것이다.
마이크로 프로세서는 통상 제한된 레벨의 우선순위 인터럽트를 억셉트할 수 있다. 일예로서는 7개의 인터럽트 우선순위 레벨을 갖는 모터로라사의 68020형 32비트 마이크로 프로세서를 들 수 있는데, 그중 레벨 7은 최상위 우선순위이고, 레벨 0은 인터럽트가 전혀 요구되지 않는 것을 나타낸다.
Prentice-Hall Inc. 사에 의해 발행된 "MC 68020형 32비트 마이트로 스로세서에 관한 사용자 매뉴얼 "제2집"에서 개시된 바와같이, 마이크로 프로세서가 인터럽팅 장치로 부터의 벡터번호를 추출하여 어드레스 버스의 핀 A1-A3 상에서 인식되는 인터럽트의 레벨번호를 표시하도록 하기 위해 인터럽트용 예외 처리가 실행된다. 만일 벡터번호가 인터럽팅 장치에 의해 발생되지 않으면, 외부 로직이 작동 벡터링을 요구하며 프로세서는 인터럽트 라벨번호에 의해 결정되는 벡터번호를 내부적으로 발생시킨다.
그러나, 다수의 프로세서와 대다수의 주변 서브시스템을 가진 데이타 처리시스템에 있어서는 우선순위 인터럽트의 레벨이 너무나 제한적으로 제공된다.
따라서, 보다 많은 우선순위 인터럽트 레벨을 가진 개선된 테이타 처리시스템을 제공하고자 하는 것이 본발명의 목적이다.
데이타 처리시스템은 시스템버스에 모두 공통으로 결합된 다수의 서브시스템을 포함하는테, 이들 서브시스템은 통상의 서브시스템으로 이루어지며 아울러 비소유성 서브시스템(NPE)을 포함한다. 이 비소유성 서브시스템은 비소유성 응용소프트웨어를 실행한다.
상기 NPE는 또한 다른 서브시스템으로 부터의 명령을 인터럽트한다. 이들 명령은 요구중인 서브시스템의 채널번호를 나타내는 NPE의 채널번호와 그리고 NPE가 수행하는 동작을 기술하는 기능코드를 포함한다. 또, 상기 NPE는 인터럽팅 장치의 체널번호를 기억나는 인터럽트 식별 레지스터 IIR을 포함한다. 상기 한 명령을 수신하게 되면, NPE 내의 중앙처리장치(CPU)는 보다 높은 우선순위 명령을 실행하지 않은 경우를 인식하게 되는 우선순위 요구를 수신한다.
상기 CPU에 의해 명령이 인식되는 경우, IIR내에 기억되는 채널번호가 인터럽트 백터에레이 랜덤 액세스 메모리(RAM)의 입력 어드레스 단자에 인가된다. 이러한 RAM은 각각의 채널번호에 대응하는 각각의 기억장소에 8비트 옵셋벡터를 기억시킨다.
예외 벡터 테이블은 요구되는 인터럽트를 처리하기 위해 인터럽트 루틴의 어드레스를 개시하는 포인터를 기억하고 있다. 또, 상기 CPU에 의해 공급된 베이스 어드레스는 예외 벡터 테이블내의 포인터를 위치시키기 위해 옵셋 벡터값의 4배로 가산된다. 이러한 포인터는 인터럽트 루틴의 개시 어드레스이다.
이하, 첨부한 도면과 관련한 다음의 설명으로부터, 본 발명의 방법이 어떻게 수행되고 또 본 발명의 장치는 어떻게 구성되며 그리고 그 동작은 어떻게 이루어지는지를 가장 잘 이해할 수 있을 것이다.
제1도는 시스템버스(16)에 모두 공통 결합된 시스템 관리설비(SMF)(32), 다수의 선택적 프로세서(34), 리모우트 메모리(30), 다수의 선택적 주변 서브시스템(36) 및 비소유성 서브시스템(3)을 포함하는 데이타 처리시스템(1)의 블럭선도를 도시한 것이다. SMF(32)는 전체 데이타 처리시스템(1)의 개시 및 중도 제어를 제공한다. 또, 리모우트 메모리(30), 선택적 프로세서(34) 및 선택적 주변 서브시스템(36)은 통상의 동작을 한다.
플랫폼 시스템군을 제공하는 비소유성 시스템(NPE)(3)은 그 위에 비소유성 작동 시스템이 포트될 수 있다. 이것은 시스템 제조자로 하여금 비사용 응용 소프트웨어를 데이타 처리시스템(1)을 형성하는 다른 통상의 서브시스템의 표준 소프트웨어와 광범위하게 결합시켜 "원하는 결과"를 얻을 수 있게 한다.
이 NPE(3)은 어드레스버스(6) 및 데이타버스(8)에 모두 공통으로 결할된 중앙처리장치(CPU)(2), 과학적 처리장치(SPU)(4), 메모리 관리장치(MMU)(10) 및 비메모리 참조장치(14)를 포함한다. 이 메모리 참조장치(MRU)(12)는 물리적 어드레스버스(18)에 의해 데이타버스(8) 및 MMU(10)에 결합된다. 로컬 메모리(28)는 데이타버스(24) 및 어드레스버스(26)를 통해 MRU(12)에 결합된다. 상기 MRU(12) 및 NMRU(14)는 시스템버스(16)에 둘다 결합된다.
CPU(2)는 통상 어드레스버스(6)를 통해 32개의 어드레스 신호를 발생시키고, 또 데이타버스(8)를 통해 32개의 데이타 신호를 수신하거나 혹은 발생시키며 다수의 제어선을 갖는 모터로라 68020사의 마이크로프로 세서이다. 상기 SPU(4)는 통상 모터로라 68881형의 부동점 코프로세서(floating point coprocessor)이다. SPU(4) 및 CPU(2)는 부동점 명령의 실행을 위해 협동한다. 그리고, CPU(2)는 명령을 추출 및 해독하고, 유효어드레스를 계산하며, 또 오페란드 참조부를 개시시킨다. 이어서, SPU(4)가 명령들을 실행한다.
우선순위 인터럽트로직(38)은 시스템버스(16)에서 수신된 인터럽트 명령을 처리한다.
MMU(10)는 어드레스버스(6)를 통해 CPU(2)로 부터 논리 어드레스들을 수신하여버스(18)를 통해 전송하기 위한 물리적 어드레스를 발생시키는 통상의 모토로라 6885l페이징 메모리 관리장치이다.
MRU(12)는 MMU(10) 및 시스템버스(16)로 부터 물리적 어드레스를 수신하여, 로컬 메모리(28)나 혹은 리모우트 메모리(30)의 기억장소가 어드레스 되었는지의 여부를 결정한다. 트랜잭션이 로컬 메모리의 라이트이면, MRU(12)는 패리티를 CPU(2)로 부터 수신된 각각의 데이타 바이트에 어팬드(append)하여 그것을 로컬 메모리(28)내의 어드레스된 기억장소에 기억시킨다.
또, 트랜잭션이 로컬 메모리의 리이드이면, MRU(12)는 데이타를 어드레스된 기억장소로 부터 액세스하여 적절한 패리티 체크를 수행하고, 그 데이타를 요구중인 CPU(2)나 SPU(4) 또는 시스템버스(16)에 로우트한다.
트랜잭션이 리모우트 메모리(30)에 관계되는 경우, MRU(12)는 라이트 동작동안 시스템버스(16)상의 어드레스, 제어 및 데이타 정보를 리모우트 메모리(30)에 전송한다. 리이드 동작동안에는, 상기 MRU(12)가 시스템버스(16)상의 어드레스 및 제어정보를 전송한다. 이러한 경우에는 데이타 정보(채널번호)가 전송장치를 식별한다. 그러므로, 제2의
Figure kpo00001
버스사이클 동안의 응답명령은 요구되는 데이타는 물론 요구장치의 어드레스 및 채널번호를 MMU(10)및 MRU(12)는 8비트, 16비트, 24비트 및 32비트폭 트랜잭션(1,2,3 및 4바이트)을 제공한다.
NMRU(14)는 내부 NPE(3)(로컬) 비메모리 명령을 포함하는 모든 비메모리 명령과 시스템버스(16)(리모우트) 상의 모든 비메모리 명령을 제어한다. 로컬 비메모리 명령은 프로그래머가 사용할 수 있는 다수의 레지스터를 만든다. 리모우트 비메모리 명령은 프로그래머가 시스템버스(16)에 결합된 제어기내의 다수의 레지스터를 사용할 수 있게 한다.
제2도는 통상의 몇몇 비메모리 명령포맷을 도시한 것이다.
시스템버스(16)에 결합된 하나의 서브시스템에서 시스템버스(16)에 결합된 다른 서브시스템으로 데이타를 전송하는 시스템버스(16)에 결합된 다른 서브시스템으로 데이타를 전송하는 출력명령은 어드레스버스(16-2)의 비트위치 8 내지 17내의 수신 서브시스템의 채널번호, 어드레스버스(16-2) 비트위치 18 내지 23내의 기능코드 및 데이타버스(16-4)의 비트위치 0 내지 31내의 데이타를 포함한다. 제어버스(16-6)상의 제어신호 중에는 메모리(30)의 명령이 아닌것을 가리키는 메모리참조 신호 BSMREF와, 사전명령에 응답하지 않는 것을 나타내는 제2의
Figure kpo00002
버스사이클 신호 BSSHBC가 있다. 각각의 서브시스템은 그것의 단일 채널번호에 응답한다. 또, 상기 기능코드는 수신서브 시스템이 수행하는 동작을 나타낸다.
또한 그 입력응답을 갖는 입력명이 도시되어 있다. 데이타버스(16-4) 비트위치 O-9는 전송 서브시스템의 채널번호를 특정한다. 이러찬 채널번호는 어드레스버스(16-2) 비트위치 8 내지 17내의 입력응답 명령으로 나타난다. 또 신호 BSSHBC는 사전 입력명령에 대한 응답을 나타낸다.
인터럽트 명령은 본 발명의 소자에 의해 처리된다. 이러한 명령은 NPE(3)의 채널번호 16진수 OF와 기능코드 16진수 03을 포함한다. 데이타버스(16-4)는 서브시스템내의 인터럽팅 서브시스템의 채널번호 및 인터럽트 레벨을 포함한다.
NPE(3)는 그것의 인터럽트 레벨이 CPU(2)에 의해 실행되는 프로그램의 현재 레벨보다 더 큰 경우 이러한 인터럽트를 처리한다.
제3도를 참조하면, 시스템버스(16)상의 모든 명령이 NPE(3)에 의해 수신된다. 어드레스버스(16-2)와 구동기 (66)를 통해 수신되는 채널번호 신호 BSAD 8 내지 17은 로직(76)에 인가된다. 상기 NPE(3)의 채널번호는 스위치들(도시되지 않음)에 의해 세트된다. 또한, 제어신호 BSSHBC 및 BSMREF는 제어버스(16-6) 및 구동기(78)를 통해 로직(76)에 인가된다. 만인 신호 BSAD 10 내지 17이 16진수 OF의 채널번호를 나타내면, 신호 ITSAME가 로우 레벨로 된다. 이어서 만일 신호 BSAD 8, BSAD 9, BSMREF 및 BSSHBC가 모두 로우레벨이면, 신호 CPINTF가 발생된다. 신호 CPINTF는 인터럽트 식별 레지스터(IIR)(54)의 클럭입력으로 인가되어, 데이타버스(16-4) 및 구동기(68)를 통해 데이타 신호 BSDT 0 내지 15를 기억함과 아울러 어드레스 신호 BSAD 16 내지 23을 기억한다. 어드레스 신호 BSAD 16 내지 23은 기능코드 16진수 03 및 2개의 하위비트 채널번호를 포함한다. 신호 BSDT 0 내지 9는 소스 서브시스템이나 혹은 서브시스템내의 장치를 특정하고, 신호 BSDT 10 내지 15는 소스의 인터럽트 레벨을 특정한다.
로직(76)은 또한 신호명에 따라 수평라인으로 표시된 바와같이 로우 레벨일 때 액티브 상태인 신호
Figure kpo00003
을 발생시킨다. 신호
Figure kpo00004
는 버스 긍정응답 신호
Figure kpo00005
가 로우레벨로 될 때까지 액티브 상태를 유지한다. 또 신호
Figure kpo00006
은 그것이 CPU(2)에 액세스 하기 위한 다른 상위 우선순위 요구와 경합하는 장소인 프로그래머블 어레이로직 (PAL)(70)에 인가된다. 최상위 우선순위(7)는 로우레벨일때 절박한 전력결합을 나타내는 신호
Figure kpo00007
로 주어진다.
다음의 최상위 우선순위(5)는 로우레벨일때 계산 타이머가 프리세트 값으로 카운트다운 되는 것을 나타내는 신호
Figure kpo00008
로 주어진다. 그 다음의 최상위 우선순위(5)는 실시간 클럭이 프리세트 값에 도달되는 것을 나타내는 신호
Figure kpo00009
로 주어진다. 또, 그 다음의 최상위 우선순위(3)는 NPE(3)내에 플러그 되는 선택적 유닛이 인터럽트를 요구하고 있다는 것을 나타내는 신호
Figure kpo00010
로 주어진다.
최하위 우선순위(1)는 CPU(2)에 인가되는 신호
Figure kpo00011
로우레벨,
Figure kpo00012
로우레벨 및
Figure kpo00013
하이레벨을 발생시키는 신호
Figure kpo00014
로 주어진다. 만일 CPU(2)가 상위 우선순위 명령을 처리하지 않으면, 그것은 이러한 명령을 PAL(72) 신호 FCODE 0 내지 2에 인가하고 또한 인터럽트 긍정응답 신호
Figure kpo00015
의 로우레벨을 발생시키기 위해 모두 하이레벨인 어드레스 신호(CPLA 12 내지 15)로 인가함으로써 인식한다. CPU(2)는 또한 신호
Figure kpo00016
를 발생시키기 위해 어드레스 스트로브 신호
Figure kpo00017
를 발생시킨다.
신호
Figure kpo00018
와 마찬가지로 신호
Figure kpo00019
및 CPPA 28 내지 30도 신호
Figure kpo00020
의 로우레벨이 되도 록 PAL(74)인가되어, 신호
Figure kpo00021
을 하이레벨로 되게 한다.
이제 인터럽트 명령은 CPU(2)에 액세스한다. 신호
Figure kpo00022
는 IIR 레지스터(54)의 출력 인에이블 신호
Figure kpo00023
를 발생시키도록 로직(64)에 인가된다. 이어서, 래지스터 IIR(54)에 기억되는 채널번호 신호 CPDT 16-25는 데이타버스(8)를 통해 인터럽트 백터 디스플레이의 입력 어드레스 단자 및 랜덤 액세스 메모리(52)와 그리고 멀티플렉서(MUX)(50)에 인가된다. RAM(52)은 벡터를 기억하는 2개의 1024×4비트 랜덤 액세스 메모리들로 이루어진다. 이들 벡터의 기능은 제4와 관련하여 설명한다. 상기 MUX(50)에 인가되는 신호
Figure kpo00024
의 로우레벨은 RAM(52)의 리이드동작동안 데이타버스 신호 CPDT 16 내지 25를 선택하고, 또 신호 CPINTA의 하이레벨은 RAM(52)의 라이트 동작동안 어드레스버스(16)의 신호 CPLA 8 내지 17를 선택한다.
RAM(52)는 신호 ENVECR의 로우레벨에 의해 인에이블 된다. 이 신호 ENVECR은 로우드 RAM 신호 LDVECR나 혹은 리이드 RAM 신호 RDVECR나 신호 CPINTA중 어느 하나의 신호와, 그리고 물리적 어드레스 신호
Figure kpo00025
,
Figure kpo00026
및 CPPA(30)에 의해 어드레스 스트로브 시간에 발생된다.
신호
Figure kpo00027
또는
Figure kpo00028
은 비인터럽트 동작동안 부울 방정식에서 도시한 바와같이 발생된다.
신호
Figure kpo00029
은 PAL(56)에 의하여 발생되고 신호
Figure kpo00030
은 PAL(58)에 의해 발생된다. 이때, 데이타 스트로브 신호 DS가 RAM(52)의 로우드 타이밍을 제어함을 유념하여야 한다.
PAL(58)은 또한 슈퍼바이저 데이타 스페이스 사이클동안(FCODE0, FCODE1 및 FCODE2는 옥탈 5와 같다), 신호
Figure kpo00031
어드레스를 RAM(52)에 발생시킨다. 상기 인터럽트는 CPU 스페이스 사이클동안 (FCODE0, FCODE1 및 FCODE2는 옥탈 7과 같다) 처리된다.
다음의 부울 표현은 PAL의 논리 56, 58, 62, 70 및 74와 그리고 논리 64 및 76을 설명한 것이다.
시스템버스(16)에서 CPU(2)로의 인터럽트 요구
Figure kpo00032
제4도는 본 발명의 인터럽트 특징의 일예를 도시한 것이다. 명령은 시스템버스(16)에서의 억셉터 명령(80) 및 기능 코드로서 수신되고, 인터럽트 채널번호 및 인터럽트 인에이블 신호는 IIR 레지스터(54)에 기억된다. 또한, 인더럽트 신호
Figure kpo00033
는 우선순위 인코더(7O)에 대한 액세스를 요구한다. 만일 상위 우선순위 요구가 전혀 우선순위 인코더(70)로 이루어지지 않으면, 옥탈 1에서의 IPL0 내지 2는 CPU(2)에 액세스를 요구한다. 또 만일 CPU(2)가 상위 우선순위 명령을 실행하지 않으면, CPU(2)는 IIR 레지스터(54)의 출력을 인에이블한다.
인터럽트의 채널번호가 16진수 EO(1110 0000)이라고 가정하면, 그 기억장소가 어드레스 된다. 또 16진수(72)가 기억장소 16진수 EO에 기억되었다고 가정하면, 그 값은 옵셋계산기(82)에 인가된다. 백터베이스 어드레스 16진수 1000도 또한 옵셋계산기(82)에 인가된다. 이 벡터베이스 어드레스는 메모리(28) 또는 (30)내의 예외벡터 테이블(84)의 개시 어드레스이다.
상기 옵셋계산기(80)는 RAM(52)내에 어드레스된 기억장소 내용(1000H+4(72H))의 4배인 옵셋에 상기 베이스 어드레스 16진수 1000을 가산하므로, 최종의 16진수 11C8은 메모리(28) 또는 (30)내의 인터럽트 루틴(86)에 대한 포인터의 기억장소가 된다. 기억장소 16진수 11C8의 내용은 예컨대 16진수 4000이다. 그러므로, CPU(2)는 인터럽트 루틴의 실행을 개시하도록 기억장소 16진수 400O에 브랜치 하게 된다.
지금까지는 본 발명의 바람직한 실시예에 관해 도시 및 기술하였지만, 본 발명은 그 기술에 숙련된 자라면 본 발명의 사상 및 범위를 벗어나지 않고도 그 구성 및 세부 사항에 대해서 다른 변화가 이루어질 수 있음이 이해될 것이다.

Claims (5)

  1. 우선순위 인터럽트 명령에 응답하기 위한 데이타 처리시스템에 있어서, (가) 시스템버스와 ; (나) 상기 시스템버스에 결합된 프로세서 서브시스템과 ; (다) 상기 시스템버스에 결합되어, 그중 하나 서브시스템이 상기 우선순위 인터럽트 명령을 발생시키고, 이 명령은 상기 프로세서 서브시스템을 식별하는 제1채널 번호와 그중 하나의 서브시스템을 식별하는 제2채널 번호를 식별하는 다수의 서브시스템을 구비하는데 ; 상기 프로세서 서브시스템은 인터럽트 신호를 발생시키기 위해 상기 제 1채널 번호에 응답하는 억셉팅 수단과, 상기 억셉팅 수단에 결합되어 상기 인터럽트 신호를 억셉팅할때 다수의 제어신호를 발생시키는 프로세서 수단과, 상기 제2채널 번호를 기억시키기 위해 상기 억셉팅 수단에 결합되고 아울러 상기 프로세서 수단에도 결합되어, 상기 제2채널 번호를 특정하는 신호를 발생시키도록 상기 다수의 제어신호에 응답하는 레지스터 수단과, 상기 프로세서 수단 및 상기 레지스터 수단에 결합되어, 상기 제2채널 번호 신호에 의해 특정된 기억장소로부터 벡터신호를 발생시키도록 상기 다수의 제어신호에 응답하는 제1메모리 수단과, 상기 제1메모리 수단과 상기 프로세서 수단에 결합되어, 상기 벡터신호 및 베이스 어드레스신호에 의해 특정된 기억장소로부터 포인터신호를 발생시키기 위한 제2메모리 수단과, 상기 제2메모리 수단에 결합되어, 제1명령을 발생시키기 위해 상기 포인터신호에 응답하고 우선순위 인터럽트 루틴을 실행하기 위해 다음 명령에 응답하는 제3메모리 수단을 포함하도록 한 것을 특징으로 하는 데이타 처리시스템.
  2. 우선순위 인터럽트 명령에 응답하기 위한 장치에 있어서, 다수의 서브시스템과 ; 상기 다수의 서브시스템을 하나로부터 상기 명령을 수신함과 동시어 상기 명령이 상기 장치를 식별하는 제1채널 번호를 포함할때 인터럽트 신호를 발생시키는 억셉팅 수단과 ; 상기 억셉팅 수단에 결합되어 상기 인더럽트 신호를 억셉팅할때 다수의 제어신호를 발생시키기 위한 프로세서 수단과 ; 상기 억셉팅 수단과 상기 프로세서 수단에 결합되어, 상기 다수의 서브시스템중 하나를 식별하는 상기 명령에 포함된 제2채널 번호를 수신함과 동시에 상기 다수의 제어신호에 응답하여 상기 제2채널 번호 신호를 발생시키도록 상기 인터럽트 신호에 응답하는 기억수단과 ; 상기 프로세서 수단과 상기 기억수단에 결합되어, 상기 제2채널 번호 신호에 의해 특정된 기억장소로부터 벡터신호를 발생시키도록 상기 다수의 제어신호에 응답하는 제1메모리 수단과 ; 상기 1메모리 수단과 상기 프로세서 수단에 결합되어, 베이스 어드레스신호 및 상기 벡터신호에 의해 특정된 기억장소로부터 포인터신호를 발생시키기 위한 제2메모리 수단과 ; 그리고 상기 제2메모리 수단에 결합되어, 제1명령을 발생시키기 위해 상기 포인터신호에 응답하고 인터럽트 루틴을 실행시키기 위해 다음 명령에 응답하는 제3메모리 수단을 구비한 것을 특징으로 하는 우선순위 인터럽트 명령 응답장치.
  3. 우선순위 인터럽트 명령에 응답하기 위한 테이타 처리시스템에 있어서, (가) 시스템버스와 ; (나) 상기 시스템버스에 결합된 프로세서 서브시스템과 ; (다) 상기 시스템버스에 결합되어, 그중 하나의 서브시스템이 상기 우선순위 인터럽트 명령을 발생시키고, 이 명령은 상기 프로세서 서브시스템을 식별하는 제1채널 번호와 그중 하나의 서브시스템을 식별하는 제2채널 번호를 포함하는 다수의 서브시스템을 구비 하는데 ; 상기 프로세서 서브시스템은 인터럽트 신호를 발생시킴과 동시에 제2채널 번호를 기억시키도록 상기 제1채널 번호에 응답하는 억셉팅 수단과, 상기 억셉팅 수단에 결합되어 상기 인터럽트 신호를 억셉팅 할 때(다수의 제어신호를 발생시키는 프로세서 수단과, 상기 프로세서 수단 및 상기 억셉팅 수단에 결합되어, 상기 제2채널 번호에 의해 특정된 기억장소로 부터 벡터신호를 발생시키기 위한 제1메모리 수단과, 상기 제1메모리 수단과 상기 프로세서 수단에 결합되어, 상기 백터신호 및 베이스 어드레스 신호에 의해 특정되는 기억장소로 부터 포인터신호를 발생시키기 위한 제2메모리 수단과, 그리고 상기 제2메모리 수단에 결합되어, 제1명령을 발생시키기 위해 상기 포인터 신호에 응답하고 우선순위 인터럽트 루틴을 실행시키기 위해 다음 명령에 응답하는 제3메모리 수단을 포함하도록한 것을 특징으로 하는 데이타 처리시스템.
  4. 우선순위 인터럽트 명령에 응답하기 위한 장치에 있어서, 다수의 서브시스템과 ; 상기 다수의 서브 시스템에 결합되어, 상기 명령을 개시하는 상기 다수의 서브시스템중 하나를 식별하는 제2채널을 기억함과 동시에 명령신호를 발생시키도록 상기 장치를 식별하는 상기 명령의 제1채널 번호에 응답하는 억셉팅 수단과 ; 상기 억셉팅 수단에 결합되어 상기 인터럽트 신호를 억셉팅할 때 다수의 제어신호를 발생시키는 프로세서 수단과 ; 상기 프로세서 수단과 상기 억셉팅 수단에 결합되어, 상기 제2채널 번호에 의해 특정된 기억장소로 부터 벡터신호를 발생시키도록 상기 다수의 제어신호에 응답하는 제1메모리 수단과 ; 상기 제1메모리 수단과 상기 프로세서 수단에 결합되어, 베이스 어드레스신호 및 상기 벡터신호에 의해 특정되는 기억장소로 부터 포인터신호를 발생시키기 위한 제2메모리 수단과 ; 그리고 상기 제2메모리 수단에 결합되어, 제1명령을 발생시키기 위해 상기 포인터신호에 응답하고 인터럽트 루틴을 실행시키기 위해 다음 명령에 응답하는 제3메모리 수단을 구비한 것을 특징으로 하는 우선순위 인터럽트 명령응답장치.
  5. 제1서브시스템(3)과 그 서브시스템(3)과 교류하도록 결합된 복수의 제2서브시스템(36)을 구비하는데, 각각의 제2서브시스템은 제1서브시스템(3)으로 하여금 그 시스템 대신에 루틴을 실행하도록 요구하는 경우 인터럽트 명령을 상기 제1서브시스템으로 전송하고, 상기 인터럽트 명령은 상기 각각의 제2서브시스템의 식별번호를 포함하여, 상기 제1서브시스템은 상기 인터럽트 명령에 따른 우선순위와 자체의 프로세서(2)에 의해 현재 실행되는 프로세서의 우선순위의 관련값에 따라 상기 인터럽트 명령에 의해 요구되는 인터럽트를 허여하도록 구성된 데이타 처리시스템에서 각각의 인터럽트 루틴을 상기 프로세서(2)로 실행하는 장치에 있어서, 복수의 어드레스 가능위치의 각각에서 상기 제2서브시스템의 각각 다른 식별번호에 대한 특정한 관련어드레스(벡터)를 유지하기 위한 제1어드레스 가능 기억부(52)와 ; 상기 어드레스 가능위치에서 상기 제2서브시스템의 각각 다른 식별번호에 대해 특정한 인터럽트 루틴의 시스템 메모리(28,30)내의 어드레스(포인터)를 유지하기 위한 제2어드레스 가능 기억부(84)와 ; 상기 허여된 인터럽트의 인터럽트 명령의 식별번호를 어드레스로써 상기 제1기억부에 제공하는 논리회로(72,50)와 ; 상기 제2기억부의 어드레스를 발생하도록 상기 제1어드레스 가능 기억부로 부터 독출된 관련어드레스를 베이스 어드레스와 결합하는 계산기(82)와 ; 상기 계산기에 의해 발생된 어드레스를 상기 제2기억부에 제공하는 회로를 구비하고, 상기 제2어드레스 가능 기억부로 부터 독출된 어드레스(포인터)는 시스템 메모리를 액세싱하여 각 인터럽트 루틴을 실행하는데 사용되는 것을 특징으로 하는 프로세서 실행장치.
KR1019880011424A 1987-09-03 1988-09-03 데이타 처리시스템 KR930006516B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US9248687A 1987-09-03 1987-09-03
US092486 1987-09-03
US092,486 1987-09-03

Publications (2)

Publication Number Publication Date
KR890005607A KR890005607A (ko) 1989-05-16
KR930006516B1 true KR930006516B1 (ko) 1993-07-16

Family

ID=22233463

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880011424A KR930006516B1 (ko) 1987-09-03 1988-09-03 데이타 처리시스템

Country Status (10)

Country Link
EP (1) EP0306042B1 (ko)
JP (1) JPH0194466A (ko)
KR (1) KR930006516B1 (ko)
AU (1) AU602239B2 (ko)
CA (1) CA1307852C (ko)
DE (1) DE3889267T2 (ko)
DK (1) DK492188A (ko)
FI (1) FI884026A (ko)
MX (1) MX171367B (ko)
NO (1) NO883917L (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08305585A (ja) * 1995-05-11 1996-11-22 Matsushita Electric Ind Co Ltd 割込制御装置
TW385328B (en) * 1995-06-14 2000-03-21 Ciba Sc Holding Ag Corrosion inhibitors in powder coatings
US5968159A (en) * 1997-09-12 1999-10-19 Infineon Technologies Corporation Interrupt system with fast response time
US7313790B2 (en) * 2003-06-23 2007-12-25 Intel Corporation Methods and apparatus for preserving precise exceptions in code reordering by using control speculation
US8234309B2 (en) 2005-01-31 2012-07-31 International Business Machines Corporation Method for automatically modifying a tree structure

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5378137A (en) * 1976-12-22 1978-07-11 Fujitsu Ltd Processing method for interruption
JPS53114628A (en) * 1977-03-17 1978-10-06 Fujitsu Ltd Io interruption control system
US4420806A (en) * 1981-01-15 1983-12-13 Harris Corporation Interrupt coupling and monitoring system
US4604500A (en) * 1981-12-02 1986-08-05 At&T Bell Laboratories Multiprocessing interrupt arrangement
US4636944A (en) * 1984-01-17 1987-01-13 Concurrent Computer Corporation Multi-level priority micro-interrupt controller
US4796176A (en) * 1985-11-15 1989-01-03 Data General Corporation Interrupt handling in a multiprocessor computing system
JPS62157961A (ja) * 1985-12-30 1987-07-13 Fanuc Ltd マルチプロセツサシステムの割込制御方法
JPS62184542A (ja) * 1986-02-07 1987-08-12 Matsushita Electric Ind Co Ltd 割込み装置

Also Published As

Publication number Publication date
AU2187088A (en) 1989-03-09
DE3889267D1 (de) 1994-06-01
EP0306042A2 (en) 1989-03-08
NO883917D0 (no) 1988-09-02
CA1307852C (en) 1992-09-22
DK492188D0 (da) 1988-09-05
FI884026A0 (fi) 1988-09-01
JPH0194466A (ja) 1989-04-13
KR890005607A (ko) 1989-05-16
MX171367B (es) 1993-10-21
EP0306042A3 (en) 1990-05-23
FI884026A (fi) 1989-03-04
AU602239B2 (en) 1990-10-04
NO883917L (no) 1989-03-06
DE3889267T2 (de) 1994-12-08
DK492188A (da) 1989-03-04
EP0306042B1 (en) 1994-04-27

Similar Documents

Publication Publication Date Title
US4672534A (en) Integrated circuit device incorporating a data processing unit and a ROM storing applications program therein
EP0405318A2 (en) Microprocessor having cash bypass signal terminal
EP0464615A2 (en) Microcomputer equipped with DMA controller
JPH02235156A (ja) 情報処理装置
EP0716378A1 (en) Method for multi-dimensionally transferrring data in a data processing system
US5287471A (en) Data transfer controller using direct memory access method
EP0080901A2 (en) Data processing apparatus
US4095268A (en) System for stopping and restarting the operation of a data processor
US5659760A (en) Microprocessor having interrupt vector generation unit and vector fetching command unit to initiate interrupt processing prior to returning interrupt acknowledge information
US5274825A (en) Microprocessor vectored interrupts
KR930006516B1 (ko) 데이타 처리시스템
JPH0420496B2 (ko)
JPS6115260A (ja) デ−タ処理装置
US4979103A (en) Data processing method and apparatus having plural bus interfaces
JP3139310B2 (ja) ディジタル信号処理装置
JP2918570B2 (ja) 中央演算処理装置
JP3168845B2 (ja) ディジタル信号処理装置
JPH082727Y2 (ja) プログラマブルシ−ケンサ
JP3127737B2 (ja) ディジタル信号処理装置
JPH0766032B2 (ja) テストシステム
JPS61150061A (ja) プロセツサ結合方式
JPS6015970B2 (ja) マイクロプロセツサにおける割込処理装置
JPH0259829A (ja) マイクロコンピュータ
JPS62269237A (ja) デ−タプロセツサ
JPH02259932A (ja) 割り込み処理方式

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee