KR920019063A - 차동 위상-시프트 키잉 신호 복조기 - Google Patents

차동 위상-시프트 키잉 신호 복조기 Download PDF

Info

Publication number
KR920019063A
KR920019063A KR1019920004507A KR920004507A KR920019063A KR 920019063 A KR920019063 A KR 920019063A KR 1019920004507 A KR1019920004507 A KR 1019920004507A KR 920004507 A KR920004507 A KR 920004507A KR 920019063 A KR920019063 A KR 920019063A
Authority
KR
South Korea
Prior art keywords
signal
output
detection
phase
detection signal
Prior art date
Application number
KR1019920004507A
Other languages
English (en)
Other versions
KR100214788B1 (ko
Inventor
데루오 사또
Original Assignee
오오가 노리오
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP08141291A external-priority patent/JP3245878B2/ja
Priority claimed from JP08141391A external-priority patent/JP3245879B2/ja
Application filed by 오오가 노리오, 소니 가부시끼가이샤 filed Critical 오오가 노리오
Publication of KR920019063A publication Critical patent/KR920019063A/ko
Application granted granted Critical
Publication of KR100214788B1 publication Critical patent/KR100214788B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/227Demodulator circuits; Receiver circuits using coherent demodulation
    • H04L27/2275Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses the received modulated signals
    • H04L27/2276Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses the received modulated signals using frequency multiplication or harmonic tracking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/227Demodulator circuits; Receiver circuits using coherent demodulation
    • H04L27/2275Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses the received modulated signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03248Arrangements for operating in conjunction with other apparatus
    • H04L25/03273Arrangements for operating in conjunction with other apparatus with carrier recovery circuitry

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

내용 없음

Description

차동 위상-시프트 키잉 신호 복조기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명의 제1실시예에 따른 차동 PSK 신호 복조기를 나타내는 블럭 다이어그램,
제5도는 본 발명의 제2실시예에 따른 차동 PSK 신호 복조기를 나타내는 블럭 다이어그램.

Claims (6)

  1. (a) 디지털 변조된 신호를 동기 검출하기 위한 동기 검출기와, (b) 위상이 소정의 각도만큼 다른 다수의 검출 신호를 발생하기 위한 검출 신호 발생 회로와, (c) 상기 검출 신호 발생 회로로부터 하나의 검출 신호를 선택하여, 선택된 신호를 심벌 검출 신호로써 상기 동기 검출기에 제공하기 위한 검출 신호 선택 회로와, (d) 검출될 심볼이 제공되는 타이밍에 동기하여 각각 소정의 각도만큼 상기 검출신호 선택 회로로부터 상기 검출신호출력의 위상을 시프트 시키기 위한 검출 기준 측 제어 회로를 구비하는 것을 특징으로 하는 차동 위상-시프트 키잉(PSK) 신호 복조기.
  2. 제1항에 있어서, 상기 동기 검출기는 I-축 레벨 신호 및 Q-축 레벨 신호를 검출하여, 상기 검출된 출력을 게이트 회로에 제공하며, 상기 게이트 회로가 소정의 논리 출력을 배달할때 그때 상기 검출 기준 축은 초기 위상으로 설정되는 것을 특징으로 하는 차동 위상-시프트 키잉(PSK)신호 복조기.
  3. 제2항에 있어서, 상기 검출 신호 선택 회로로부터 상기 검출 신호 출력의 위상은 각각 π/4 각도만큼 시프트 되는 것을 특징으로 하는 차동 위상-시프트 키잉(PSK)신호 복조기.
  4. 제1항에 있어서, 위상이 소정의 각도만큼 시프트된 다수의 검츨 신호를 발생하기 위한 상기 검출 신호 발생회로는 클럭 신호가 제공되는 시프트 레지스터로 구성되며, 상기 검출 기준 축 제어 회로는 상기 게이트 회로가 소정의 논리 출력을 배달할때 상기 검출 기준축을 초기 상태로 리세트하는 카운터와, 상기 카운터의 출력에 응답하여 상기 시프트 레지스터의 출력을 선택하기위한 선택기로 구성되며, 그리고 상기 선택기에 의해 선택된 출력은 상기 동기 검출기에 제공되는 것을 특징으로 하는 차동 위상-시프트 키잉(PSK) 신호 복조기.
  5. (1) I/Q 동기 검출기의 출력으로부터 위상 회전 양을 검출하기 위한 위상 회전 양검출 수단과, (2)다수의 신호점에서의 가능성이 상기 위상 회전 양검출 수단으로부터의 위상 회전양 출력을 기초로하여 소정의 범위내에서 떨어지는 통로를 선택하기 위한 통로 선택 회로와, (3) 다수의 신호점에서 상기 가능성의 부가된 값이 소정의 범위내로 떨어지는 상기 통로의 데이터(여기서, 데이터는 메모리 기억 메모리의 판독 출력에 의해 복조됨)를 기억시키기 위한 메트릭 기억 메모리를 구비하는 것을 특징으로 하는 차동 위상-시프트 키이(PSK)신호 복조기.
  6. 제5항에 있어서, 상기 통로 선택 회로에 의해 선택된 신호점의 통로를 기억하기 위한 트레이스 상태 기억 메모리를 구비하는 것을 특징으로 하는 차동 위상-시프트 키잉(PSK) 신호 복조기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
KR1019920004507A 1991-03-20 1992-03-19 차동 위상-시프트 키잉 신호 복조기 KR100214788B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP91-81413 1991-03-20
JP08141291A JP3245878B2 (ja) 1991-03-20 1991-03-20 差動psk方式における復調器
JP91-081412 1991-03-20
JP08141391A JP3245879B2 (ja) 1991-03-20 1991-03-20 ディジタル復調器

Publications (2)

Publication Number Publication Date
KR920019063A true KR920019063A (ko) 1992-10-22
KR100214788B1 KR100214788B1 (ko) 1999-08-02

Family

ID=26422437

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920004507A KR100214788B1 (ko) 1991-03-20 1992-03-19 차동 위상-시프트 키잉 신호 복조기

Country Status (4)

Country Link
US (1) US5202643A (ko)
EP (2) EP1001580A1 (ko)
KR (1) KR100214788B1 (ko)
DE (1) DE69232647T2 (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5841816A (en) * 1992-10-22 1998-11-24 Ericsson Inc. Diversity Pi/4-DQPSK demodulation
JPH06343085A (ja) * 1993-04-07 1994-12-13 Hitachi Ltd 信号復調復号装置および信号復調復号方法
JP2643792B2 (ja) * 1993-09-14 1997-08-20 日本電気株式会社 復調装置
US5550868A (en) * 1994-03-03 1996-08-27 Lucent Technologies Inc. π/4-DQPSK delay spread detection and compensation apparatus and method
US5526381A (en) * 1994-05-12 1996-06-11 At&T Corp. Robust non-coherent detector for π/4-DQPSK signals
EP0723353B1 (en) * 1994-08-08 2004-02-18 Ntt Mobile Communications Network Inc. Dpsk wave linear prediction delay detection method
US5469112A (en) * 1994-08-15 1995-11-21 Motorola, Inc. Communication device with zero-crossing demodulator
GB9516230D0 (en) * 1995-08-08 1995-10-11 Philips Electronics Uk Ltd Method of and apparatus for symbol timing recovery
JPH10336262A (ja) * 1997-05-28 1998-12-18 Ikegami Tsushinki Co Ltd ディジタル信号の伝送品質測定回路
US6931084B1 (en) * 1998-04-14 2005-08-16 Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. Differential coding and carrier recovery for multicarrier systems
US6169885B1 (en) 1998-08-07 2001-01-02 Ericsson Inc Radio devices including power amplifier control circuits with hardware lockouts
US6487255B1 (en) * 1998-08-31 2002-11-26 Ericsson Inc. Information generation for coherent demodulation of differentially encoded signals
US6696900B2 (en) 2001-09-24 2004-02-24 Finepoint Innovations, Inc. Method for demodulating PSK modulated signals
US7283011B2 (en) * 2003-10-10 2007-10-16 Atmel Corporation Method for performing dual phase pulse modulation
US6947493B2 (en) * 2003-10-10 2005-09-20 Atmel Corporation Dual phase pulse modulation decoder circuit
US7103110B2 (en) * 2003-10-10 2006-09-05 Atmel Corporation Dual phase pulse modulation encoder circuit
US7079577B2 (en) * 2004-09-08 2006-07-18 Atmel Corporation Wide window decoder circuit for dual phase pulse modulation
US8184743B2 (en) * 2007-08-01 2012-05-22 Sirius Xm Radio Inc. Overlay modulation technique for COFDM signals based on amplitude offsets
US7860191B2 (en) 2007-09-07 2010-12-28 Qualcomm Incorporated Optimal two-layer coherent demodulation for D-PSK (Differential Phase Shift Keying)
EP3043491B1 (en) * 2013-10-09 2018-03-28 Nippon Telegraph and Telephone Corporation Optical transmission system
US9166628B2 (en) * 2013-12-13 2015-10-20 Alcatel Lucent Use of parity-check coding for carrier-phase estimation in an optical transport system
US11277289B1 (en) 2020-11-25 2022-03-15 Dialog Semiconductor B.V. Demodulation unit and method for demodulating a DPSK signal
CN113395229B (zh) * 2021-08-18 2021-11-05 南京天际易达通信技术有限公司 一种适用于π/4-DQPSK的相干解调方法、设备及可读存储介质

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2502680A1 (de) * 1975-01-23 1976-07-29 Standard Elektrik Lorenz Ag Demodulationsanordnung fuer ein datenmodem mit vierphasenumtastung
JPS59186453A (ja) * 1983-04-08 1984-10-23 Hitachi Ltd Qpsk基準位相選択装置
JPS60173930A (ja) * 1984-02-20 1985-09-07 Fujitsu Ltd パイプライン処理ビタビ復号器
CA1260143A (en) * 1986-02-24 1989-09-26 Atsushi Yamashita Path trace viterbi decoder
US5311523A (en) * 1988-12-08 1994-05-10 Kabushiki Kaisha Toshiba Carrier phase synchronous type maximum likelihood decoder
US5128967A (en) * 1989-07-24 1992-07-07 Motorola, Inc. Symbol state trellis maximum likelihood detection method
DE69033596T2 (de) * 1989-10-23 2001-04-19 Nippon Telegraph & Telephone Referenzsignalgenerator und diesen enthaltenden digitaler Demodulator

Also Published As

Publication number Publication date
KR100214788B1 (ko) 1999-08-02
EP1001580A1 (en) 2000-05-17
DE69232647D1 (de) 2002-07-25
DE69232647T2 (de) 2002-11-28
US5202643A (en) 1993-04-13
EP0504890B1 (en) 2002-06-19
EP0504890A2 (en) 1992-09-23
EP0504890A3 (en) 1993-10-27

Similar Documents

Publication Publication Date Title
KR920019063A (ko) 차동 위상-시프트 키잉 신호 복조기
KR950016062A (ko) 직교 주파수 분할 다중(ofdm) 동기 복조 회로
KR940012799A (ko) 자동 테스트 클록 선택 장치
KR890004502A (ko) 신호 위상 정렬 회로
KR910001514A (ko) 마이크로 프로세서 리세트 회로 및 방법과 컴퓨터 시스템
KR910001777A (ko) 속도변환용 라인 메모리
JPS59231713A (ja) 同期回路
KR930005335A (ko) 복조기 및 복조 방법
EP0118255A3 (en) A graphic display unit
KR940022229A (ko) 동기 신호 생성 장치
US5229843A (en) Circuit for increasing the resolution of a laser gyroscope with clock synchronization
US7468601B2 (en) Direct phase and frequency demodulation
EP0886393A3 (en) TDMA voice information reading apparatus
KR100328849B1 (ko) 액정표시소자의모드선택회로
KR950015033A (ko) 리셋 회로(Reset Circuit)
JPH05344112A (ja) ビット位相同期回路
KR960032453A (ko) 컴팩트 디스크용 복조기 및 에러정정 복호기
JPS5532230A (en) Memory unit
SU661830A1 (ru) Устройство дл исправлени стираний
KR940020845A (ko) 색신호 복조용 캐리어 발생기
JPS606143B2 (ja) 入力デ−タ状変検出回路
KR940027391A (ko) 지엠에스케이(gmsk) 디지탈 변조 회로
JPH0253264A (ja) 同期フィールド検出回路
JPH088559B2 (ja) ビツト位相同期回路
JPS54116150A (en) Clock selection circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20070430

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee