KR910020720A - 랜덤 액세스 메모리내의 행 캐쉬용장치 - Google Patents
랜덤 액세스 메모리내의 행 캐쉬용장치 Download PDFInfo
- Publication number
- KR910020720A KR910020720A KR1019910005323A KR910005323A KR910020720A KR 910020720 A KR910020720 A KR 910020720A KR 1019910005323 A KR1019910005323 A KR 1019910005323A KR 910005323 A KR910005323 A KR 910005323A KR 910020720 A KR910020720 A KR 910020720A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- selecting
- random access
- access memory
- latch
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/106—Data output latches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0215—Addressing or allocation; Relocation with look ahead addressing means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0893—Caches characterised by their organisation or structure
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Dram (AREA)
- Read Only Memory (AREA)
- Static Random-Access Memory (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 구성된 랜덤 액세스 메모리에 대한 도면이다.
Claims (7)
- 매트릭스 형태의 메모리셀, 특정 매트릭스 행내의 메모리 셀을 선택하기 위한 행 주소지정회로, 선택된 매트릭스 행내의 메모리 셀 상태를 지지하는 신호를 제공하는 수단, 선택된 매트릭스 행내의 메모리 셀 상태를 지시하는 신호를 제공하는 수단에 접속되어 있으며, 메모리 행내의 셀로 부터의 신호를 기억시키기 위한 다수의 단(stage)을 갖는 제1래치, 선택된 매트릭스 행내의 메모리 셀 상태를 지시하는 신호를 제공하는 수단에 접속되어 있으며, 메모리 행내의 셀로부터의 신호를 기억시키기 위한 다수의 단을 갖는 제2래치, 래치 각각을 선택적으로 인에이블 시키거나 디스에이블 시키기 위한 수단 및 제1 또는 제2래치의 출력에서 신호를 선택하기 위한 수단을 포함하는 것을 특징으로 하는 랜덤 액세스 메모리 어레이.
- 제1항에 있어서, 제1 또는 제2래치의 출력에서 신호를 선택하기 위한 수단에 의해 전달된 특정신호를 선택하기 위한 수단을 더 포함하는 것을 특징으로 하는 랜덤 액세스 메모리 어레이.
- 제2항에 있어서, 제1 또는 제2래치의 출력에서 신호를 선택하기 위한 수단에 의해 전달된 특정신호를 선택하기 위한 수단이 열 디코딩회로를 포함하는 것을 특징으로 하는 랜덤 액세스 메모리 어레이.
- 제1항에 있어서, 제1 또는 제2래치의 출력에서 신호를 선택하기 위한 수단이 멀티플렉서를 포함하는 것을 특징으로 하는 랜덤 액세스 메모리 어레이.
- 제4항에 있어서, 제1 또는 제2래치의 출력에서 신호를 선택하기 위한 수단에 의해 전달된 특정신호를 선택하는 수단을 더 포함하는 것을 특징으로 하는 랜덤 액세스 메모리 어레이.
- 제5항에 있어서, 제1 또는 제2래치의 출력에서 신호를 선택하기 위한 수단에 의해 전달된 특정신호를 선택하기 위한 수단이 열 디코딩 회로를 포함하는 것을 특징으로 하는 랜덤 액세스 메모리 어레이.
- 제1항에 있어서, 선택된 매트릭스 행내의 메모리 셀 상태를 지지하는 신호를 제공하는 수단에 접속되며, 메모리 행내의 셀로부터의 신호를 기억 시키기 위한 다수의 단을 갖는 적어도 한개의 부가래치를 포함하는 것을 특징으로 하는 랜덤 액세스 메모리 어레이.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US523,739 | 1983-08-16 | ||
US52373990A | 1990-05-15 | 1990-05-15 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR910020720A true KR910020720A (ko) | 1991-12-20 |
Family
ID=24086270
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910005323A KR910020720A (ko) | 1990-05-15 | 1991-04-02 | 랜덤 액세스 메모리내의 행 캐쉬용장치 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JPH04228187A (ko) |
KR (1) | KR910020720A (ko) |
GB (1) | GB2244157A (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2293668B (en) * | 1994-09-30 | 1999-09-29 | Advanced Risc Mach Ltd | Accessing data memories |
FR2801388B1 (fr) * | 1999-11-19 | 2003-12-12 | St Microelectronics Sa | Procede de commande de memoire dram rapide et controleur adapte |
US7117316B2 (en) | 2002-08-05 | 2006-10-03 | Micron Technology, Inc. | Memory hub and access method having internal row caching |
US6820181B2 (en) | 2002-08-29 | 2004-11-16 | Micron Technology, Inc. | Method and system for controlling memory accesses to memory modules having a memory hub architecture |
US7120727B2 (en) | 2003-06-19 | 2006-10-10 | Micron Technology, Inc. | Reconfigurable memory module and method |
US7260685B2 (en) | 2003-06-20 | 2007-08-21 | Micron Technology, Inc. | Memory hub and access method having internal prefetch buffers |
US7120743B2 (en) | 2003-10-20 | 2006-10-10 | Micron Technology, Inc. | Arbitration system and method for memory responses in a hub-based memory system |
US7330992B2 (en) | 2003-12-29 | 2008-02-12 | Micron Technology, Inc. | System and method for read synchronization of memory modules |
US7188219B2 (en) | 2004-01-30 | 2007-03-06 | Micron Technology, Inc. | Buffer control system and method for a memory system having outstanding read and write request buffers |
US7519788B2 (en) | 2004-06-04 | 2009-04-14 | Micron Technology, Inc. | System and method for an asynchronous data buffer having buffer write and read pointers |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60175293A (ja) * | 1984-02-21 | 1985-09-09 | Toshiba Corp | 半導体メモリ |
US4725945A (en) * | 1984-09-18 | 1988-02-16 | International Business Machines Corp. | Distributed cache in dynamic rams |
-
1991
- 1991-02-26 GB GB9103952A patent/GB2244157A/en not_active Withdrawn
- 1991-04-02 KR KR1019910005323A patent/KR910020720A/ko not_active Application Discontinuation
- 1991-05-15 JP JP3138671A patent/JPH04228187A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
GB9103952D0 (en) | 1991-04-10 |
JPH04228187A (ja) | 1992-08-18 |
GB2244157A (en) | 1991-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960008833A (ko) | 반도체 기억 장치 | |
KR870009384A (ko) | 반도체 기억 장치 | |
KR920006997A (ko) | 용장회로(冗長回路) | |
ATE216529T1 (de) | Eine synchrone nand-dram-speicherarchitektur | |
KR890007289A (ko) | 파이프라인된 직렬 출력을 갖고 있는 이중-포트 메모리 | |
KR920013446A (ko) | 블럭라이트 기능을 구비하는 반도체기억장치 | |
KR900015323A (ko) | 반도체 기억장치 | |
KR900005451A (ko) | 반도체메모리장치 | |
KR910013266A (ko) | 반도체 메모리 어레이의 구성방법 | |
KR920020495A (ko) | 반도체 기억장치 | |
KR920013472A (ko) | 반도체 기억장치 | |
KR950020713A (ko) | 다이나믹 반도체기억장치 | |
KR890015157A (ko) | 고속 디지탈 신호처리 프로세서 | |
KR970029077A (ko) | 보존된 어드레싱을 이용하는 메모리 장치 및 이를 이용한 시스템 및 방법 | |
KR930022206A (ko) | 비트라인 스위치 어레이를 가진 전자 컴퓨터 메모리 | |
KR910020720A (ko) | 랜덤 액세스 메모리내의 행 캐쉬용장치 | |
KR910014937A (ko) | 반도체 기억장치 | |
KR880003250A (ko) | 리드온리 메모리 장치(Read Only Memory Device) | |
KR950009279A (ko) | 메모리 시험을 실시하는 반도체 메모리 장치 | |
KR930020459A (ko) | 간단화된 제어하에서 필요한 데이터를 융통성좋게 출력할 수 있는 반도체 메모리장치 및 동작방법 | |
KR930003159A (ko) | 반도체 기억장치 | |
KR870009392A (ko) | 반도체 기억장치 | |
KR960042367A (ko) | 메모리디바이스의 메모리셀 억세스방법 및 억세스회로 | |
KR960019313A (ko) | 반도체 메모리 장치 | |
KR920006983A (ko) | 저잡음 감지 구조를 가진 반도체 메모리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |