KR910017783A - 우수/기수 판별회로 - Google Patents
우수/기수 판별회로 Download PDFInfo
- Publication number
- KR910017783A KR910017783A KR1019900003152A KR900003152A KR910017783A KR 910017783 A KR910017783 A KR 910017783A KR 1019900003152 A KR1019900003152 A KR 1019900003152A KR 900003152 A KR900003152 A KR 900003152A KR 910017783 A KR910017783 A KR 910017783A
- Authority
- KR
- South Korea
- Prior art keywords
- flip
- flop
- terminal
- input
- clear
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/18—Timing circuits for raster scan displays
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N17/00—Diagnosis, testing or measuring for television systems or their details
- H04N17/04—Diagnosis, testing or measuring for television systems or their details for receivers
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Health & Medical Sciences (AREA)
- Biomedical Technology (AREA)
- General Health & Medical Sciences (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
- Character Input (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 우수/기수 판별 회로도, 제2A도는 제2도에 따른 D플립플롭의 상세도, 제3도는 본 발명에 다른 각부 파형도.
Claims (1)
- 수형동기신호(H-SYNC)를 D입력으로 받고 수직동기 신호(V-SYNC)를 클락신호로 받으며 클리어단자(CD)로 입력 클리어 신호(CD)를 받는 D-플립플롭(A)과, 수직동기신호를 인버터(I1)를 통해 클락신호로 받고 클리어단자(CD)로 입력 클리어 신호(CD)를 받으며 D입력단과 Qn출력단이 연결되는 D플립플롭(B)과, 상기 D플립플롭(B)의 출력(Q)을 클락신호로 받고 세트단자(SD)로 입력 클리어 신호(CD)를 받고 클리어 단자(CD)으로 상기 D플립플롭(A)의 출력(Qn)를 받으며 D입력단으로는 VDD전원을 받는 D플립플롭(C)과, 상기 D플립플롭(B)의 출력(Q)을 인버터(L2)를 통해 클락신호를 받고 상기 D플립플롭(C)의 출력(Qn)을 D입력으로 받으며 클리어 단자(CD)로는 입력클리어 신호를 인가받고 세트단자(SD)로는 상기 D플립플롭(A)의 출력(Qn)을 인가 받는 D플립플롭(D)을 포함하여 구성된 것을 특징으로 하는 우수/기수 판별회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900003152A KR0167226B1 (ko) | 1990-03-09 | 1990-03-09 | 우수/기수 판별회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900003152A KR0167226B1 (ko) | 1990-03-09 | 1990-03-09 | 우수/기수 판별회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910017783A true KR910017783A (ko) | 1991-11-05 |
KR0167226B1 KR0167226B1 (ko) | 1999-03-20 |
Family
ID=19296824
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900003152A KR0167226B1 (ko) | 1990-03-09 | 1990-03-09 | 우수/기수 판별회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0167226B1 (ko) |
-
1990
- 1990-03-09 KR KR1019900003152A patent/KR0167226B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0167226B1 (ko) | 1999-03-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880001154A (ko) | 원격 제어 시스템 | |
KR910007262A (ko) | 플립플롭회로 | |
KR920003644A (ko) | 마스터슬레이브형 플립플롭회로 | |
KR920007341A (ko) | Ecl 신호를 cmos신호로 변환시키는 방법 및 장치 | |
KR900014970A (ko) | 동기 회로 | |
KR860001637A (ko) | 주파수 변환회로 | |
KR870009528A (ko) | 버퍼회로 | |
KR840000114A (ko) | 위상 비교기 | |
KR880008563A (ko) | 동기회로 | |
KR960701539A (ko) | 단일 단자 펄스 게이팅 회로(single-ended pulse gating circuit) | |
KR910017783A (ko) | 우수/기수 판별회로 | |
KR910014788A (ko) | 안정화된 시스템 리셋트 회로 | |
KR970024896A (ko) | 비디오 신호의 수직동기신호 생성장치 | |
KR980007491A (ko) | 동기극성 변환회로 | |
KR920001839A (ko) | 디지탈시스템의 시스템클럭 발생회로 | |
KR880000847A (ko) | 동기 신호 극성 안정화 회로 | |
KR920000500A (ko) | 레이저 프린터에 있어서 스캐너 이상 유무 및 수평동기 주기 점검회로 | |
KR920015731A (ko) | 입력 인지 회로 | |
KR850000153A (ko) | 펄스발생회로 | |
KR910014716A (ko) | 레이다 동작상태 체크회로 | |
KR910015112A (ko) | 발진기(vco) | |
KR920007464A (ko) | 수평동기신호 일치화회로 | |
KR880006893A (ko) | 더블 스캔장치 | |
KR870005302A (ko) | 데이터전송신호 발생회로 | |
KR910016152A (ko) | 비동기 펄스 파형의 동기화 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050824 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |