KR910016152A - 비동기 펄스 파형의 동기화 회로 - Google Patents

비동기 펄스 파형의 동기화 회로 Download PDF

Info

Publication number
KR910016152A
KR910016152A KR1019900001789A KR900001789A KR910016152A KR 910016152 A KR910016152 A KR 910016152A KR 1019900001789 A KR1019900001789 A KR 1019900001789A KR 900001789 A KR900001789 A KR 900001789A KR 910016152 A KR910016152 A KR 910016152A
Authority
KR
South Korea
Prior art keywords
flip
output
signal
flop
pulse waveform
Prior art date
Application number
KR1019900001789A
Other languages
English (en)
Other versions
KR930000452B1 (ko
Inventor
송웅호
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019900001789A priority Critical patent/KR930000452B1/ko
Publication of KR910016152A publication Critical patent/KR910016152A/ko
Application granted granted Critical
Publication of KR930000452B1 publication Critical patent/KR930000452B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation

Landscapes

  • Manipulation Of Pulses (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

내용 없음

Description

비동기 펄스 파형의 동기화 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 이 발명의 회로도.

Claims (1)

  1. 다수의 인버터와 AND 게이트로 구성된 입력신호(fi)의 트리거 검출부(1)로 부터의 출력신호(1T), 기준신호(fR)는 클럭신호로서 각각의 D플립플롭(2),(3),(4)에 연결되고, 이 출력은 상기 트리거신호(1T)와 함께 RS플립플롭(7)에 인가되며 이 플립플롭에 연이어셋(set) 기능이 구비된 D플립플롭(5),(6)이 연결되고, 기준신호(fR)와 상기 D플립플롭(5)의 입출력이 OR게이트(8)를 거쳐 출력되며, 그 출력은 상기 D플립플롭(2)의 입력으로 귀환 접속되므로써 상기 기준신호에 입력신호의 동기가 일치되어 출력되도록 구성된 것을 특징으로 하는 비동기 펄스 파형의 동기화 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900001789A 1990-02-14 1990-02-14 비동기 펄스 파형의 동기화 회로 KR930000452B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900001789A KR930000452B1 (ko) 1990-02-14 1990-02-14 비동기 펄스 파형의 동기화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900001789A KR930000452B1 (ko) 1990-02-14 1990-02-14 비동기 펄스 파형의 동기화 회로

Publications (2)

Publication Number Publication Date
KR910016152A true KR910016152A (ko) 1991-09-30
KR930000452B1 KR930000452B1 (ko) 1993-01-21

Family

ID=19296061

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900001789A KR930000452B1 (ko) 1990-02-14 1990-02-14 비동기 펄스 파형의 동기화 회로

Country Status (1)

Country Link
KR (1) KR930000452B1 (ko)

Also Published As

Publication number Publication date
KR930000452B1 (ko) 1993-01-21

Similar Documents

Publication Publication Date Title
KR920003644A (ko) 마스터슬레이브형 플립플롭회로
KR880005746A (ko) 반도체집적회로
KR880008563A (ko) 동기회로
KR880000880A (ko) 비 교 기
KR840000114A (ko) 위상 비교기
KR910016152A (ko) 비동기 펄스 파형의 동기화 회로
KR850003092A (ko) 동기시스템용 위상검파장치
KR870010690A (ko) 주파수 이상 검출회로
KR890016774A (ko) 위상동기회로
KR920017354A (ko) 엣지 검출 기능을 갖는 펄스 발생회로
KR920020843A (ko) 잡음신호 제거회로
KR900002623A (ko) 디지탈식 수직동기 분리회로
KR920015742A (ko) 디지탈형 위상 비교회로
KR870010387A (ko) 회전 정도 계수회로
KR900001130A (ko) 트랜지스터 구동 회로의 무효시간 발생장치
KR890002805A (ko) 전자식 금전등록기의 서랍 개폐시 음 발생회로
KR970013700A (ko) 플립플롭과 멀티플렉서로 구현한 래치
KR920015731A (ko) 입력 인지 회로
KR920020853A (ko) 링 카운터를 이용한 분주회로
KR910015112A (ko) 발진기(vco)
KR930011646A (ko) 수평동기 기간중의 노이즈 제거를 위한 게이트신호 발생회로
KR930024292A (ko) 시프트레지스터를 이용한 입력회로
KR970055549A (ko) 동기식 카운터회로
KR940017146A (ko) 이중 위상 비중첩 클럭 발생기
KR880013167A (ko) D-플립플롭과 버퍼 겸용 집적회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061221

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee