KR910008969A - 슬립위상 제어위상 동기루프 - Google Patents

슬립위상 제어위상 동기루프 Download PDF

Info

Publication number
KR910008969A
KR910008969A KR1019900003667A KR900003667A KR910008969A KR 910008969 A KR910008969 A KR 910008969A KR 1019900003667 A KR1019900003667 A KR 1019900003667A KR 900003667 A KR900003667 A KR 900003667A KR 910008969 A KR910008969 A KR 910008969A
Authority
KR
South Korea
Prior art keywords
signal
phase
counter
frequency
phase comparison
Prior art date
Application number
KR1019900003667A
Other languages
English (en)
Other versions
KR930010693B1 (ko
Inventor
가즈오 야마시따
아끼하루 이노우에
마사히꼬 에가와
Original Assignee
마쓰이 고오지
니혼무센 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP1272640A external-priority patent/JP2892709B2/ja
Priority claimed from JP1278203A external-priority patent/JPH088488B2/ja
Application filed by 마쓰이 고오지, 니혼무센 가부시끼가이샤 filed Critical 마쓰이 고오지
Publication of KR910008969A publication Critical patent/KR910008969A/ko
Application granted granted Critical
Publication of KR930010693B1 publication Critical patent/KR930010693B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/193Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number the frequency divider/counter comprising a commutable pre-divider, e.g. a two modulus divider

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

내용 없음

Description

슬립위상 제어위상 동기루프
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예에 따른 슬립위상 제어위상 동기루프의 블록도.
제2도는 본 발명의 다른 실시예에 따른 슬립위상 제어위상 동기루프의 블록도.

Claims (3)

  1. 주파수 신호를 발생하는 전압제어 발진기와, 공급된 상기 주파수 신호에 응답하여 주파수 분할 신호를 발생하고, 2-스케일-팩터 프리스칼러 및 스왈로우 계수기 그리고 주계수기를 포함하는 2진 프로그래머블 주파수 분할 장치와, 상기 주파수 분할신호의 위상을 기준주파수 신호의 위상과 비교하고, 위상비교 신호를 적분하고, 그리고 상기 적분신호를 상기 전압제어 발진기에 공급하는 위상비교/적분장치와, 그리고 D/A변환기 스왈로우 계수기 및 D/A변환기 계수기를 갖고, 상기주파수 신호로부터 도출된 신호 0에서 2M-1에 이르는 프리셋 카운트에서 상기 위상비교신호에 대응하는 펄스폭 변조신호내로 D/A변환하기 위해 상기2진 프로그래머블 주파수 분할장치와 함께 사용 가능한 D/A변환장치를 포함하는 슬립위상 제어 위상 동기루프.
  2. 주파수 신호를 발생하는 전압제어 발진기와, 공급된 상기 주파수 신호에 응답하여 주파수 분할신호를 발생하고, 2-스케일-팩터 프리스칼러 및 스왈로우 계수기 그리고 주 계수기를 포함하는 2진 프로그래머블 주파수분할 장치와 상기 주파수 분할신호의 위상을 기준 주파수 신호의 위상과 비교하고, 위상비교신호를 적분하고, 그리고 상기 적분신호를 상기 전압제어 발진기에 공급하는 위상비교/적분장치와, 그리고 상기 계수기가 펄스카운팅을 끝낸후에 상기 위상비교신호에 대응하는 펄스폭 변조신호를 발생하도록 펄스를 셈하기 위해 상기 스왈로우 계수기를 동작시키고, 그리고 상기 폭스폭 변조신호를 상기 위상 비교신호에 더하기 위해 주 계수기와 함께 사용 가능한 D/A변환기 계수기를 포함하는 슬립위상 제어위상 동기루프.
  3. 주파수 신호를 발생하는 전압제어 발진기와, 가해진 상기 주파수 신호에 응답하여 주파수 변환신호를 발생하고, 2-스케일-팩터 프리스칼러 및 스왈로우 계수기 그리고 주 계수기를 포함하는 2진 프로그래머블 주파수 분할장치와, 상기 주파수 분할신호의 위상을 기준주파수 신호의 위상과 비교하고, 위상 비교 신호를 적분하고, 그리고 상기 적분신호를 전압 제어 발진기에 공급하는 위상비교/적분장치와, 그리고 상기 스왈로우 계수기가 펄스카운팅을 끝낸 후에 상기 위상비교신호에 대응하는 펄스폭 변조신호를 발생하도록 펄스를 셈하기 위해 상기 주 계수기를 동작시키고, 그리고 상기 펄스폭 변조신호를 상기위상비교 신호에 더하기 위해 상기 스왈로우 계수기와 함께 사용 가능한 D/A변환기 계수기를 포함하는 슬립위상 제어 위상 동기루프.
    ※참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900003667A 1989-10-19 1990-03-19 슬립위상제어 위상동기루프 KR930010693B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP1272640A JP2892709B2 (ja) 1989-10-19 1989-10-19 スリップ位相制御pll
JP1-272640 1989-10-19
JP1-278203 1989-10-24
JP1278203A JPH088488B2 (ja) 1989-10-24 1989-10-24 可変分周回路

Publications (2)

Publication Number Publication Date
KR910008969A true KR910008969A (ko) 1991-05-31
KR930010693B1 KR930010693B1 (ko) 1993-11-05

Family

ID=26550302

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900003667A KR930010693B1 (ko) 1989-10-19 1990-03-19 슬립위상제어 위상동기루프

Country Status (6)

Country Link
US (1) US5045813A (ko)
KR (1) KR930010693B1 (ko)
CA (1) CA2010724C (ko)
DE (1) DE4008781C2 (ko)
FR (1) FR2653614B1 (ko)
GB (2) GB9004556D0 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0840456A3 (en) * 1990-10-22 1999-08-25 NEC Corporation PLL frequency synthesizer capable of changing an output frequency at a high speed
US5216374A (en) * 1991-07-03 1993-06-01 General Instrument Corporation Frequency synthesizer utilizing pulse-width modulation of digital VCO control signal
JPH05206850A (ja) * 1992-01-23 1993-08-13 Nec Corp Pll周波数シンセサイザ
US5256981A (en) * 1992-02-27 1993-10-26 Hughes Aircraft Company Digital error corrected fractional-N synthesizer and method
JP2666682B2 (ja) * 1993-05-28 1997-10-22 日本電気株式会社 Pll回路
US5483201A (en) * 1993-09-30 1996-01-09 At&T Corp. Synchronization circuit using a high speed digital slip counter
GB2298726B (en) * 1995-03-07 1998-06-10 Sony Corp Apparatus and method for setting a dividing ratio and apparatuses using the same
US5572168A (en) * 1995-08-09 1996-11-05 Lucent Technologies Inc. Frequency synthesizer having dual phase locked loops
US5894239A (en) * 1997-04-18 1999-04-13 International Business Machines Corporation Single shot with pulse width controlled by reference oscillator
JP2000357966A (ja) * 1999-06-14 2000-12-26 Toshiba Corp 周波数シンセサイザ
DE19930168C2 (de) * 1999-06-30 2001-07-19 Infineon Technologies Ag Schaltungsanordnung für einen Frequenzteiler
TWI264876B (en) * 2001-03-21 2006-10-21 Mediatek Inc PLL frequency synthesizer
KR100492690B1 (ko) * 2002-11-04 2005-06-07 매그나칩 반도체 유한회사 프리스케일러를 포함하는 위상 제어 루프 회로

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4053739A (en) * 1976-08-11 1977-10-11 Motorola, Inc. Dual modulus programmable counter
GB1560233A (en) * 1977-02-02 1980-01-30 Marconi Co Ltd Frequency synthesisers
GB2117198A (en) * 1982-03-19 1983-10-05 Philips Electronic Associated Frequency synthesiser
FR2557401B1 (fr) * 1983-12-27 1986-01-24 Thomson Csf Synthetiseur de frequences a division fractionnaire, a faible gigue de phase et utilisation de ce synthetiseur
US4573023A (en) * 1984-08-07 1986-02-25 John Fluke Mfg. Co., Inc. Multiple-multiple modulus prescaler for a phase-locked loop
GB2173659B (en) * 1985-02-06 1988-06-08 Plessey Co Plc Frequency synthesisers
JPS6326589A (ja) * 1986-07-18 1988-02-04 Japan Radio Co Ltd Gps用見通し情報付き地図デ−タ作成装置
CA1290407C (en) * 1986-12-23 1991-10-08 Shigeki Saito Frequency synthesizer

Also Published As

Publication number Publication date
CA2010724A1 (en) 1991-04-19
CA2010724C (en) 1994-05-24
KR930010693B1 (ko) 1993-11-05
GB9004556D0 (en) 1990-04-25
GB2237158A (en) 1991-04-24
FR2653614B1 (fr) 1994-02-04
GB2237158B (en) 1993-08-25
FR2653614A1 (fr) 1991-04-26
DE4008781C2 (de) 1994-01-27
US5045813A (en) 1991-09-03
DE4008781A1 (de) 1991-04-25
GB9005908D0 (en) 1990-05-09

Similar Documents

Publication Publication Date Title
KR910008969A (ko) 슬립위상 제어위상 동기루프
KR920005502A (ko) 디지탈 위상 고정루프
US3921095A (en) Startable phase-locked loop oscillator
KR910007267A (ko) 시간축 발생기 회로와 동일 주파수의 2기준 신호 발생 방법
KR920704411A (ko) 전압 제어형 발진 회로 및 위상 동기 회로
GB1447507A (en) Frequency stabilised oscillator circuit arrangements
KR840005000A (ko) 수평주사 주파수 체배회로
KR940012854A (ko) 안정된 위상 변별기를 갖는 위상 동기 루프
GB2258960B (en) Frequency synthesizer, and radio pager incorporating the same
US3713040A (en) Signal frequency controller
GB1173203A (en) Improvements in or relating to Variable Frequency Crystal Stabilised Signal Generators
GB1447418A (en) Frequency synthesiser
EP0159893B1 (en) Signal generator circuits
CA2192881A1 (en) PLL Circuit and Noise Reduction Means for PLL Circuit
EP0766404A3 (en) Clock generator utilizing phase locked loop circuit
KR900015469A (ko) Afc 회로
JPH0834589B2 (ja) サンプリングクロック発生回路
EP0206247A3 (en) Pll frequency synthesizer
ES426500A1 (es) Un circuito para generar frecuencias de canal.
EP1107458A3 (en) System for limiting IF variation in phase locked loops
KR950030484A (ko) 피드 포워드(Feed Forward) 제어형 위상 동기 회로
JPS62279713A (ja) 56KHzクロツク発生回路
JPS6413813A (en) Phase locked loop circuit with drift detection function
JPS58152035U (ja) 位相同期ル−プ
KR950001436B1 (ko) 기준펄스 발생회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010911

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee