KR900016882A - 프로그램머블 로직 콘트롤러의 시스템 - Google Patents

프로그램머블 로직 콘트롤러의 시스템 Download PDF

Info

Publication number
KR900016882A
KR900016882A KR1019890005427A KR890005427A KR900016882A KR 900016882 A KR900016882 A KR 900016882A KR 1019890005427 A KR1019890005427 A KR 1019890005427A KR 890005427 A KR890005427 A KR 890005427A KR 900016882 A KR900016882 A KR 900016882A
Authority
KR
South Korea
Prior art keywords
cpu
input
output
board
program
Prior art date
Application number
KR1019890005427A
Other languages
English (en)
Other versions
KR910005512B1 (ko
Inventor
정두현
Original Assignee
정몽현
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정몽현, 현대전자산업 주식회사 filed Critical 정몽현
Priority to KR1019890005427A priority Critical patent/KR910005512B1/ko
Publication of KR900016882A publication Critical patent/KR900016882A/ko
Application granted granted Critical
Publication of KR910005512B1 publication Critical patent/KR910005512B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Programmable Controllers (AREA)

Abstract

내용 없음.

Description

프로그램머블 로직 콘트롤러의 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 적용된 실시예 블록 구성도.
제2도는 본 발명의 P.L.C 내부 회로가 블록으로 처리된 구성도.
제3도는 제2도중 cpu 보오드부의 구체적인 회로 블럭도.

Claims (1)

  1. 시퀀스 제어 프로그램을 수행하는 cpu 모듈과 제어 프로그램으로 작성하여 cpu 모듈로 전달하는 프로그래머 및 외부와 입출력 신호를 교환하는 입·출력 모듈로 구분되어 하나의 제어장치로 구성된 통상의 프로그래머블 콘트롤러에 있어서, 그 cpu 보오드(10)의 인텔리젠트 cpu(12) 중심으로 이와 연결되는 입력버퍼 인터페이스(11)에는 사용자 프로그램을 기록 내지 재생할 수 있는 상용 오디오카세트(B)가 인터페이스 되어지며, LCD 표시형으로 나타내는 프로그램의 작성과 수정 및 삭제 등의 디스플레이, 또는 키보오드 기능(도면 미도시)과, 프로그래머블 콘트롤러(D1-D3) 런중의 프로그램이나 각종 데이터 값을 모니터링 할 수 있는 프로그램밍 판넬(A)이 연결되어지고, 또 기본 유니트(D)에 들어있는 사용자 프로그램을 카피하거나, 이미 작성된 프로그램을 그 프로그래밍 판넬(A)로 이동시킬 때 사용되는 EP-롬(C)로 형성된 하나의 프로그래머블 로직 콘트롤러(D1-D3)는, 입력 보오드(17)의 파워 서플라이(18)로부터 전원공급 받는 cpu보오드(10)의 cpu(12)에 발진회로(42)와, 리셋트 회로(16), cpu 상태 감시부(15) 및 워치 독 타이머 회로(35)를 연결하고, 또 cpu(12)의 자기 실행 프로그램용 메모리 EP-롬(30)과 제어 대상에 대한 사용자가 데이터 프로그램을 메모리하게 되는 램(31) 및 사용자의 프로그램을 램으로 쓸 수 있고 EP-롬으로도 쓸 수 있는 선택용 램 또는 EP-롬(32)으로 이루어진 메모리부(13)가 연결되어지게 하되, 상기 메모리부(13)의 램(31)과 사용자 선택용 램(EP-롬)(32)에 백업용 리튬 밧데리(33)를 연결한 다음 입·출력 인터페이스(14)에도 플레트 케이블로 연결하여 이루어진 cpu보오드(10)와, 그 cpu보오드(10)의 cpu(12)로부터 처리 진행되는 데이터 버스신호, 어드레스 신호, 제어신호가 입·출력 인터페이스(14)를 통해 출력 보오드(23)의 어드레스 디코더부(24)와 주고받을 수 있도록 이를 연결하며, 이에 도시되지 않은 데이터 버스용 버퍼와, 보상회로 및 바이디렉셔날 버퍼(44)를 포함하고 있는, 이들의 작용에 따라 입력측 스위치 내지 센서 등으로부터 감지된 접점신호를 cpu(12) 통제하에 해당되는 메모리(13)에 저장하게 되고, 또 메모리된 신호를 송출하게 되면서 각 부하를 단속하도록한 그 어드레스 디코더부(24)와 바이디렉셔날 버퍼(44)에서 칩 선택하게 되는 출력측 랫치회로(25)를 통해 출력 드라이브(43)와, 릴레이, 트라이악 또는 트랜지스터로 각각 형성된 출력회로(26) 및 부하측 출력접점들이 연결된 단자대(27)를 차례로 연결하여 이루어진 출력보오드(23)와, 그 출력상태 여부를 나타내는 출력상태 감시부(28)를 상기 출력 보오드(23)의 출력회로(26)에 연결되며, 상기 출력 보오드(23)의 어드레스 디코더부(24)와 관련된 바이디렉셔날 버퍼(44)에 제어 대상의 스위치 내지 센서 등의 접점(도면 미도시)을 연결시킨 단자대(21)로부터 시그널 컨디셔닝부(47), 포토 커플러(45) 저역통과 필터(46) 및 입력버퍼(20)를 차례로 연결된 그 입력버퍼(20)와 연결되어지게 하되, 상기 시그널 컨디셔닝부(47)에서 이 입력 보오드(17)의 입력상태를 표시하는 입력상태 감시부(22)를 연결하고, 또 포토커플러(45)와 입력버퍼(20)에도 파워 서플라이(18)의 전원이 공급되도록 이를 연결하여 이루어진 입력 보오드(17)로서 구성되는 것을 특징으로 하는 프로그래머블 로직 콘트롤러의 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890005427A 1989-04-25 1989-04-25 프로그램머블 로직 콘트롤러의 시스템 KR910005512B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890005427A KR910005512B1 (ko) 1989-04-25 1989-04-25 프로그램머블 로직 콘트롤러의 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890005427A KR910005512B1 (ko) 1989-04-25 1989-04-25 프로그램머블 로직 콘트롤러의 시스템

Publications (2)

Publication Number Publication Date
KR900016882A true KR900016882A (ko) 1990-11-14
KR910005512B1 KR910005512B1 (ko) 1991-07-31

Family

ID=19285601

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890005427A KR910005512B1 (ko) 1989-04-25 1989-04-25 프로그램머블 로직 콘트롤러의 시스템

Country Status (1)

Country Link
KR (1) KR910005512B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110032909A (zh) * 2019-05-06 2019-07-19 珠海市圣昌电子有限公司 一种手持式nfc读写仪

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110032909A (zh) * 2019-05-06 2019-07-19 珠海市圣昌电子有限公司 一种手持式nfc读写仪

Also Published As

Publication number Publication date
KR910005512B1 (ko) 1991-07-31

Similar Documents

Publication Publication Date Title
EP0306644A3 (en) Data processor having a break function
JPH029367B2 (ko)
AU5581386A (en) Programmable circuit for the control of a liquid crystal indicator
KR890005622A (ko) 단일칩 마이크로 컴퓨터
KR860004349A (ko) 시이퀀스 제어기의 프로세스 입출력장치
KR900016882A (ko) 프로그램머블 로직 콘트롤러의 시스템
KR930023847A (ko) 병렬 프로세서 시스템
JPS60173631A (ja) 制御プログラム切換え方式
JPS577690A (en) Initial program loading system
KR920001331A (ko) 프로세서
JPS5582303A (en) Sequence controller
JPH0237068Y2 (ko)
JPS60110063A (ja) コンピュ−タのデ−タ転送制御装置
JPS5827219A (ja) 給電装置
JPS62103738A (ja) プログラマブルコントロ−ラ
JPH03276382A (ja) 携帯形半導体記憶装置用端末機
JPH0232440A (ja) 記憶装置
JPS6158052A (ja) マイクロコンピユ−タプログラム簡易デバツグ装置
JPS63196970A (ja) マイクロコンピユ−タ
JPS5748127A (en) Data processor
JPS6059598A (ja) Eepromへのデ−タ書込みおよび読出し装置
KR910014835A (ko) 메모리 데이타 교환식 전자책 디스플레이 장치
KR930018379A (ko) 공통메모리를 갖는 컴퓨터 링크 유니트
JPS55157180A (en) Cash memory
JPS57176600A (en) One chip microcomputer

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020618

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee