KR890005614A - 가상기억 제어 관리 시스템 - Google Patents

가상기억 제어 관리 시스템 Download PDF

Info

Publication number
KR890005614A
KR890005614A KR1019880012655A KR880012655A KR890005614A KR 890005614 A KR890005614 A KR 890005614A KR 1019880012655 A KR1019880012655 A KR 1019880012655A KR 880012655 A KR880012655 A KR 880012655A KR 890005614 A KR890005614 A KR 890005614A
Authority
KR
South Korea
Prior art keywords
page
virtual
working set
management system
virtual space
Prior art date
Application number
KR1019880012655A
Other languages
English (en)
Inventor
리오야 모리
Original Assignee
아오이 죠이치
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아오이 죠이치, 가부시기가이샤 도시바 filed Critical 아오이 죠이치
Publication of KR890005614A publication Critical patent/KR890005614A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/12Replacement control
    • G06F12/121Replacement control using replacement algorithms
    • G06F12/128Replacement control using replacement algorithms adapted to multidimensional cache systems, e.g. set-associative, multicache, multiset or multilevel

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

내용 없음

Description

가상기억 제어 관리 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 워킹세트 기억 관리시스템의 일실시예를 나타낸 블럭구성도.
제4도는 제3도에 나타낸 섹션판별부의 상세를 나타낸 개념도.

Claims (8)

  1. 태스크마다 또한 가상페이지의 이용형태로 구별되는 섹션마다에 설치되며, 실페이지를 분할하는 가상페이지를 등록하는 복수의 워킹세트 수단과; 페이지 폴트발생시에, 페이지폴트의 요인으로된 가상페이지가 속하는 실행중 태스크의 섹션을 판별하는 판별수단과; 상기 판별수단에 의해 판별된 실행중 태스크의 섹션에 대응하는 상기 워킹세트에 상기 페이지 폴트의 요인으로된 가상 페이지를 등록하는 페이지인 처리를 하는 페이지인 수단과; 상기 페이지인 수단의 페이지인 처리의 대상으로 되는 워킹세트가 가득찼을 경우에 이 워킹 세트내에 이미 등록 되어 있는 가상페이지의 하나를 선택하여, 당해 페이지의 등록을 말소하는 페이지 아웃 수단으로 구성되는 디멘드 페이징 기능을 구비한 가상 기억제어관리 시스템.
  2. 제1항에 있어서, 상기 복수의 워킹세트는 상기 태스크이 코드부에 고유한 워킹세트와, 상기 테스크의 데이타부에 고유한 워킹세트와, 상기 태스크의 스택에 고유한 워킹세트로 구성되는 가상기억제어 관리시스템.
  3. 제2항에 있어서, 가상공간이 코드부 가상공간, 데이타부 가상공간 및 스택 가상공간으로 구성되며, 상기 페이지인 수단을 상기 코드부 가상공간, 데이타부 가상공간 및 스택 가상공간의 가상페이지를 각기 대응하는 상기 코드부 워킹세트, 데이타부 워킹세트 및 스택워킹세트에 페이지인 하는 가상 기억 제어관리시스템.
  4. 제2항에 있어서, 상기 판별수단을 페이지 폴트 발생의 요인으로된 가상 페이지가 상기 코드부 가상공간, 데이타부 가상공간 및 스택 가상공간의 어느 가상공간에 속하는가를 판별하는 가상기억제어관리 시스템.
  5. 제1항에 있어서, 상기 페이지 아웃수단은 LRU의 선택알고리즘에 의해 상기 이미 등록되어 있는 가상 페이지의 하나를 말소하는 가상 기억 제어 관리시스템.
  6. 제1항에 있어서, 상기 페이지 아웃수단은 선입선출의 선택알고리즘에 의해 상기 이미 등록되어 있는 가상 페이지의 하나를 말소하는 가상 기억 제어관리시스템.
  7. 제1항에 있어서, 상기 페이지 아웃수단을 LRU의 선택알고리즘에 의해 상기 이미등록되어 있는 가상페이지의 하나를 말소하는 가상기억제어 관리시스템.
  8. 제1항에 있어서, 상기 복수의 워킹세트는 제어 스택에서 워킹세트와 데이타스택용 워킹세트에 분할되는 가상기억제어 관리 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880012655A 1987-09-29 1988-09-29 가상기억 제어 관리 시스템 KR890005614A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP62-245427 1987-09-29
JP62245427A JPS6488661A (en) 1987-09-29 1987-09-29 Virtual memory control and management system

Publications (1)

Publication Number Publication Date
KR890005614A true KR890005614A (ko) 1989-05-16

Family

ID=17133495

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880012655A KR890005614A (ko) 1987-09-29 1988-09-29 가상기억 제어 관리 시스템

Country Status (3)

Country Link
US (1) US4984150A (ko)
JP (1) JPS6488661A (ko)
KR (1) KR890005614A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100810013B1 (ko) * 2005-11-07 2008-03-10 인터내셔널 비지네스 머신즈 코포레이션 다단 가상 메모리 페이징 시스템

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5189733A (en) * 1989-08-22 1993-02-23 Borland International, Inc. Application program memory management system
JPH04230508A (ja) * 1990-10-29 1992-08-19 Internatl Business Mach Corp <Ibm> 低電力消費メモリ装置
JPH06250928A (ja) * 1993-02-24 1994-09-09 Matsushita Electric Ind Co Ltd 情報処理装置
US5696926A (en) * 1993-07-30 1997-12-09 Apple Computer, Inc. Method and apparatus for transparently compressing data in a primary storage device
US5611043A (en) * 1994-03-18 1997-03-11 Borland International, Inc. Debugger system and method for controlling child processes
TW539704B (en) 2000-12-08 2003-07-01 Toyo Boseki Coating film for optical application
US8898376B2 (en) 2012-06-04 2014-11-25 Fusion-Io, Inc. Apparatus, system, and method for grouping data stored on an array of solid-state storage elements

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3854126A (en) * 1972-10-10 1974-12-10 Digital Equipment Corp Circuit for converting virtual addresses into physical addresses

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100810013B1 (ko) * 2005-11-07 2008-03-10 인터내셔널 비지네스 머신즈 코포레이션 다단 가상 메모리 페이징 시스템

Also Published As

Publication number Publication date
JPS6488661A (en) 1989-04-03
US4984150A (en) 1991-01-08

Similar Documents

Publication Publication Date Title
KR910014814A (ko) 가상 캐쉬를 이용하는 다중 처리컴퓨터 시스템의 일치성 유지 장치
CN101189575B (zh) 定序器地址管理
CN1979452A (zh) 用于短暂高速缓存存储的方法和处理器
DK408980A (da) Multiprogrammeret databehandlingsanlaeg
KR870000645A (ko) 가상 메모리 시스템내의 직접 입/출력 장치
KR920001332A (ko) 고성능 프로세서의 브랜치 예상 동작 방법 및 장치
KR840006529A (ko) 데이타 처리 시스템
EP0251056A3 (en) Cache tag lookaside
CA2088779A1 (en) Computer performance by simulated cache associativity
KR890005614A (ko) 가상기억 제어 관리 시스템
KR910020552A (ko) 개선된 현 윈도우 캐시용 방법 및 장치
JPH11242633A (ja) メモリ保護方式
GB2365597B (en) Processing systems
ATE45826T1 (de) Datenverarbeitungsanlagen mit virtueller speicheradressierung fuer eine vielzahl von benutzern.
JPS558628A (en) Data processing system
KR960018881A (ko) 비트 필드 주변 장치 및 그것을 갖는 비트 필드 시스템
KR910014803A (ko) 싱글칩 마이크로 컴퓨터의 스택킹 시스템
KR100354274B1 (ko) 주전산기의페이지디렉토리공유방법
JPS5462735A (en) Memory control system
KR910012927A (ko) 효율적인 시스템 제어를 위한 슬롯 어드레스
KR920015203A (ko) 캐쉬메모리(cash memory) 제어방법
Keedy A technique for passing reference parameters in an information-hiding architecture
GB1404379A (en) Data processing apparatus
JPS58189892A (ja) 多重仮想記憶方式
JPS57189253A (en) Information processor

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E601 Decision to refuse application