KR890003114A - 전류 미러 회로 - Google Patents

전류 미러 회로 Download PDF

Info

Publication number
KR890003114A
KR890003114A KR1019880008901A KR880008901A KR890003114A KR 890003114 A KR890003114 A KR 890003114A KR 1019880008901 A KR1019880008901 A KR 1019880008901A KR 880008901 A KR880008901 A KR 880008901A KR 890003114 A KR890003114 A KR 890003114A
Authority
KR
South Korea
Prior art keywords
transistor
electrode
collector electrode
input
transistors
Prior art date
Application number
KR1019880008901A
Other languages
English (en)
Other versions
KR960014114B1 (ko
Inventor
고지 니시오
Original Assignee
아오이 죠이치
가부시키가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아오이 죠이치, 가부시키가이샤 도시바 filed Critical 아오이 죠이치
Publication of KR890003114A publication Critical patent/KR890003114A/ko
Application granted granted Critical
Publication of KR960014114B1 publication Critical patent/KR960014114B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/04Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • G05F3/265Current mirrors using bipolar transistors only

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Control Of Electrical Variables (AREA)

Abstract

내용 없음

Description

전류 미러 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 5도(A)와 제 5도(B)는 본 발명에 따른 전류미러회로에 대한 회로도, 제 6도는 제 5도(A)와 제 5도(B)에 도시된 본 발명에 따른 전류미러회로의 특성을 나타낸 도면. 제 7도는 본 발명에 따른 전류미러회로를 증폭회로에 적용시킨 경우를 나타낸 회로도이다.

Claims (7)

  1. 제 1 및 제 2전원단자(Vcc, GND)와, 에미터전극과 베이스전극 및 컬렉터전극을 갖추고서 입력전류(Iref)를 인가받는 제 1트랜지스터(Q10), 에미터전극과 베이스전극 및 컬렉터전극을 갖추고서 출력전류를 출력시켜 주는 제 2트랜지스터(Q11), 상기 제 1 및 제 2트랜지스터의 에미터전극을 제 1 전원단자에 접속시켜주는 수단 및, 입력전류를 상기 제 1트랜지스터의 컬렉터전극을 인가해 주는 수단으로 구성된 전류미러회로에 있어서, 상기 제 1트랜지스터의 베이스전극을 그 제 1트랜지스터의 컬렉터전극을 접속시켜 주는 저항(5)과, 이 저항(5)에 의한 전압강하가 소정치이상인 경우 상기 제 1 및 제 2트랜지스터의 베이스전극에 소정의 전류를 인가해주는 제 3트랜지스터가 구비되어 구성된 것을 특징으로 하는 전류미러회로.
  2. 제 1항에 있어서, 상기 제 1과 제 2 및 제 3트랜지스터는 PNP형 트랜지스터로 구성된 것을 특징으로 하는 전류미러회로.
  3. 제 1항에 있어서, 상기 제 1과 제 2 및 제 3트랜지스터는 NPN형 트랜지스터로 구성된 것을 특징으로 하는 전류미러회로.
  4. 제 1항에 있어서, 제 2트랜지스터는 상기 제 1트랜지스터 수단의 에미터 영역보다 큰 에미터영역을 갖도록 된 것을 특징으로 하는 전류미러회로.
  5. 입력신호를 증폭해서 증폭된 출력신호를 출력해주는 증폭회로에 있어서, 제 1 및 제 2전원단자(Vcc, GND)와, 입력신호가 인가되는 입력단자, 출력신호가 출력되는 출력단자(OUT), 입력신호에 응답해서 입력전류를 발생시켜주는 차동증폭부(70) 및, 전류미러회로(80)를 갖추어 구성되고, 상기 전류미러회로(80)에는 에미터전극과 베이스전극 및 컬렉터전극을 갖추고서 입력전류를 인가받는 제 1트랜지스터(Q21)와, 이 제 1트랜지스터(Q21)의 컬렉터전극을 상기 차동증폭부(70)에 접속시켜주는 수단, 에미터전극과 베이스전극 및 컬렉터전극을 갖추고서 출력전류를 출력해주는 제 2트랜지스터(Q22), 상기 제 1 및 제 2트랜지스터(Q21, Q22)를 상기 제 1전원단자에 접속시켜 주는 수단, 상기 제 2트랜지스터의 컬렉터전극을 상기 출력단자(OUT)에 접속시켜 주는 수단, 상기 제 1트랜지스터(Q21)의 베이스전극을 그 제 1트랜지스터(Q21)의 컬렉터전극에 접속시켜 주는 저항(5) 및, 이 저항(5)에 의한 전압강하가 소정치 이상으로 되는 경우 상기 제 1 및 제 2트랜지스터의 베이스 전극에 소정의 전류를 인가해주는 제 3트랜지스터(Q3)가 포함되어 구성된 것을 하는 증폭회로.
  6. 제 5항에 있어서, 상기 입력단자는 제 1 및 제 2입력단자(+)(-)로 구성된 것을 특징으로 하는 증폭회로.
  7. 제 5항에 있어서, 상기 차동증폭부(70)은 각각 에미터전극과 베이스전극 및 컬렉터전극을 갖추고 있는 제 1도전형의 제 1 및 제 2입력트랜지스터(Q24,Q25)와,상기 제 1 및 제 2입력트랜지스터(Q24,Q25)의 베이스전극을 상기 제 1 및 제 2입력단자(+)(-)에 각각 접속시켜주는 수단, 상기 제 1 및 제 2트랜지스터(Q24,Q25)의 에미터전극에 바이어스전류를 인가해주는 수단, 상기 제 1입력트랜지스터(Q24)의 컬렉터전극에 접속되는 컬렉터전극과 이 컬렉터전극에 접속되는 베이스전극 및 상기 제 2전원단자에 접속되는 에미터전극을 갖추고 있는 제 2도전형의 제 4트랜지스터(Q28), 상기 제 4트랜지스터(Q28)의 베이스전극에 접속된 베이스전극과 상기 제 2전원단자에 접속된 컬렉터전극을 갖추고 있는 제 2도전형의 제 5트랜지스터((Q26) 및 상기 제 3트랜지스터의 베이스전극에 접속된 베이스전극과 상기 제 2전원단자에 접속된 에미터전극 및 상기 제 2트랜지스터의 컬렉터전극에 접속된 컬렉터전극을 갖추고 있는 제 2도전형의 제 6트랜지스터(Q29)가 포함되어 구성된 것을 특징으로 하는 증폭회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880008901A 1987-07-17 1988-07-16 전류미러회로를 갖춘 증폭회로 KR960014114B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP62-177274 1987-07-17
JP62177274A JP2542623B2 (ja) 1987-07-17 1987-07-17 カレントミラ−回路

Publications (2)

Publication Number Publication Date
KR890003114A true KR890003114A (ko) 1989-04-13
KR960014114B1 KR960014114B1 (ko) 1996-10-14

Family

ID=16028185

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880008901A KR960014114B1 (ko) 1987-07-17 1988-07-16 전류미러회로를 갖춘 증폭회로

Country Status (5)

Country Link
US (1) US4897614A (ko)
EP (1) EP0299723B1 (ko)
JP (1) JP2542623B2 (ko)
KR (1) KR960014114B1 (ko)
DE (1) DE3884080T2 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05219443A (ja) * 1992-02-05 1993-08-27 Minolta Camera Co Ltd 固体撮像装置
US6069520A (en) * 1997-07-09 2000-05-30 Denso Corporation Constant current circuit using a current mirror circuit and its application
JP3400354B2 (ja) * 1997-07-14 2003-04-28 東芝マイクロエレクトロニクス株式会社 電流源回路
US6515546B2 (en) 2001-06-06 2003-02-04 Anadigics, Inc. Bias circuit for use with low-voltage power supply
US6753734B2 (en) 2001-06-06 2004-06-22 Anadigics, Inc. Multi-mode amplifier bias circuit
US6842075B2 (en) * 2001-06-06 2005-01-11 Anadigics, Inc. Gain block with stable internal bias from low-voltage power supply
US11302248B2 (en) * 2019-01-29 2022-04-12 Osram Opto Semiconductors Gmbh U-led, u-led device, display and method for the same
US20220101781A1 (en) * 2019-01-29 2022-03-31 Osram Opto Semiconductors Gmbh Video wall, driver circuits, controls and method thereof

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3995229A (en) * 1975-05-27 1976-11-30 The United States Of America As Represented By The Secretary Of The Air Force High slew rate operational amplifier circuit
JPS5652421A (en) * 1979-10-05 1981-05-11 Mitsubishi Electric Corp Voltage stabilizing circuit
US4329639A (en) * 1980-02-25 1982-05-11 Motorola, Inc. Low voltage current mirror
JPS57206107A (en) * 1981-06-15 1982-12-17 Toshiba Corp Current mirror circuit
JPS5945706A (ja) * 1982-09-09 1984-03-14 Nippon Shiguneteitsukusu Kk 差動増幅回路
JPS59107612A (ja) * 1982-12-10 1984-06-21 Hitachi Ltd レシオメトリック定電流装置
JPS6033717A (ja) * 1983-08-04 1985-02-21 Toshiba Corp カレントミラ−回路
JPS61112415U (ko) * 1984-12-21 1986-07-16
JPS6221309A (ja) * 1985-07-22 1987-01-29 Hitachi Micro Comput Eng Ltd 定電流回路

Also Published As

Publication number Publication date
JPS6421616A (en) 1989-01-25
DE3884080T2 (de) 1994-03-10
EP0299723A3 (en) 1989-05-31
EP0299723A2 (en) 1989-01-18
KR960014114B1 (ko) 1996-10-14
DE3884080D1 (de) 1993-10-21
US4897614A (en) 1990-01-30
JP2542623B2 (ja) 1996-10-09
EP0299723B1 (en) 1993-09-15

Similar Documents

Publication Publication Date Title
EP0293833A3 (en) Output circuit having wide range frequency response characteristic
KR870009543A (ko) 차동 증폭 회로
KR910007242A (ko) 레일간 입력 증폭 기능을 갖는 신속 응답 자동 증폭기
KR890003114A (ko) 전류 미러 회로
US4424493A (en) Cross-coupled complementary power amplifier
KR910021008A (ko) 전류전달회로
KR900001117A (ko) 자동 이득 제어회로
US4661781A (en) Amplifier with floating inverting and non-inverting inputs and stabilized direct output voltage level
KR920010238B1 (ko) 증폭회로
KR890004487A (ko) 출력회로
KR930003543A (ko) 전류 거울 회로
KR910005553A (ko) 결정된 입력 임피던스와 다양한 트랜스콘덕턴스 값을 갖는 증폭회로
KR850002181A (ko) 전자 증폭제어를 가진 전기신호의 증폭회로
KR880014734A (ko) 증폭기
KR890016750A (ko) 차동 증폭기
KR970055268A (ko) 오디오신호 증폭회로
KR860002900A (ko) 차동 증폭기
KR960043482A (ko) 정밀 전류 미러 회로
US5021744A (en) Differential amplifier with differential or single-ended output
US5014019A (en) Amplifier circuit operable at low power source voltage
KR950010346A (ko) 증폭기 회로 및 차동 증폭기
JP3000737B2 (ja) 出力バッファ回路
JPH0746059A (ja) 演算増幅器およびこれを用いたアクティブフィルタ
KR890016751A (ko) 증폭회로
KR960028188A (ko) 감마 보정 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030930

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee