KR880013173A - 주승압회로의 출력전압승압용 부승압회로 - Google Patents
주승압회로의 출력전압승압용 부승압회로 Download PDFInfo
- Publication number
- KR880013173A KR880013173A KR1019880004663A KR880004663A KR880013173A KR 880013173 A KR880013173 A KR 880013173A KR 1019880004663 A KR1019880004663 A KR 1019880004663A KR 880004663 A KR880004663 A KR 880004663A KR 880013173 A KR880013173 A KR 880013173A
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- boosting
- output voltage
- switch means
- main
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356008—Bistable circuits ensuring a predetermined initial state when the supply voltage has been applied; storing the actual state when the supply voltage fails
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dc-Dc Converters (AREA)
- Read Only Memory (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 제 1 실시태양에 따른 부승압회로에 대해 설명하기 위한 회로도. 제 2 도는 제 1 도에 도시된 회로의 동작에 대해 설명하기 위한 타이밍챠트. 제 3 도는 본 발명의 제 2 실시태양에 따른 부승압회로에 대해 설명하기 위한 회로도.
Claims (6)
- 주승압회로(11)의 출력전압(Vpu)을 승압시켜 피공급회로(13)에 공급해 주는 부승압회로(12)에 있어서, 상기 주승압회로(11)의 출력전압(Vpu)이 인가되는 일단과 상기 피공급회로(13)의 입력단에 접속되는 제어입력단 및 다른단을 갖추고 있는 제 1 스위치수단(Q1)과, 제 1 스위치수단(Q1)의 다른단에 접속도는 일단과 제어입력단 및 상기 피공급회로(13)의 입력단에 접속되는 다른 단을 갖추고 있는 제 2 스위치수단(Q2), 상기 제 1 및 제 2 스위치수단(Q1, Q2)의 접속점(N2)에 접속되는 접속되는 한쪽의 전극과 클럭펄스(ØC)가 공급되는 다른쪽의 2 전극을 갖추고 있는 캐패시터수단(C1)을 구비하여 구성되고, 상기 제 2 스위치수단(Q2)이 턴온되는 전위는 상기 제 1 스위치수단(Q1)이 턴온되는 전위의 절대치보다 높고, 상기 캐패시터수단(C1)은 상기 한쪽전극의 전위가 상기 제 2 스위치수단(Q2)이 턴온되는 전위와 실질적으로 같거나 그 이상의 전위인 경우에 캐패시터로서 작용하게 되는 반면 그 이하의 전위에서는 캐패시터로서 작용하지 않게 되는 것을 특징으로 하는 주승압회로의 출력저압 승압용 부승압회로.
- 제 1 항에 있어서, 상기 제 1 스위치수단은 진성(intrinsic)형 N 챈널 MOS 트랜지스터(Q1)으로 구성되고, 상기 제 2 스위치 수단은 엔핸스먼트형 N 채널 MOS트랜지스터(Q2)로 구성된 것을 특징으로 하는 주승압회로의 출력전압승압용 부승압회로.
- 제 1 항에 있어서, 상기 캐패시터수단은 MOS캐패시터(C1)로 구성된 것을 특징으로 하는 주승압회로의 출력전압 승압용 부승압회로.
- 제 1 항에 있어서, 상기 부승압회로(12)의 출력전압을 상기 피공급회로(13)에 공급해 줄지의 여부를 선택하게 되는 선택회로(14)가 추가로 구비되어 구성된 것을 특징으로 하는 주승압회로의 출력전압승압용 부승압회로.
- 제 4 항에 있어서, 상기 선택회로(14)는 입력단에 선택신호(SS1 ~ SSn)가 공급되는 낸드게이트(16)와, 이 낸드게이트(16)의 출력신호가 공급되는 입력단과 상기 피공급회로(13)의 입력단에 접속되는 출력단을 갖추고 있는 CMOS인버터(17)를 포함하여 구성된 것을 특징으로 하는 주승압회로의 출력전압승압용 부승압회로.
- 제 1 항에 있어서, 상기 피공급회로(13)는 드레인이 상기 주승압회로(11)의 출력단에 접속되면서 게이트가 상기 제 2 스위치수단(Q2)의 다른 단에 접속된 MOS트랜지스터(Q3)를 포함하여 구성된 것을 특징으로 하는 주승압회로의 출력전압승압용 부승압회로.※ 참고사항 : 최초출원내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP101419 | 1987-04-24 | ||
JP62-101419 | 1987-04-24 | ||
JP10141987A JPH0748310B2 (ja) | 1987-04-24 | 1987-04-24 | 半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880013173A true KR880013173A (ko) | 1988-11-30 |
KR910003387B1 KR910003387B1 (ko) | 1991-05-28 |
Family
ID=14300189
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880004663A KR910003387B1 (ko) | 1987-04-24 | 1988-04-23 | 주승압회로의 출력전압승압용 부승압회로 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4905314A (ko) |
EP (1) | EP0288075B1 (ko) |
JP (1) | JPH0748310B2 (ko) |
KR (1) | KR910003387B1 (ko) |
DE (1) | DE3853016T2 (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3059737B2 (ja) * | 1989-12-25 | 2000-07-04 | シャープ株式会社 | 半導体記憶装置 |
DE69232807T2 (de) * | 1991-12-09 | 2003-02-20 | Fujitsu Ltd., Kawasaki | Flash-Speicher mit besserer Löschbarkeit und dessen Schaltung |
US5255224A (en) * | 1991-12-18 | 1993-10-19 | International Business Machines Corporation | Boosted drive system for master/local word line memory architecture |
KR940008206B1 (ko) * | 1991-12-28 | 1994-09-08 | 삼성전자 주식회사 | 고전압 스위치 회로 |
US5633134A (en) * | 1992-10-06 | 1997-05-27 | Ig Laboratories, Inc. | Method for simultaneously detecting multiple mutations in a DNA sample |
US5406517A (en) * | 1993-08-23 | 1995-04-11 | Advanced Micro Devices, Inc. | Distributed negative gate power supply |
KR960012789B1 (ko) * | 1993-12-01 | 1996-09-24 | 현대전자산업 주식회사 | 부트스트랩 회로 |
KR100307514B1 (ko) * | 1994-07-30 | 2001-12-01 | 김영환 | 차지펌프회로 |
JP3378457B2 (ja) * | 1997-02-26 | 2003-02-17 | 株式会社東芝 | 半導体装置 |
JP2001160295A (ja) * | 1999-12-01 | 2001-06-12 | Toshiba Corp | 半導体集積回路 |
US6788578B1 (en) | 2003-01-27 | 2004-09-07 | Turbo Ic, Inc. | Charge pump for conductive lines in programmable memory array |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5693422A (en) * | 1979-12-05 | 1981-07-29 | Fujitsu Ltd | Level-up circuit |
JPS56129570A (en) * | 1980-03-14 | 1981-10-09 | Mitsubishi Electric Corp | Booster circuit |
US4725746A (en) * | 1981-10-20 | 1988-02-16 | Kabushiki Kaisha Toshiba | MOSFET buffer circuit with an improved bootstrapping circuit |
US4511811A (en) * | 1982-02-08 | 1985-04-16 | Seeq Technology, Inc. | Charge pump for providing programming voltage to the word lines in a semiconductor memory array |
JPS58184821A (ja) * | 1982-03-31 | 1983-10-28 | Fujitsu Ltd | 昇圧回路 |
JPS59124095A (ja) * | 1982-12-29 | 1984-07-18 | Fujitsu Ltd | 半導体記憶装置 |
US4716303A (en) * | 1985-05-01 | 1987-12-29 | Sharp Kabushiki Kaisha | MOS IC pull-up circuit |
JPS61260717A (ja) * | 1985-05-14 | 1986-11-18 | Mitsubishi Electric Corp | 半導体昇圧信号発生回路 |
US4689495A (en) * | 1985-06-17 | 1987-08-25 | Advanced Micro Devices, Inc. | CMOS high voltage switch |
-
1987
- 1987-04-24 JP JP10141987A patent/JPH0748310B2/ja not_active Expired - Lifetime
-
1988
- 1988-04-21 US US07/184,580 patent/US4905314A/en not_active Expired - Lifetime
- 1988-04-22 DE DE3853016T patent/DE3853016T2/de not_active Expired - Lifetime
- 1988-04-22 EP EP88106492A patent/EP0288075B1/en not_active Expired - Lifetime
- 1988-04-23 KR KR1019880004663A patent/KR910003387B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP0288075A2 (en) | 1988-10-26 |
EP0288075B1 (en) | 1995-02-15 |
JPS63268196A (ja) | 1988-11-04 |
JPH0748310B2 (ja) | 1995-05-24 |
KR910003387B1 (ko) | 1991-05-28 |
EP0288075A3 (en) | 1990-10-17 |
DE3853016D1 (de) | 1995-03-23 |
US4905314A (en) | 1990-02-27 |
DE3853016T2 (de) | 1995-07-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5521547A (en) | Boost voltage generating circuit | |
KR880014723A (ko) | 승압회로 | |
KR910007223A (ko) | 전압증배회로 | |
TW200505019A (en) | Semiconductor device, and display device and electronic device utilizing the same | |
KR980005030A (ko) | 승압된 백게이트 바이어스를 갖는 다단 승압 회로 | |
KR950024339A (ko) | 반도체 집적회로장치 | |
KR880013173A (ko) | 주승압회로의 출력전압승압용 부승압회로 | |
KR0128512B1 (ko) | 승압회로 | |
KR940010488A (ko) | 충전 펌프 회로 | |
KR930018852A (ko) | 승압 단속 회로 및 이를 구비하는 출력버퍼회로 | |
TW366586B (en) | Circuit and method of compensating for threshold value of transistor used in semiconductor circuit | |
KR860009423A (ko) | 반도체 승압 신호 발생회로 | |
KR900011152A (ko) | 전원전압 강하검파 및 초기화회로 재설정 회로 | |
JPH0562491B2 (ko) | ||
KR960706219A (ko) | 승압회로(Boosting Circuit) | |
KR950028263A (ko) | 전압 변환 회로 | |
JP3698550B2 (ja) | ブースト回路及びこれを用いた半導体装置 | |
US5059816A (en) | High speed booster circuit | |
KR970076800A (ko) | 승압회로 및 그 구동방법 | |
US5467054A (en) | Output circuit for multibit-outputting memory circuit | |
TW344818B (en) | Word line driver circuit | |
KR950021980A (ko) | 부트스트랩 회로 | |
KR930011274A (ko) | 입력회로 | |
KR100218333B1 (ko) | 부트-스트랩프 회로 | |
US4651028A (en) | Input circuit of MOS-type integrated circuit elements |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070430 Year of fee payment: 17 |
|
EXPY | Expiration of term |