KR880011657A - 마이크로프로세서 - Google Patents

마이크로프로세서 Download PDF

Info

Publication number
KR880011657A
KR880011657A KR1019880003524A KR880003524A KR880011657A KR 880011657 A KR880011657 A KR 880011657A KR 1019880003524 A KR1019880003524 A KR 1019880003524A KR 880003524 A KR880003524 A KR 880003524A KR 880011657 A KR880011657 A KR 880011657A
Authority
KR
South Korea
Prior art keywords
instruction
register
code
logic
decoder
Prior art date
Application number
KR1019880003524A
Other languages
English (en)
Other versions
KR920001142B1 (ko
Inventor
아키오 미요시
Original Assignee
아오이 죠이치
가부시키가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아오이 죠이치, 가부시키가이샤 도시바 filed Critical 아오이 죠이치
Publication of KR880011657A publication Critical patent/KR880011657A/ko
Application granted granted Critical
Publication of KR920001142B1 publication Critical patent/KR920001142B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/223Execution means for microinstructions irrespective of the microinstruction function, e.g. decoding of microinstructions and nanoinstructions; timing of microinstructions; programmable logic arrays; delays and fan-out problems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30145Instruction analysis, e.g. decoding, instruction word fields

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

내용 없음

Description

마이크로프로세서
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1실시예에 관한 마이크로프로세서의 구성을 나타낸 블럭도,
제3도는 일반적인 명령 코우드의 예를 나타낸 도면,
제5도는 본 발명에 관련된 장치의 마이크로코오드의 일례를 나타낸 도면이다.

Claims (5)

1단위길이의 명령코오드를 보존하는 명령레지스터와, 이 명령레지스터의 내의 명령코오드를 디코드하는 명령코오드 디코더, 이 명령코오드 디코더에 의해 디코드된 명령을 실행하는 명령처리부, 상기 명령코오드에 따른 마이크로코오드를 발생시키기 위한 마이크로프로그램을 기억하고 있는 마이크로프로그램용 롬부, 이 마이크로프로그램용 롬부에서 발생한 마이크로코오드를 디코드하는 마이크로 코오드 디코더, 이 마이크로코오드 디코더로부터 레지스터에 대한 지시가 주어졌을 때 상기 명령레지스터내에 명령코오드의 일부로 보존되고 있는 레지스터명에 기초하여 데이터레지스터를 선택해서 지시를 부여하는 레지스터 선택코오드 디코더등을 갖추고 있는 마이크로프로세서에 있어서 ; 상기 명령레지스터내에 명령코오드의 일부로 보존되고 있는 레지스터명에 해당되는 레지스터에 대한 지시를 디코드 한 때에 제1논리를, 명령레지스터내에 보존되고 있는 명령코오드에 후속되는 명령코오드의 데이터에 대한 지시를 디코드한 때에 제2논리를, 각각 출력하는 기능을 상기 명령코오드 디코더에 부여해 주고 ; 상기 명령코오드 디코더가 제1논리를 출력하고 있는 때에는 상기 레지스터 선택코오드 디코더에 데이터 레지스터에 대한 지시를 부여하며, 상기 명령코오드 디코더가 제2논리를 출력하고 있는 때에는 후속되는 명령코오드를 보존하고 있는 명령큐 레지스터에 지시를 부여하는 논리 전화수단을 설치하여 구성된 것을 특징으로 하는 마이크로프로세서.
제1항에 있어서, 상기 명령레지스터내에 명령코오드의 일부로서 보존되고 있는 레지스터명에 해당되는 레지스터에 대해 전송지시를 부여하는 명령코오드와 상기 명령레지스터내에 보존되고 있는 명령코오드에 후속되는 명령코오드의 데이터에 대래 전송지시를 부여하는 명령코오드의 2가지 명령코오드에 대하여, 마이크로프로그램용 ROM부가 동일한 마이크로코오드를 발생시키는 것을 특징으로 하는 마이크로프로세서.
제1항에 있어서, 각 레지스터에 대한 지시가 전송, 가산, 감산의 지시인 것을 특징으로 하는 마이크로프로세서.
제1항에 있어서, 상기 논리전환수단이 논리게이트 회로로 구성되어 있는 것을 특징으로 하는 마이크로프로세서.
제4항에 있어서, 상기 논리전환수단이 2개의 앤드회로롤 구성되고 ; 그중 제1앤드회로에는 마이크로코오드 디코더로부터 레지스터에 대한 지시의 존재를 나타내는 제3논리와 명령코오드 디코더로부터 제1논리가 입력으로 부여되는 한편, 상기 제2앤드회로에는 상기 마이크로코오드 디코더로부터 상기 제3논리와 상기 명령코오드 디코더로부터 제2논리가 입력으로 부여되며, 상기 제1앤드회로의 논리출력에 따라 레지스터 선택코오드 디코더에 지시를 부여하고, 상기 제2앤드회로의 논리출력에 따라 명령큐 레지스터 지시를 부여하도록 되어 있는 것을 특징으로 하는 마이크로프로세서.
※참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880003524A 1987-03-31 1988-03-30 마이크로프로세서 KR920001142B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP62-79152 1987-03-11
JP79152 1987-03-31
JP62079152A JPS63245522A (ja) 1987-03-31 1987-03-31 マイクロプロセツサ

Publications (2)

Publication Number Publication Date
KR880011657A true KR880011657A (ko) 1988-10-29
KR920001142B1 KR920001142B1 (ko) 1992-02-06

Family

ID=13681987

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880003524A KR920001142B1 (ko) 1987-03-31 1988-03-30 마이크로프로세서

Country Status (2)

Country Link
JP (1) JPS63245522A (ko)
KR (1) KR920001142B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100308512B1 (ko) * 1998-04-07 2001-09-26 포만 제프리 엘 편집 기능을 위한 전문 밀리코드 지시
KR100317769B1 (ko) * 1998-04-07 2001-12-22 포만 제프리 엘 압축 기억된 십진수 나눗셈에 대한 전문 밀리코드 명령
KR100322725B1 (ko) * 1998-04-07 2002-02-07 포만 제프리 엘 전문 갱신 및 분기 명령을 이용하는 밀리코드 플래그
KR100322726B1 (ko) * 1998-04-07 2002-02-07 포만 제프리 엘 번역 및 테스트를 위한 전문 밀리코드 명령

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5966514A (en) * 1995-05-31 1999-10-12 Matsushita Electric Industrial Co., Ltd. Microprocessor for supporting reduction of program codes in size

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS503241A (ko) * 1973-05-11 1975-01-14
JPS5182538A (ja) * 1975-01-17 1976-07-20 Hitachi Ltd Maikuropuroguramunyorurejisutashiteisochi
JPS59183433A (ja) * 1982-12-06 1984-10-18 Sanyo Electric Co Ltd マイクロプログラム制御方式の中央処理装置
JPS6057435A (ja) * 1983-09-07 1985-04-03 Mitsubishi Electric Corp マイクロプロセツサ

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100308512B1 (ko) * 1998-04-07 2001-09-26 포만 제프리 엘 편집 기능을 위한 전문 밀리코드 지시
KR100317769B1 (ko) * 1998-04-07 2001-12-22 포만 제프리 엘 압축 기억된 십진수 나눗셈에 대한 전문 밀리코드 명령
KR100322725B1 (ko) * 1998-04-07 2002-02-07 포만 제프리 엘 전문 갱신 및 분기 명령을 이용하는 밀리코드 플래그
KR100322726B1 (ko) * 1998-04-07 2002-02-07 포만 제프리 엘 번역 및 테스트를 위한 전문 밀리코드 명령

Also Published As

Publication number Publication date
JPS63245522A (ja) 1988-10-12
KR920001142B1 (ko) 1992-02-06

Similar Documents

Publication Publication Date Title
KR920003153A (ko) 2개의 명령을 병렬디코드할 수 있는 마이크로프로세서
KR910005156A (ko) 파이프라인 처리 방법으로 동작하는 프리디코더 유니트 와 주 디코더 유니트를 갖는 마이크로프로세서
KR870004366A (ko) 데이터 처리 시스템
KR920004964A (ko) 2개의 명령을 동시에 실행할 수 있는 데이타 프로세서
KR930018368A (ko) 롬(rom) 용량을 저감한 데이타 프로세서
KR900006853A (ko) 마이크로 프로세서
SE9704476D0 (sv) Enhanced instruction decoding
KR880011657A (ko) 마이크로프로세서
KR900015003A (ko) 데이타 프로세서
KR910008565A (ko) 분기 제어 회로
KR910017759A (ko) 순서동작형 논리회로 디바이스
KR960011683A (ko) 연산 코드의 일부로 사용되는 부분을 포함한 오퍼랜드 필드를 갖는 명령어를 실행하는 마이크로프로세서
KR900003741A (ko) 포인터레지스터를 구비한 마이크로프로세서
KR910005155A (ko) 마이크로 프로세서
JPS6446134A (en) Data processor
KR880011659A (ko) 마이크로프로그램 처리장치
KR910014823A (ko) 정보처리시스템
KR880011654A (ko) 마이크로프로그램 처리장치
KR890012220A (ko) 부호변환회로
KR910006846A (ko) 가변길이의 각 명령에 대하여 지시된 미정의 어드레싱의 검사 기능을 가지는 데이타 프로세서
KR880003243A (ko) 마이크로 프로세서
KR890016465A (ko) 마이크로프로세서
KR910010299A (ko) 프로그래머블 콘트롤러의 비트연산 처리회로
KR930002955A (ko) 인터럽트 변경이 가능한 구조를 갖는 디지탈신호 프로세서
KR930014028A (ko) 어드레스 프로그램 선택회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030130

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee