KR880010364A - 디지탈 데이타 프로세싱 시스템 내의 프로세서와 특수 명령 프레세서 간의 인터페이스 - Google Patents
디지탈 데이타 프로세싱 시스템 내의 프로세서와 특수 명령 프레세서 간의 인터페이스 Download PDFInfo
- Publication number
- KR880010364A KR880010364A KR870012090A KR870012090A KR880010364A KR 880010364 A KR880010364 A KR 880010364A KR 870012090 A KR870012090 A KR 870012090A KR 870012090 A KR870012090 A KR 870012090A KR 880010364 A KR880010364 A KR 880010364A
- Authority
- KR
- South Korea
- Prior art keywords
- information
- unit
- central processor
- processor unit
- transmitter
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 claims 95
- 238000000034 method Methods 0.000 claims 2
- 230000008054 signal transmission Effects 0.000 claims 2
- 230000004913 activation Effects 0.000 claims 1
- 230000000977 initiatory effect Effects 0.000 claims 1
- 230000003252 repetitive effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3877—Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3885—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Advance Control (AREA)
- Multi Processors (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1A도는 본 발명을 사용하는 디지털 데이터 프로세싱 시스템의 일반 계통도,
제1B도는 제1A도에 도시한 시스템내에 사용된 프로세서의 구성 계통도,
제2A도 및 제2B도는 본 발명을 이해하는데 유용한 타이밍도.
Claims (20)
- 데이터 전송 라인, 상태 전송 라인 및 정보 전송 라인을 포함하는 버스에 의해 상호 접속된 중앙 프로세서 유니트 및 보조 프로세서 유니트를 포함하는 디지털 데이터 프로세싱 시스템에 있어서, 보조 프로세서 유니트가 각각의 명령에 의해 식별된 정보에 따라 연산 코드를 각각 포함하는 선택된 명령을 실행하고, 중앙프로세서 유니트와 보조 프로세서 유니트가 데이터 전송 라인을 거쳐 프로세스될 데이터에 관련된 연산 코드 및 정보로 구성되는 데이터를 반복적으로 전송하기 위해 데이터 전송 라인에 접속된 데이터 전송장치, 정보 전송 라인을 거치는 정보의 전송을 엔에이블시키기 위해 정보 전송 라인에 접속된 정보 전송장치, 및 상태 라인을 거쳐 상태 신호를 전송하기 위해 상태 전송 라인에 접속된 상태 전송장치를 포함하며, 중앙 프로세서 유니트가 연산 코드를 보조 프로세서에 전송 데이터 전송장치를 엔에에블시키고 프로세스될 정보를 보조 프로세서에 전송하도록 정보 전송장치 및 데이터 전송장치를 엔에이블시키며 프로세스된 정보를 수신할 준비를 한다는 것을 보조 프로세서 유니트에 표시하도록 상태 전송장치를 엔에이블시키고 상태 전송장치에 의한 신호의 수신에 응답하여 프로세스된 정보를 수신하도록 데이터 전송장치 및 정보 전송장치를 반복적으로 엔에이블시키기 위해 각각의 데이터 전송장치, 정보 전송장치 및 상태 전송장치에 접속되고 보조 프로세서 유니트에 의해 프로세스될 선택된 명령의 수신에 응답하는 제어장치를 포함하고, 보조 프로세서 유니트가 프로세서 유니트로부터 연산 코드를 수신하도록 데이터 전송장치를 엔에이블시키고 프로세스될 정보를 수신하도록 정보 전송장치 및 데이터 전송장치를 엔에이블시키며 프로세서 유니트가 결과를 수신할 준비를 한다는 것을 표시하는 상태 전송장치에 의한 신호의 수신에 응답하여 프로세스된 정보를 전송하도록 데이터 전송장치 및 정보 전송장치를 엔에이블시키기 위해 각각의 데이터 전송장치, 정보 전송장치 및 상태 전송장치에 접속된 제어장치를 포함하는 것을 특징으로 하는 디지탈 데이터 프로세싱 시스템.
- 보조 프로세서 유니트를 포함하는 디지털 데이터 프로세싱 시스템 내에 사용하기 위한 중앙 프로세서 유니트에 있어서, 중앙 프로세서 유니트 및 프로세서 유니트에 있어서, 중앙 프로세서 유니트 및 보조 프로세서 유니트가 전송 라인, 상태 전송 라인 정보 전송 라인을 포함하는 버스에 의해 상호 접속되고, 보조 프로세서 유니트가 각각의 명령에 의해 식별된 데이터에 따라 연산 코드를 각각 포함하는 선택된 명령을 실행하며, 프로세서 유니트가 데이터 전송 라인을 거쳐 프로세스될 정보에 관련된 연산 코드 및 정보를 반복적으로 전송하기 위해 데이터 전송 라인에 접속된 데이터 전송장치, 정보 전송 라인을 거쳐 프로세스될 정보의 전송을 엔에이블시키기 위해 정보 전송 라인에 접속된 정보 전송장치, 상태 라인을 거쳐 상태 신호를 전송하기 위해 상태 전송 라인에 접속된 상태 전송장치, 연산 코드를 보조 프로세서에 전송하도록 데이터 전송장치를 엔에이블시키고, 프로세스될 정보를 보조 프로세서 유니트에 전송하도록 정보 전송장치 및 데이터 장치를 엔에이블시키며, 프로세스된 정보를 수신할 준비를 한다는 것을 보조 프로세서 유니트에 표시하도록 상태 전송장치를 엔에이블시키고, 보조 프로세서 유니트로부터 상태 전송장치에 의한 신호의 수신에 응답하여 프로세스된 정보를 수신하도록 데이터 전송장치 및 정보 전송장치를 엔에이블시키기 위해 데이터 전송장치, 정보 전송장치 및 상태 전송장치에 접속되고 보조 프로세서 유니트에 의해 프로세스될 선택된 명령의 수신에 응답하는 제어장치를 포함하는 것을 특징으로 하는 중앙 프로세서 유니트.
- 중앙프로세서 유니트를 포함하는 디지털 데이터 프로세싱 시스템내에 사용하기 위한 보조 프로세서 유니트에 있어서, 중앙 프로세서 유니트 및 보조 프로세서 유니트가 데이터 전송 라인, 상태 전송 라인 및 정보 전송 라인을 포함하는 버스에 의해 상호 접속되고, 보조 프로세서 유니트가 각각의 명령에 의해 식별된 데이터에 따라 연산 코드를 각각 포함하는 선택된 명령을 실행하며, 보조 프로세서 유니트가 데이터 전송 라인을 거쳐 프로세스될 데이터에 관련된 연산 코드 및 정보를 반복적으로 수신하기 위해 데이터 전송 라인에 접속된 데이터 전송장치, 정보 전송 라인을 거쳐 프로세스될 정보를 수신하고 정보 전송 라인을 거쳐 프로세스된 정보를 전송하기 위해 정보 전송 라인에 접속된 정보 전송장치, 상태 라인을 거쳐 상태 신호를 전송하기 위해 상태 전송 라인에 접속된 상태 전송장치, 및 프로세서 유니트로부터 연산 코드를 수신하도록 데이터 전송장치를 엔에이블시키고 프로세스될 정보를 수신하도록 정보 전송 장치 및 데이터 전송장치를 엔에이블시키며 프로세서 유니트가 결과를 수신할 준비를 한다는 것을 표시하는 상태 전송장치에 의한 신호의 수신에 응답하여 프로세스된 정보를 전송하도록 데이터 전송장치 및 정보 전송장치를 엔에이블시키기 위해 데이터 전송 장치, 정보 전송장치 및 상태 전송장치에 접속된 제어장치를 포함하는 것을 특징으로 하는 보조 프로세서 유니트.
- 제1항에 있어서, 중앙 프로세서 유니트 제어장치가 데이터 전송장치를 거쳐 연산 코드를 보조 프로세서 유니트에 전송하도록 데이터 전송장치를 엔에이블시키기 위해 보조 프로세서 유니트에 의해 프로세스될 명령의 수신에 응답하는 중앙 프로세서 유니트 데이터 전송 제어장치, 연산코드를 보조 프로세서 유니트에 전송한 다음에 프로세스될 정보를 보조 프로세서 유니트에 전송하도록 중앙 프로세서 유니트 정보 전송장치 및 중앙 프로세서 유니트 데이터 전송장치를 엔에이블시키기 위해 중앙 프로세서 유니트 데이터 전송 제어장치, 중앙 프로세서 유니트 정보 전송장치 및 중앙 프로세서 유니트 데이터 전송장치에 접속된 중앙 프로세서 유니트 정보 전송 제어장치, 프로세스될 정보의 보조 프로세서 유니트로의 성공적인 전송을 엔에이블시키는 중앙 프로세서 유니트 정보 전송 제어장치에 응답하여 겨로가를 수신할 준비를 한다는 표시를 보조 프로세서 유니트에 전송하도록 중앙 프로세서 유니트 상태 전송장치를 엔에이블시키고 보조 프로세서 유니트로부터 엔에이블링 신호를 수신하기 위해 중앙 프로세서 유니트 상태 전송 제어장치, 및 중앙 프로세서 유니트 상태 전송장치에 접속된 중앙 프로세서 유니트 상태 전송 제어장치, 및 중앙 프로세서 유니트 상태 전송장치에 의해 엔에이블 신호를 수신한 다음에 프로세스된 정보의 수신을 제어하기 위해 중앙 프로세서 유니트 상태 전송 제어장치, 중앙 프로세서 유니트 상태 전송 제어장치 및 중앙 프로세서 유니트 데이터 전송장치 및 중앙 프로세서 유니트 정보 전송장치에 접속된 중앙 프로세서 유니트 프로세스된 정보 전송 제어장치를 포함하는 것을 특징으로 하는 시스템.
- 제4항에 있어서, 명령이 데이터 형태 정보를 포함하고, 중앙 프로세서 유니트 제어장치가 중앙 프로세서 유니트 데이터 전송장치에 의해 데이터 전송 라이을 거쳐 명령으로부터의 연 코드를 전송함과 동시에 상태 전송 라인을 거쳐 명령으로부터의 데이터 형태 정보를 전송하도록 중앙 프로세서 유니트 상태 전송장치를 엔에이블 시키기 위해 중앙 프로세서 유니트 상태 전송장치에 접속된 중앙 프로세서 유니트 데이터 형태 전송 제어장치를 포함하는 것을 특징으로 하는 시스템.
- 제4항에 있어서, 중앙 프로세서 유니트가 명령에 응답하여 프로세스될 정보를 격납시키기 위해 정보 소오스를 포함하고, 이 정보 소오스가 중앙 프로세서 유니트 정보 전송장치 및 중앙 프로세서 유니트 정보 전송 제어장치에 접속되며, 중앙 프로세서 유니트 정보 전송 제어장치가 보조 프로세서 유니트에 전송하기 위해 프로세스될 정보를 중앙 프로세서 유니트 정보 전송장치에 전송하도록 정보 소오스를 엔에이블시키기 위한 장치를 포함하는 것을 특징으로 하는 시스템.
- 제4항에 있어서, 프로세스될 정보를 격납하기 위한 정보 격납장치를 포함하고, 이 정보 격납장치가 정보의 검색을 제어하기 위한 검색 제어신호를 수신하기 위해 버스에 접속되고 검색된 정보를 버스의 정보 전송 라인을 거쳐 전송하며, 중앙 프로세서 유니트 정보 전송장치가 정보 격납장치로부터의 정보의 검색을 개시하기 위한 장치를 포함하는 것을 특징으로 하는 시스템.
- 제7항에 있어서, 정보 격납장치가 정보를 격납하기 위한 어드레스에 의해 각각 식별된 다수의 어드레스 가능한 격납 장소를 포함하고, 버스가 어드레서 제어신호 라인, 액크놀리지먼트 신호 라인 및 정보 전송 제어신호 라인을 포함하는 버스 제어신호를 전송하기 위한 라인들을 포함하며, 정보 격납장치가 버스로부터 어드레스 및 어드레스 제어신호를 수신하고 정보 전송 라인을 거쳐 어드레스에 의해 식별된 장소로부터의 정보를 전송한 다음에 액크놀리지먼트 신호 라인을 거쳐 액크놀리지먼트 신호를 전송하기 위한 장치를 포함하고, 중앙 프로세서 유니트 정보 전송 제어장치가 어드레스 제어신호 라인을 거쳐 어드레스 및 어드레스 제어 신호를 전송하도록 중앙 프로세서 유니트 정보 전송장치를 엔에이블시키기 위한 장치를 포함하며, 보조 프로세서 유니트 정보 전송장치가 액크놀리지먼트 신호의 수신에 응답하여 정보 전송 라인으로부터 정보를 수신하기 위해 액크놀리지먼트 신호 라인에 접속되는 것을 특징으로 하는 시스템.
- 제8항에 있어서, 정보 격납장치가 에러에 응답하여 에러신호 전송 라인을 거쳐 에러신호를 전송하고, 보조 프로세서 유니트 정보 전송장치가 에러신호의 수신에 응답하여 정보 전송 라인을 거쳐 전송된 정보를 무시하는 것을 특징으로 하는 시스템.
- 제4항에 있어서, 중앙 프로세서 유니트 데이터 전송 제어장치가 프로세스될 정보를 보조 프로세서 유니트에 전송함과 동시에 데이터 전송 라인을 거쳐 정렬 코드를 전송하도록 중앙 프로세서 유니트 데이터 전송장치를 엔에이블시키는 장치를 포함하는 것을 특징으로 하는 시스템.
- 제2항에 있어서, 중앙 프로세서 유니트 제어장치가 데이터 전송장치를 거쳐 연산 코드를 보조 프로세서 유니트에 전송하도록 데이터 전송장치를 엔에이블시키기 위해 보조 프로세서 유니트에 의해 프로세스될 명령의 수신에 응답하는 중앙 프로세서 유니트 데이터 전송 제어장치, 연산 코드를 보조 프로세서 유니트에 전송한 다음에 프로세스될 정보를 보조 프로세서 유니트에 전송하도록 중앙 프로세서 유니트 정보 전송장치 및 중앙 프로세서 유니트 데이터 전송장치를 엔에이블시키기 위해 중앙 프로세서 유니트 데이터 전송 제어장치, 중앙 프로세서 유니트 정보 전송장치, 및 중앙 프로세서 유니트 데이터 전송장치에 접속된 중앙 프로세서 유니트 정보 전송 제어장치, 프로세스될 정보의 보조 프로세서 유니트로의 성공적인 전송을 엔에이블시키는 중앙 프로세서 유니트 정보 전송 제어장치에 응답하여 겨로가를 수신할 준비를 한다는 표시를 보조 프로세서 유니트에 전송하도록 중앙 프로세서 유니트 상태 전송장치를 엔에이블시키고 보조 프로세서 유니트로부터의 엔에이블링 신호를 수신하기 위해 중앙 프로세서 유니트 정보 전송 제어장치 및 중앙 프로세서 유니트 상태 전송장치에 접속된 중앙 프로세서 유니트 상태 전송 제어장치, 및 중앙 프로세서 유니트 상태 전송장치에 의해 엔에이블링 신호를 수신한 다음에 프로세스된 정보의 수신을 제어하기 위해 중앙 프로세서 유니트 상태 전송 제어장치, 중앙 프로세서 유니트 데이터 전송장치 및 중앙 프로세서 유니트 정보 전송장치에 접속된 중앙 프로세서 유니트 프로세스된 정보 전송 제어장치를 포함하는 것을 특징으로하는 중앙 프로세서 유니트.
- 제11항에 있어서, 명령이 데이터 형태 정보를 포함하고, 중앙 프로세서 유니트 제어장치가 중앙 프로세서 유니트 데이터 전송장치에 의해 데이터 전송 라인을 거쳐 명령으로부터의 연산 코드를 전송함과 동시에 상태 전송 라인을 거쳐 명령으로부터의 데이터 형태 정보를 전송하도록 중앙 프로세서 유니트 상태 전송장치를 엔에이블시키기 위해 중앙 프로세서 유니트 상태 전송장치에 접속된 중앙 프로세서 유니트 데이터 형태 전송 제어장치를 포함하는 것을 특징으로 하는 중앙 프로세서 유니트.
- 제11항에 있어서, 명령에 응답하여 프로세스될 정보를 격납시키기 위해 정보 소오스를 포함하고, 이 정보 소오스가 중앙 프로세서 유니트 정보 전송장치 및 중앙 프로세서 유니트 정보 전송 제어장치에 접속되며, 중앙 프로세서 유니트 정보 전송 제어장치가 보조 프로세서 유니트에 전송하기 위해 프로세스될 정보를 중앙 프로세서 유니트 정보 전송장치에 전송하도록 정보 소오스를 엔에이블시키기 위한 장치를 포함하는 것을 특징으로 하는 중앙 프로세서 유니트.
- 제11항에 있어서, 프로세서될 정보를 격납시키기 위한 정보 격납장치를 포함하는 시스템 내에 사용하기 위해, 정보 격납장치가 정보의 검색을 제어하기 위한 검핵 제어신호를 수신하기 위해 버스에 접속되며, 버스의 정보 전송 라인을 거쳐 검색된 정보를 전송하고, 중앙 프로세서 유니트 정보 전송장치가 정보 격납장치로부터의 정보의 검색을 개시하기 위한 장치를 포함하는 것을 특징으로 하는 중앙 프로세서 유니트.
- 제14항에 있어서, 정보 격납장치가 정보를 격납시키기 위해 어드레스에 의해 각각 식별된 다수의 어드레스 가능한 격납 장소를 포함하고, 버스가 어드레스 제어신호 라인, 액크놀리지먼트 신호 라인 및 정보 전송 제어신호 라인을 포함하는 버스 제어신호를 전송하기 위한 라인을 포함하는 시스템내에 사용하기 위해, 정보 격납장치가 버스로부터 어드레스 및 어드레스 제어신호를 수신하고 정보 전송 라인을 거쳐 어드레스에 의해 식별된 장소로부터의 정보를 전송한 다음에 액크놀리지먼트 신호 라인을 거쳐 액크놀리지먼트 신호를 전송하기 위한 장치를 포함하고, 중앙 프로세서 유니트 정보 전송 제어장치가 어드레스 제어신호 라인을 거쳐 어드레스 및 어드레스 제어신호를 전송하도록 중앙 프로세서 유니트 정보 전송장치를 엔에이블시키기 위한 장치를 포함하는 것을 특징으로 하는 중앙 프로세서 유니트.
- 제11항에 있어서, 중앙 프로세서 유니트 데이터 전송 제어장치가 프로세스될 정보를 보조 프로세서 유니트에 전송함과 동시에 데이터 전송 라인을 거쳐 정렬 코드를 전송하도록 중앙 프로레서 유니트 데이터 전송장치를 엔에이블시키는 것을 특징으로 하는 중앙 프로세서 유니트.
- 제3항에 있어서, 보조 프로세서 유니트 제어장치가 중앙 프로세서 유니트로부터 연산 코드를 수신하도록 보조 프로세서 유니트 데이터 전송장치를 엔에이블시키기 위해 보조 프로세서 유니트 데이터 전송장치에 접속된 보조 프로세서 유니트 데이터 전송 제어장치, 중앙 프로세서 유니트로부터 보조 프로세서 유니트 데이터 전송장치에 의한 연산 코드의 수신에 응답하여 프로세스될 정보를 수신하도록 정보 전송장치를 엔에이블시키기 위해 보조 프로세서 유니트 데이터 전송 제어장치에 접속된 보조 프로레서 유니트 정보 전송 제어장치, 연산 코드 및 프로세스될 정보를 수신하고 이에 응답하여 프로세스된 정보를 발생시키기 위해 보조 프로세서 유니트 데이터 전송장치 및 보조 프로세서 유니트 정보 전송장치에 접속된 프로세싱 장치, 및 정보 전송 라인을 거쳐 프로세스된 정보를 전송하도록 보조 프로세서 유니트 정보 전송 제어장치를 엔에이블시키기 위해 보조 프로세서 유니트 정보 전송장치 및 프로세싱 장치에 접속된 보조 프로세서 유니트 프로세스된 정보 전송 제어장치를 포함하는 것을 특징으로 하는 보조 프로세서 유니트.
- 제17항에 있어서, 명령이 데이터 형태 정보를 포함하고, 보조 프로세서 유니트 데이터 전송 제어장치가 보조 프로세서 유니트 데이터 전송장치에 의해 데이터 전송 라인을 거쳐 명령으로부터 연산 코드를 수신함과 동시에 상태 전송 라인을 거쳐 명령으로부터 데이터 형태 정보를 수신하도록 보조 프로세서 유니트 상태 전송장치를 엔에이블시키기 위해 보조 프로세서 유니트 상태 전송장치에 접속된 보조 프로세서 유니트 데이터 형태 전송 제어장치를 포함하는 것을 특징으로 하는 보조 프로세서 유니트.
- 제17항에 있어서, 버스가 어드레스 제어신호 라인, 액크놀리지먼트 신호 라인 및 정보 전송 제어신호 라인을 포함하는 버스 제어신호를 전송하기 위한 라인을 포함하고, 보조 프로세서 유니트 정보 전송장치가 액크놀리지먼트 신호의 수신에 응답하여 정보 전송 라인으로부터 정보를 수신하기 위해 액크놀리지먼트 신호 라인에 접속되는 것을 특징으로 하는 보조 프로세서 유니트.
- 제19항에 있어서, 버스가 에러 신호를 전송하기 위한 에러 신호 전송라인을 포함하고, 보조 프로세서 유니트 정보 전송장치가 에러 신호의 수신에 응답하여 정보 전송 라인을 거쳐 전송된 정보를 무시하는 것을 특징으로 하는 보조 프로세서 유니트.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US1751787A | 1987-02-24 | 1987-02-24 | |
US17,517 | 1987-02-24 | ||
US017517 | 1987-02-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880010364A true KR880010364A (ko) | 1988-10-08 |
KR920004401B1 KR920004401B1 (ko) | 1992-06-04 |
Family
ID=21783031
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870012090A KR920004401B1 (ko) | 1987-02-24 | 1987-10-30 | 디지탈 데이타 프로세싱 시스템내의 프로세서와 특수명령 프로세서간의 인터페이스 |
Country Status (9)
Country | Link |
---|---|
EP (1) | EP0280821A3 (ko) |
JP (1) | JPS63208151A (ko) |
KR (1) | KR920004401B1 (ko) |
CN (1) | CN1019152B (ko) |
AU (1) | AU606083B2 (ko) |
BR (1) | BR8800696A (ko) |
CA (1) | CA1295749C (ko) |
IN (1) | IN171198B (ko) |
MX (1) | MX160485A (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR890007159A (ko) * | 1987-10-30 | 1989-06-19 | 미다 가쓰시게 | 데이타 처리장치 및 그것을 갖는 데이타 처리 시스템 |
US4982428A (en) * | 1988-12-29 | 1991-01-01 | At&T Bell Laboratories | Arrangement for canceling interference in transmission systems |
FR2649982B1 (fr) * | 1989-07-20 | 1991-09-27 | Inst Nat Sante Rech Med | Membrane biologique artificielle |
JP2884831B2 (ja) * | 1991-07-03 | 1999-04-19 | 株式会社日立製作所 | 処理装置 |
US6505290B1 (en) * | 1997-09-05 | 2003-01-07 | Motorola, Inc. | Method and apparatus for interfacing a processor to a coprocessor |
ATE463786T1 (de) * | 2004-07-09 | 2010-04-15 | Michael Colin George Chapman | Hochleistungsfähiger benutzer-konfigurierbarer prozessor |
CN104424033B (zh) * | 2013-09-02 | 2018-10-12 | 联想(北京)有限公司 | 一种电子设备及数据处理方法 |
CN108268281B (zh) * | 2017-01-04 | 2021-12-07 | 中科创达软件股份有限公司 | 处理器协同方法及电路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4509116A (en) * | 1982-04-21 | 1985-04-02 | Digital Equipment Corporation | Special instruction processing unit for data processing system |
JPS62243531A (ja) * | 1986-04-17 | 1987-10-24 | 松下精工株式会社 | 食器乾燥機 |
-
1987
- 1987-08-21 IN IN733/DEL/87A patent/IN171198B/en unknown
- 1987-08-28 EP EP19870401943 patent/EP0280821A3/en not_active Ceased
- 1987-09-04 CA CA000546137A patent/CA1295749C/en not_active Expired - Fee Related
- 1987-09-28 JP JP62243531A patent/JPS63208151A/ja active Pending
- 1987-10-22 AU AU80036/87A patent/AU606083B2/en not_active Ceased
- 1987-10-30 KR KR1019870012090A patent/KR920004401B1/ko not_active IP Right Cessation
- 1987-12-07 CN CN87107291A patent/CN1019152B/zh not_active Expired
-
1988
- 1988-02-12 BR BR8800696A patent/BR8800696A/pt not_active Application Discontinuation
- 1988-08-28 MX MX8038A patent/MX160485A/es unknown
Also Published As
Publication number | Publication date |
---|---|
EP0280821A2 (en) | 1988-09-07 |
EP0280821A3 (en) | 1990-11-07 |
KR920004401B1 (ko) | 1992-06-04 |
AU8003687A (en) | 1988-08-25 |
BR8800696A (pt) | 1988-10-04 |
CN1019152B (zh) | 1992-11-18 |
AU606083B2 (en) | 1991-01-31 |
JPS63208151A (ja) | 1988-08-29 |
CN87107291A (zh) | 1988-09-07 |
CA1295749C (en) | 1992-02-11 |
MX160485A (es) | 1990-03-12 |
IN171198B (ko) | 1992-08-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870005299A (ko) | 프로그램 로딩 방법 및 시스템 | |
KR920003300A (ko) | 전자 기기 접속 장치 | |
KR880014430A (ko) | 로보트 시스템의 제어방법 및 그 장치 | |
KR880004396A (ko) | 휴대가능 전자장치용 처리 시스템 | |
KR880010364A (ko) | 디지탈 데이타 프로세싱 시스템 내의 프로세서와 특수 명령 프레세서 간의 인터페이스 | |
KR840006530A (ko) | 동기식 중앙 프로세서의 디지탈 데이타 처리장치 및 방법 | |
JPS6113305A (ja) | 産業制御装置用入出力装置 | |
SE7907453L (sv) | Informationssendnings- och mottagningsanordning | |
KR870011540A (ko) | 멀티 프로세서 시스템의 시스템 관리장치 | |
KR910003618A (ko) | 컨슈머 장치를 제어하기 위한 제어 시스템 | |
RU96106909A (ru) | Шина данных | |
WO1995006280A3 (en) | Data transfer accelerating apparatus and method | |
AU6672681A (en) | Data transmission | |
JPS57141741A (en) | Input and output control system | |
JPS57153328A (en) | Terminal device with keying data pushup storage function | |
JPS57183156A (en) | Special length frame transmitting system of communication controller | |
JPS556609A (en) | Data input system | |
KR880009496A (ko) | 데이타 터미날 접속장치 | |
JP2778633B2 (ja) | キー信号の通信方式 | |
JPS5714931A (en) | Interruption controlling system | |
JPS5697131A (en) | Command chain method for input and output system | |
JP2605273B2 (ja) | データ処理方式 | |
JPS6446827A (en) | Printer control system | |
KR900010590A (ko) | 정보처리 시스템 | |
JPH0744568B2 (ja) | データ送出制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19950523 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |