KR880006852A - 아나로그-디지탈 변환용 장치 - Google Patents

아나로그-디지탈 변환용 장치 Download PDF

Info

Publication number
KR880006852A
KR880006852A KR870012771A KR870012771A KR880006852A KR 880006852 A KR880006852 A KR 880006852A KR 870012771 A KR870012771 A KR 870012771A KR 870012771 A KR870012771 A KR 870012771A KR 880006852 A KR880006852 A KR 880006852A
Authority
KR
South Korea
Prior art keywords
analog
coupled
current source
transistor
controlled
Prior art date
Application number
KR870012771A
Other languages
English (en)
Other versions
KR960015211B1 (ko
Inventor
요리스 바르스 니콜라스
뒤크로 이띠엔느
Original Assignee
이반 밀러 레르너
엔.브이.필립스 글로아이람펜파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이반 밀러 레르너, 엔.브이.필립스 글로아이람펜파브리켄 filed Critical 이반 밀러 레르너
Publication of KR880006852A publication Critical patent/KR880006852A/ko
Application granted granted Critical
Publication of KR960015211B1 publication Critical patent/KR960015211B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0602Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
    • H03M1/0604Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
    • H03M1/0607Offset or drift compensation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/18Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging
    • H03M1/181Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values
    • H03M1/183Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values the feedback signal controlling the gain of an amplifier or attenuator preceding the analogue/digital converter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Processing Of Color Television Signals (AREA)
  • Color Television Systems (AREA)

Abstract

내용 없음

Description

아나로그-디지탈 변환용 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 A/D변환용 장치의 일반적인 선도.
제2도는 만능 텔레비젼 수상기내의 자동이득보정용 논리의 실시 예에 대한 선도.
제3도는 만능 텔레비젼 수상기내의 연속 보정용 논리의 실시 예에 대한 선도.

Claims (7)

  1. 아나로그-디지탈 (A/D)변환기 전에 삽입된 아나로그 이득 제어식 증폭기 및 A/D변환기로 부터 출력신호를 수신하는 상기 아나로그 증폭기의 이득 제어 루프를 포함한 자동 이득 제어회로를 구비하는 아나로그-디지탈 변환용 장치에 있어서, 아나로그-디지탈 변환기의 출력 레벨과 적어도 주어진 한 임계 레벨간에서 2진 비교를 하는 적어도 하나의 비교기 및 상기 비교 결과의 함수로서 시간 제어식 방식으로 증폭기 이득을 제어하는 수단을 구비하는 것을 특징으로 하는 아나로그 -디지탈 변환용 장치.
  2. 제1항에 있어서, 비교기는 적어도 한 텔레비젼 전송 시스템의 최소한 한 백색 레벨에 대응하는 논리 레벨의 제1디코더를 구비하는 것을 특징으로 하는 아나로그-디지탈 변환용 장치.
  3. 제1 또는 2항에 있어서, 시간 제어식 방식으로 증폭기 이득에 영향을 미치는 수단은 상기 증폭기의 이득 제어 입력에 결합된 제1캐패시터(C₂)의 충전 및 방전을 실행하는 제1제어식 전류원(I₂)을 구비하는 것을 특징으로 하는 아나로그-디지탈 변환용 장치.
  4. 제3항에 있어서, 상기 제1제어식 전류원은 에이터가 제1제어 진류원(Ⅰ12)에 결합된 제1(T10)및 제2(T11)트랜지스터를 구비하는 제1차 동단을 가지며, 제1트랜지스터(Y10)의 콜렉터는 공급 전압원에 결합되며 제2트랜지스터(T11)의 콜렉터는 제2제어전류원(In) 뿐만 아니라 상기 제1캐패시터(C₂)에 결합되며, 제1 및 제2트랜지스터(T10, T11)의 베이스는 상기 배교 결과에 상응하는 제1차동신호(S₂)를 수신하며, 제1제어전류원(I12)은 제2제어 전류원(I11)의 것보다 명확히 큰 전류값을 가져, 제1캐패시터(C₂)는, 제1차동신호(S₂)의 제1논리상태 동안은 제2전류원(I11)을 통해 주어진 시정수로 충전되며 신호(S₂)의 제2논리상태동안은 제2전류원(I12)을 통해 보다 짧은 시정수로 방전되는 것을 특징으로 하는 아나로그-디지탈 변환용 장치.
  5. 제1항에 있어서, 또한 최소한 한 텔레비젼 전송 시스템으로 표준화된 연속 레벨에 대응하는 논리 레벨의 제2디코더에 의해 발생된 비교결과의 함수로서 증폭기의 신호입력에서 시간제어식 방식으로 연속레벨을 제어하는 수단을 구비하는 것을 특징으로 하는 아나로그-디지탈 변환용 장치.
  6. 제5항에 있어서, 시간 제어식 방식으로 연속 레벨에 영향을 미치는 상기 수단은 상기 증폭기의 신호입력에 직렬로 결합된 제2캐피시터(C₁)의 충전 및 방전을 실행하는 제2제어식 전류원(I₁)을 구비하는 것을 특징으로 하는 아나로그-디지탈 변환용 장치.
  7. 제6항에 있어서, 상기 제2제어식 전류원은 에미터가 제3제어 전류원(T₃,T₄)에 결합된 제3(T₁)및 제4트랜지스터(T₂)를 구비하는 제2차 동단을 가지며, 제3트랜지스터 T₁의 콜렉터는 에미터가 상기공급 전압원에 결합되는 제5트랜지스터(T5)의 콜렉터에 결합되며, 제4트랜지스터(T₂)의 콜렉터는 에미터가 상기 공급 전압원에 결합된 제6트랜지스터(T6)의 콜렉터 뿐만 아니라 상기 제2캐패시터(C₁)에도 결합되며, 제5(T6)트랜지스터의 베이스는 상호 결합되며, 제5트랜지스터(T5)의 콜렉터는 제5 및 6트랜지스터가 전류미러 회로를 형성하도록 결합되는 것을 특징으로 하는 아나로그-디지탈 변환용 장치.T
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870012771A 1986-11-14 1987-11-13 자동 이득 제어 회로를 갖는 아날로그-디지탈 변환 장치 KR960015211B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
FR8615854 1986-11-14
FR8615854A FR2606956A1 (fr) 1986-11-14 1986-11-14 Dispositif de conversion analogique-numerique comportant un dispositif de controle automatique de gain
NL8615854 1986-11-14

Publications (2)

Publication Number Publication Date
KR880006852A true KR880006852A (ko) 1988-07-25
KR960015211B1 KR960015211B1 (ko) 1996-11-01

Family

ID=9340813

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870012771A KR960015211B1 (ko) 1986-11-14 1987-11-13 자동 이득 제어 회로를 갖는 아날로그-디지탈 변환 장치

Country Status (6)

Country Link
US (1) US4831378A (ko)
EP (1) EP0271936B1 (ko)
JP (1) JP2790280B2 (ko)
KR (1) KR960015211B1 (ko)
DE (1) DE3782013T2 (ko)
FR (1) FR2606956A1 (ko)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5343201A (en) * 1988-04-07 1994-08-30 Canon Kabushiki Kaisha A-D converter
US4906928A (en) * 1988-12-29 1990-03-06 Atlantic Richfield Company Transient electromagnetic apparatus with receiver having digitally controlled gain ranging amplifier for detecting irregularities on conductive containers
US4969034A (en) * 1988-12-30 1990-11-06 Welch Allyn, Inc. Method of signal enhancement
FR2652473B1 (fr) * 1989-09-22 1991-11-29 Europ Rech Electr Lab Equipement de reception de signaux video.
JP2722351B2 (ja) * 1989-11-29 1998-03-04 キヤノン株式会社 撮像信号処理装置
FR2656930B1 (fr) * 1990-01-05 1992-10-02 Alcatel Radiotelephone Circuit de mesure numerique d'un signal electrique.
JP2599020B2 (ja) * 1990-07-19 1997-04-09 松下電器産業株式会社 黒レベル補正回路
US5525985A (en) * 1990-12-28 1996-06-11 Eaton Corporation Sure chip
ZA919656B (en) * 1990-12-28 1992-09-30 Westinghouse Electric Corp Voltage controlled power supply
US5418677A (en) * 1990-12-28 1995-05-23 Eaton Corporation Thermal modeling of overcurrent trip during power loss
US5815364A (en) * 1991-10-18 1998-09-29 Eaton Corporation Ultrasonic coil current regulator
US5270898A (en) * 1990-12-28 1993-12-14 Westinghouse Electric Corp. Sure chip plus
US5251157A (en) * 1990-12-28 1993-10-05 Westinghouse Electric Corp. Process for offset adjustment of a microprocessor based overcurrent protective device and apparatus
US5121117A (en) * 1991-03-19 1992-06-09 Zenith Electronics Corporation Balanced A/D converter
JP3264698B2 (ja) * 1992-06-30 2002-03-11 キヤノン株式会社 撮像装置
FI97001C (fi) * 1993-05-05 1996-09-25 Nokia Mobile Phones Ltd Kytkentä puhesignaalin käsittelemiseksi
DE4319376C1 (de) * 1993-06-11 1994-08-11 Grundig Emv Anordnung zur Analog/Digital-Wandlung von Signalen mit unterschiedlichem Signalpegel
DE4322597C2 (de) * 1993-07-07 1995-05-11 Grundig Emv Anordnung zur hochauflösenden Analog/Digital-Wandlung von Signalen mit unterschiedlichen Signalamplituden
US5486867A (en) * 1993-11-30 1996-01-23 Raytheon Company High resolution digital phase detector
US5377231A (en) * 1993-11-30 1994-12-27 At&T Corp. Automatic gain control circuit for a digital baseband line equalizer
US5451948A (en) * 1994-02-28 1995-09-19 Cubic Communications, Inc. Apparatus and method for combining analog and digital automatic gain control in receivers with digital signal processing
US5717469A (en) * 1994-06-30 1998-02-10 Agfa-Gevaert N.V. Video frame grabber comprising analog video signals analysis system
FR2755325A1 (fr) * 1996-10-25 1998-04-30 Philips Electronics Nv Dispositif de conversion analogique/numerique a caracteristique de transfert programmable
US5861831A (en) * 1996-12-23 1999-01-19 Analog Devices, Inc. Intermediate frequency (IF) sampling clock-to-clock auto-ranging analog-to-digital converter (ADC) and method
JP3277984B2 (ja) * 1997-03-31 2002-04-22 日本電気株式会社 映像信号処理装置
EP0920195A1 (fr) * 1997-11-28 1999-06-02 Koninklijke Philips Electronics N.V. Dispositif d'acquisition et d'amplification de signaux électroniques
FI106325B (fi) * 1998-11-12 2001-01-15 Nokia Networks Oy Menetelmä ja laite tehonsäädön ohjaamiseksi
DE19933199C1 (de) * 1999-07-15 2001-01-25 Daimler Chrysler Ag Verfahren zur Erfassung von Helligkeitssignalen einer Mehrzahl lichtempfindlicher Sensorelemente
US7415088B2 (en) * 2001-08-31 2008-08-19 Qualcomm Incorporated Multi-standard baseband receiver
FR2832579A1 (fr) * 2001-11-19 2003-05-23 St Microelectronics Sa Dispositif de calibrage pour un etage d'entree video
FR2835327B1 (fr) * 2002-01-31 2004-08-27 St Microelectronics Sa Dispositif de calibrage pour un etage d'entree video
US7088794B2 (en) * 2002-02-19 2006-08-08 The United States Of America As Represented By The Secretary Of The Navy Automatic gain control for digitized RF signal processing
WO2006064618A1 (ja) * 2004-12-17 2006-06-22 Matsushita Electric Industrial Co., Ltd. 利得可変なアナログ・デジタル変換器、利得可変なアナログ・デジタル変換器の利得調整方法、及び利得可変なアナログ・デジタル変換器を含むシステム
US8902365B2 (en) * 2007-03-14 2014-12-02 Lance Greggain Interference avoidance in a television receiver
US8330873B2 (en) * 2007-03-14 2012-12-11 Larry Silver Signal demodulator with overmodulation protection
US12107600B2 (en) 2021-08-23 2024-10-01 Fermi Research Alliance, Llc Window-integrated charge-mode digital-to-analog converter for arbitrary waveform generator

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1250816A (ko) * 1967-12-28 1971-10-20
US3770984A (en) * 1971-03-03 1973-11-06 Harris Intertype Corp Fast recovery low distortion limiter circuit
US4078233A (en) * 1974-01-03 1978-03-07 Frye G J Analog to digital converter circuit with gain ranging feedback
US4058808A (en) * 1974-07-16 1977-11-15 International Business Machines Corporation High performance analog to digital converter for integrated circuits
JPS5121764A (ja) * 1974-08-16 1976-02-21 Mitsubishi Electric Corp Anaroguudeijitaruhenkansochi
US3971015A (en) * 1975-02-10 1976-07-20 Hewlett-Packard Company Recirculating type analog to digital converter
FR2378401A1 (fr) * 1977-01-20 1978-08-18 Cit Alcatel Procede et dispositif pour adapter un signal analogique en vue de son codage numerique dans un codeur ayant une plage de codage donnee
JPS5839263B2 (ja) * 1977-08-13 1983-08-29 本田技研工業株式会社 デイスクブレ−キ装置
FR2406922A1 (fr) * 1977-10-21 1979-05-18 Thomson Csf Dispositif d'expansion de contraste video et systeme comportant un tel dispositif
JPS54169691U (ko) * 1978-05-19 1979-11-30
JPS56126390A (en) * 1980-03-10 1981-10-03 Sanyo Electric Co Ltd A-d converting circuit of video signal
JPS5751348U (ko) * 1980-09-10 1982-03-24
JPS5758414A (en) * 1980-09-25 1982-04-08 Fujitsu Ltd Analog-to-digital conversion circuit providing agc function
US4589034A (en) * 1980-12-05 1986-05-13 Canon Kabushiki Kaisha Image processing apparatus
US4434439A (en) * 1982-02-22 1984-02-28 Rca Corporation Digital television AGC arrangement
US4517586A (en) * 1982-11-23 1985-05-14 Rca Corporation Digital television receiver with analog-to-digital converter having time multiplexed gain
JPS6075112A (ja) * 1983-09-30 1985-04-27 Sony Corp 映像信号のagc回路
JPS61208386A (ja) * 1985-03-12 1986-09-16 Alps Electric Co Ltd ビデオ信号のアナログ−デイジタル変換装置

Also Published As

Publication number Publication date
FR2606956A1 (fr) 1988-05-20
US4831378A (en) 1989-05-16
JPS63136719A (ja) 1988-06-08
JP2790280B2 (ja) 1998-08-27
KR960015211B1 (ko) 1996-11-01
DE3782013D1 (de) 1992-11-05
DE3782013T2 (de) 1993-04-22
EP0271936B1 (fr) 1992-09-30
EP0271936A1 (fr) 1988-06-22

Similar Documents

Publication Publication Date Title
KR880006852A (ko) 아나로그-디지탈 변환용 장치
US5510734A (en) High speed comparator having two differential amplifier stages and latch stage
JP2004215294A (ja) 電流シンク回路
DE69320503D1 (de) Dreizustandspuffer für ein System mit zweifacher Speisespannung
JP2000091856A (ja) アナログ・バッファ回路及び信号処理装置
IE48554B1 (en) A pulse-forming circuit for on/off conversion of an image analysis signal
US4590394A (en) Signal processing circuit with voltage clamped input
US5818620A (en) Burst optical signal receiver
US4947061A (en) CMOS to ECL output buffer circuit
JPS57173220A (en) Comparator circuit
US4147940A (en) MOS Interface circuit
US4894862A (en) Signal compression circuit, particularly for a telephone set
EP0325391A3 (en) Pseudo-ternary code transmitter
US5896050A (en) Signal generating circuit and peak detection circuit
EP0616224A3 (en) Semiconductor device and its debugging method.
EP0505063B1 (en) Differential circuit implemented by bipolar transistors free from excess base-emitter reverse bias voltage
JPS59212031A (ja) 4値入力判別回路
JPS57133755A (en) Branch coupling circuit for conference telephone set
KR0120835B1 (ko) 모니터의 주파수 전압 변환회로
JPS6419417A (en) Constant voltage source circuit
JPS6122345Y2 (ko)
JPS54104265A (en) Gain control circuit
JPS6434016A (en) Output driver circuit
KR900002007Y1 (ko) 피크 홀드 회로
JPS6478561A (en) Digital data demodulator

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011027

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee