KR870003651A - 비데오 신호처리 시스템용 타이밍 보정 - Google Patents
비데오 신호처리 시스템용 타이밍 보정 Download PDFInfo
- Publication number
- KR870003651A KR870003651A KR1019860007315A KR860007315A KR870003651A KR 870003651 A KR870003651 A KR 870003651A KR 1019860007315 A KR1019860007315 A KR 1019860007315A KR 860007315 A KR860007315 A KR 860007315A KR 870003651 A KR870003651 A KR 870003651A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- skew
- clock signal
- pulse
- clock
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/45—Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/21—Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
- H04N9/87—Regeneration of colour television signals
- H04N9/89—Time-base error compensation
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 스큐를 설명하는데 유용한 타이밍 다이아그램 및 스큐 보정방법.
제2도는 본 발명을 구체화시키는 PIP 텔레비젼 디스플레이 시스템의 블럭 다이아그램.
제3도는 본 발명을 구체화시키는 디지탈 PIP텔레비젼 디스플레이 시스템의 블럭 다이아그램.
* 도면의 주요부분에 대한 부호의 설명
10, 50 : 1차 합성 비데오 신호원, 16, 74 : 메트릭스, 54, 12 : Y/C 분리필터, 17, 52 : ADC, 14 : 1차 색도/휘도 처리기, 18, 58 : 동기분리기, 19, 59 : 스큐측정, 56 : PLL, 22, 62 : 스큐보정, 64 : 2차 색도/휘도 처리기 24 : 판독 어드레스 발생기, 70 : 기록 어드레스 발생기, 26 : 멀티플렉서, 72 : DAC
Claims (16)
- 주기적인 수평 라인 동기신호 성분을 갖는 제1비데오 신호원과 제2비데오 신호를 나타내는 샘플 데이타를 유지시키기 위한 메모리를 포함하는 비데오 신호처리 시스템내의 상기 제1비데오 신호와 동기로 상기 샘플된 데이타를 처리하는 장치에 있어서, 상기 제1비데오 신호의 수평라인 동기신호 성분을 나타내는 수평동기 펄스를 발생시키기 위해 상기 신호원에 결합된 수단(18, 318)과, 상기 수평 동기 펄스에 관련된 스큐의 변화양을 나타내는 클럭 펄스 신호를 인가시키는 단자(CK, Pck)와, 상기 클럭신호 단자에 결합되며, 상기 수평 동기 펄스에 응답하여 상기 클럭 펄스 신호의 주기의 적당한 분수로서 상기 수평 동기 펄스중의 하나의 발생과 상기 클럭신호 펄스 사이의 시간차에 대응하는 제어신호를 발생하는 스큐 측정수단(19, 319)과, 상기 클럭신호 단자에 결합되며, 상기 메모리로부터 샘플된 데이타의 판독을 제어하기 위한 수단(24,324)과 상기 클럭신호 단자 및 상기 메모리(68, 368), 상기 스큐 측정수단에 결합되어, 상기 메모리로부터 판독된 샘플된 데이타에 의해 표현되며 상기 제어신호에 의해 결정되는 크기를 갖는 신호의 시간 이동을 실행시키는 스큐 보정수단(22, 322) 등을 특징으로 하는 비데오 신호처리 장치.
- 제1항에 있어서, 상기 스큐 보정수단이, 상기 클럭신호 단자에 결합되며, 상기 제어신호에 응답하여 스큐 보정된 클럭신호를 발생시키기 위해 상기 클럭신호의 시간 이동을 실행시키는 수단과, 상기 메모리로부터 샘플된 데이타의 판독을 제어하기 위해 상기 스큐 보정된 클럭신호를 상기 수단에 인가시키기 위한 수단으로 이루어지는 것을 특징으로 하는 비데오 신호처리 장치.
- 제2항에 있어서, 상기 스큐 측정수단이 상기 수평 라인 동기신호의 펄스의 중앙점과 상기 중앙점에 바로 앞선 시간에서 발생하는 상기 클럭신호의 펄스의 변이 사이의 시간 간격을 측정하기 위한 수단을 포함하며, 상기 스큐 보정 수단이 상기 스큐 보정된 클럭신호를 발생시키기 위해 상기 시간 간격과 거의 동일한 시간양만큼 상기 클럭신호를 지연시키기 위한 수단을 포함하는 것을 특징으로 하는 비데오 신호처리 장치.
- 제1항에 있어서, 상기 스큐 보정수단이 상기 메로리부터 판독되며, 상기 제어신호에 비례하는 제1, 제2크기 조정 인수로 크기 조정된 제1, 제2연속 샘플의 합에 대응하는 샘플을 발생시키는 수단으로 이루어진 것을 특징으로 하는 비데오 신호처리 장치.
- 제1항에 있어서, 상기 스큐 보정수단이 상기 제어신호에 비례하는 제1, 제2 상호 보상 크기 조정 인수로 상기 메모리로부터 판독된 제1, 제2연속 샘플 값을 크기 조정하는 수단과, 상기 시간 이동된 신호를 나타내는 샘플을 발생시키기 위해 제1, 제2크기 조정된 샘플을 결합시키기 위한 수단으로 이루어진 것을 특징으로 하는 비데오 신호처리 장치.
- 수평 라인 동기 성분을 갖는 상기 제2비데오 신호원을 포함하는 비데오 신호처리 시스템내의 상기 제1비데오 신호와 동기로 상기 제2비데오 신호를 처리하기 위한 제1항에 의한 장치에 있어서, 상기 제2비데오 신호의 수평 라인 동기 성분을 나타내는 제2수평 동기 펄스를 발생시키기 위해 제2비데오 신호원(50, 350)에 결합된 수단(58, 356)과, 상기 제1, 제2수평 동기 펄스에 관련된 스큐의 각각 다른 변화양을 나타내는 클릭펄스신호를 인가시키는 단자(ck, pck)와 상기 제2비데오 신호원에 결합되어 상기 클럭신호에 의해 결정된 시간내의 순간에서 상기 제2비데오 신호를 나타내는 샘플을 발생시키는 수단(52, 352)과, 상기 클럭신호 단자에 결합되며, 상기 제2수평 동기 펄스에 응답하여 상기 제2수평 동기 펄스중의 하나의 발생과 상기 클럭신호의 펄스 사이의 시간차에 대응하는 제1제어신호를 발생하는 제1스큐 측정수단(59, 359)과, 상기 제1제어신호에 응답하며, 상기 샘플링 수단에 결합되어 제공된 샘플치를 변형시키고 그에 의해 상기 샘플에 표시되며, 상기 제1제어신호에 의해 결정되는 크기를 갖는 신호의 시간이동을 실행하는 제1스큐 보정수단(62, 362)과, 상기 스큐 보정수단에 결합되어 상기 시간 이동된 제2신호를 나타내는 샘플을 저장하는 수단(38, 368)과, 상기 클럭신호와 상기 제1수평 동기 펄스에 응답하여 상기 제1수평 동기 펄스중의 하나의 발생과 상기 클럭신호의 펄스간의 시간차에 대응하는 제2제어신호를 발생하는 제2스큐 측정수단(19, 319)과, 상기 클럭신호 단자에 결합되어 상기 메모리 수단으로부터의 샘플된 데이타의 판독을 제어하는 수단(24, 324)과, 상기 클럭신호 단자와 상기 메모리와 상기 제2스큐 측정수단에 결합되어 상기 메모리로부터 판독된 샘플 데이타에 의해 표현되며, 상기 제2제어신호에 의해 결정되는 크기를 갖는 신호의 시간 이동을 실행시키는 제2스큐 보정수단(22, 322)등을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 제6항에 있어서, 상기 제2스큐 보정수단이, 상기 클럭신호 단자에 결합되며, 상기 제2제어신호에 응답하여 스큐 보정된 클럭신호를 발생시키기 위해 상기 클럭신호의 시간 이동을 실행시키는 수단과, 상기 스큐 보정된 클럭신호를 상기 수단에 인가하여 상기 메모리로부터의 샘플된 데이타의 판독을 제어하는 수단으로 이루어진 것을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 제6항에 있어서, 상기 제2스큐 보정수단이, 상기 메모리로부터 판독되며, 상기 제2제어신호에 비례하는 제1, 제2크기 조정 인수에 의해 각각 크기 조정된 제1, 제2연속 샘플의 합에 대응하는 샘플을 발생하는 수단으로 이루어진 것을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 제6항에 있어서, 상기 제2보정수단이, 상기 제2제어신호에 비례하는 제1, 제2상호 보상 크기 조정 인수로 상기 메모리로부터 판독된 제1및 제2연속 샘플치를 크기 조정하는 수단과, 상기 시간 이동된 신호를 나타내는 샘플을 발생시키기 위해 제1, 제2 크기 조정된 샘플을 결합하는 수단으로 이루어진 것을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 제6항에 있어서, 상기 제1스큐 측정수단이 상기 클럭신호의 주기의 적당한 분수로서, 상기 제2수평라인 동기신호의 펄스상의 선정된 점과 상기 선정된 점에 대한 시간에 인접한 상기 클럭신호의 펄스의 변이사이의 시간간격을 측정하기 위한 수단으로 이루어지며, 상기 정 2스큐 측정수단이 상기 클럭신호의 주기의 분수부로서, 상기 제1수평라인 동기신호의 펄스상의 선정된 점과 상기 선정된 점에 대한 시간에 인접한 상기 클럭신호의변이 사이의 시간 간격을 측정하기 위한 수단으로 이루어지는 것을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 제10항에 있어서, 상기 제1스큐 보정수단이 상기 제2신호를 나타내는, 제1, 제2 연속 샘플치를 상기 제1제어신호에 비례하는 인수와 상기 제1제어신호의 보수에 비례하는 인수로 크기 조정하기 위한 수단과, 상기 시간이동된 신호를 나타내는 제1샘플을 발생시키기 위해 제1, 제2 크기 조정된 샘플을 가산시키기 위한 수단을 포함하는 것을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 주기적인 수평라인 동기 신호 성분을 갖는 제1비데오 신호원과 주기적인 수평라인 동기 신호성분을 갖는 제2비데오 신호원을 포함하는 픽쳐인 픽쳐 텔레비젼 표시용 비데오 처리 시스템내의 상기 제1비데오 신호와 동기로 상기 제2비데오 시호를 처리하는 장치에 있어서, 상기 제2비데오 신호를 나타내는 상기 메모리내의 샘플 데이타를 발생시키기 위해 상기 제2비데오 신호를 처리하는 상기 메모리(68, 368)를 포함하는 수단(64, 70, 364, 370)과, 상기 제1비데오 신호의 수평동기 펄스에 관련된 스큐의 변화하는 양을 나타내는 상기 클럭 펄스신호를 인가시키는 단자(ck, pck)를 특징으로 하며, 상기 스큐 측정수단(19, 319)이 상기 클럭신호 단자에 결합되며, 상기 제1 신호의 수평동기 펄스에 응답하여 상기 클럭신호의 주기의 적당한 분수로서 상기 수평 동기 펄스중의 하나의 발생과 상기 클럭신호의 펄스 사이의 시간양에 대응하는 제어신호를 발생하며, 상기 스큐 보정수단(22, 322)이 상기 클럭신호 단자에 결합되며, 상기 제어신호에 응답하여 스큐 보정된 클럭신호를 발생시키기 위해 상기 클럭신호의 시간 이동을 실행시키는 것을 특징으로 하며, 상기 스큐 보정수단 및 상기 메모리에 결합되어 상기 스큐 보정된 클럭신호의 동기로 상기 수단으로부터 샘플된 데이타를 추출하기 위한 수단과, 상기 샘플된 데이타 추출수단과 상기 제1비데오 신호원에 결합되어 상기 제1비데오 신호원과 상기 메모리로부터의 신호를 표시장치에 선택적으로 제공하는 멀티플렉싱수단(26, 326)을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 제12항에 있어서, 상기 스큐 측정수단이 상기 수평라인 동기신호의 펄스상의 선정된 점과 상기 선정된 점 바로 전에 발생하는 상기 클럭신호의 펄스의 변이 사이의 시간 간격을 측정하기 위한 수단을 포함하며, 상기 스큐 보정수단이 상기 스큐 보정된 클럭신호를 발생시키기 위해 상기 시간 간격과 거의 동일한 시간 양만큼 상기 클럭신호를 지연시키는 수단을 포함하는 것을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 제12항에 있어서, 상기 제2비데오 신호를 처리하기 위한 수단이, 상기 2차 비데오 신호원에 결합되어, 상기 2차 비데오 신호의 수평라인 동기신호 성분을 나타내는 다른 수평 동기 펄스를 발생시키는 수단과 상기 2차 비데오 신호원에 결합되어, 상기 클럭신호에 의해 결정된 시간내의 순간에서 상기 제2비데오 신호를 나타내는 샘플을 발생시키기 위한 수단과, 상기 클럭신호 단자에 결합되며, 상기 다른 수평 동기 펄스에 응답하여 상기 클럭신호의 주기의 적당한 분수로서 다른 수평 동기 펄스의 발생과 상기 클럭신호의 펄스 사이의 시간양에 대응하는 다른 제어신호를 발생하는 다른 스큐 측정수단과, 상기 클럭신호 단자에 결합되며, 상기 다른 제어신호에 응답하여, 상기 샘플 발생 수단에 의해 제공된 샘플에 의해 표현된 신호의 시간 이동을 실행시키는 다른 스큐 보정수단과, 상기 다른 스큐 보정수단에 결합되어 상기 메모리에 제공된 샘플중의 선택된 하나를 인가시키는 수단으로 이루어진 것을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 제14항에 있어서, 상기 제2비데오 신호가 칼라 동기 버스트신호를 포함하며, 상기 클럭단자에 인가된 클럭 펄스신호가 상기 칼라 동기 버스트시호 성분에 주파수 및 위상이 동기된 것을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.
- 제14항에 있어서, 상기 제1, 제2 비데오 신호가 각각 제1, 제2칼라 동기 버스트신호 성분을 포함하는 제1, 제2 색도 신호 성분을 포함하며, 상기 클릭단자에 인가된 클럭 펄스신호가 상기 제1칼라 동기 버스트신호 성분에 주파수 및 위상이 동기되며, 상기 샘플 제공수단에 의해 제공된 샘플의 색도 신호 성분이 클럭신호가 제2칼라 동기 버스트신호 성분에 주파수 및 위상이 고정된 경우 제공되어질 샘플에 관련된 위상에러를 가지는 것을 특징으로 하며, 상기 샘플제공수단에 결합되며, 상기 제2칼라 동기 버스트신호 성분에 응답하여 상기 위상에러를 실제적으로 보정하는 수단을 특징으로 하는 비데오 신호처리 시스템용 타이밍 보정.참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/771,700 US4638360A (en) | 1985-09-03 | 1985-09-03 | Timing correction for a picture-in-picture television system |
US771,700 | 1985-09-03 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR870003651A true KR870003651A (ko) | 1987-04-18 |
KR950000321B1 KR950000321B1 (ko) | 1995-01-13 |
Family
ID=25092689
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019860007315A KR950000321B1 (ko) | 1985-09-03 | 1986-09-02 | 샘플된 데이타 처리 장치 |
Country Status (14)
Country | Link |
---|---|
US (1) | US4638360A (ko) |
EP (1) | EP0213913B1 (ko) |
JP (1) | JP2696695B2 (ko) |
KR (1) | KR950000321B1 (ko) |
AT (1) | ATE68651T1 (ko) |
AU (1) | AU590607B2 (ko) |
CA (1) | CA1249880A (ko) |
DD (1) | DD249365A5 (ko) |
DE (1) | DE3682004D1 (ko) |
DK (1) | DK166978B1 (ko) |
ES (1) | ES2001271A6 (ko) |
FI (1) | FI82343C (ko) |
HK (1) | HK189196A (ko) |
SG (1) | SG137794G (ko) |
Families Citing this family (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62142476A (ja) * | 1985-12-17 | 1987-06-25 | Matsushita Electric Ind Co Ltd | テレビジョン受像機 |
JPS63114472A (ja) * | 1986-10-31 | 1988-05-19 | Victor Co Of Japan Ltd | 画像処理装置 |
US4722007A (en) * | 1986-12-02 | 1988-01-26 | Rca Corporation | TV receiver having zoom processing apparatus |
JPS63224480A (ja) * | 1987-03-13 | 1988-09-19 | Nec Corp | 同期信号発生装置 |
US4864399A (en) * | 1987-03-31 | 1989-09-05 | Rca Licensing Corporation | Television receiver having skew corrected clock |
US4736237A (en) * | 1987-03-31 | 1988-04-05 | Rca Corporation | Chroma demodulation apparatus for use with skew corrected clock signal |
US4772937A (en) * | 1987-03-31 | 1988-09-20 | Rca Licensing Corporation | Skew signal generating apparatus for digital TV |
ES2049247T3 (es) * | 1987-03-31 | 1994-04-16 | Rca Thomson Licensing Corp | Receptor de television que tiene reloj corregido en oblicuidad. |
US4768083A (en) * | 1987-04-29 | 1988-08-30 | Rca Licensing Corporation | Digital TV having on-screen display feature |
US4964069A (en) * | 1987-05-12 | 1990-10-16 | International Business Machines Corporation | Self adjusting video interface |
US4782391A (en) | 1987-08-19 | 1988-11-01 | Rca Licensing Corporation | Multiple input digital video features processor for TV signals |
US4821086A (en) * | 1987-10-28 | 1989-04-11 | Rca Licensing Corporation | TV receiver having in-memory switching signal |
JP2661075B2 (ja) * | 1987-11-26 | 1997-10-08 | ソニー株式会社 | ビデオ編集装置 |
JPH0213074A (ja) * | 1988-06-29 | 1990-01-17 | Toshiba Corp | マルチチャンネル画像表示回路 |
DE3912295C2 (de) * | 1989-04-14 | 1997-05-28 | Leybold Ag | Katodenzerstäubungsanlage |
US4947253A (en) * | 1989-04-18 | 1990-08-07 | Rca Licensing Corporation | Brightness modulator for closed loop compensation of black level |
KR940002656Y1 (ko) * | 1989-05-26 | 1994-04-22 | 삼성전자 주식회사 | 디지탈 vcr의 동기 신호 공유회로 |
US4992874A (en) * | 1989-07-03 | 1991-02-12 | Rca Licensing Corporation | Method and apparatus for correcting timing errors as for a multi-picture display |
EP0624974B1 (en) * | 1993-05-14 | 1999-03-24 | Matsushita Electric Industrial Co., Ltd. | Method and system of mixing video signals |
US5760729A (en) * | 1995-05-01 | 1998-06-02 | Thomson Consumer Electronics, Inc. | Flash analog-to-digital converter comparator reference arrangement |
MY118491A (en) * | 1995-06-02 | 2004-11-30 | Matsushita Electric Ind Co Ltd | A subpicture image signal vertical compression circuit |
US5663767A (en) * | 1995-10-25 | 1997-09-02 | Thomson Consumer Electronics, Inc. | Clock re-timing apparatus with cascaded delay stages |
US5963267A (en) * | 1996-09-20 | 1999-10-05 | Thomson Consumer Electronics, Inc. | Delay correction circuit |
US5982453A (en) * | 1996-09-25 | 1999-11-09 | Thomson Consumer Electronics, Inc. | Reduction of visibility of spurious signals in video |
US6765624B1 (en) * | 1997-04-01 | 2004-07-20 | Hewlett-Packard Development Company, L.P. | Simulated burst gate signal and video synchronization key for use in video decoding |
DE19909756C1 (de) * | 1999-03-05 | 2000-08-17 | Siemens Ag | Verfahren zur Bildeinblendung |
US6292225B1 (en) * | 1999-05-07 | 2001-09-18 | Sony Corporation | Precision horizontal positioning system |
FI109166B (fi) * | 2000-09-13 | 2002-05-31 | Nokia Corp | Menetelmä ja järjestely ruudulla näytettävien toimintojen synkronoimiseksi analogiavastaanoton aikana |
US6834452B2 (en) * | 2002-02-11 | 2004-12-28 | C-M Glo, Llc | Vending machine advertising apparatus and method |
US10341713B2 (en) | 2014-12-15 | 2019-07-02 | Comcast Cable Communications, Llc | Methods and systems for providing content |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1487573A (en) * | 1974-06-06 | 1977-10-05 | Quantel Ltd | Video time base corrector |
JPS5213718A (en) * | 1975-07-23 | 1977-02-02 | Matsushita Electric Ind Co Ltd | Signal generator |
JPS5253619A (en) * | 1975-10-27 | 1977-04-30 | Chubu Nippon Hoso Kk | Phase adjuster |
US4101926A (en) * | 1976-03-19 | 1978-07-18 | Rca Corporation | Television synchronizing apparatus |
GB1576621A (en) * | 1976-03-19 | 1980-10-08 | Rca Corp | Television synchronizing apparatus |
DE2628737C3 (de) * | 1976-06-25 | 1980-06-26 | Deutsche Itt Industries Gmbh, 7800 Freiburg | Fernsehempfänger mit einer Einrichtung zur gleichzeitigen Wiedergabe mehrerer Programme |
JPS5444831A (en) * | 1977-09-13 | 1979-04-09 | Nec Corp | Correcting equipment for time-axis error |
DE2750656C2 (de) * | 1977-11-12 | 1980-01-24 | Zweites Deutsches Fernsehen Anstalt Des Oeffentlichen Rechts, 6500 Mainz | Verfahren zur Phasenanpassung mehrerer, räumlich getrennter, über Leitungen und gegebenenfalls Koppelfelder miteinander verbundener Farbfernsehsignalquellen |
JPS55149577A (en) * | 1979-05-11 | 1980-11-20 | Hitachi Ltd | Television receiver |
US4249213A (en) * | 1978-09-14 | 1981-02-03 | Hitachi, Ltd. | Picture-in-picture television receiver |
US4339770A (en) * | 1979-11-19 | 1982-07-13 | Rca Corporation | Synchronizing system with chroma parity detection |
US4266245A (en) * | 1980-01-29 | 1981-05-05 | Rca Corporation | Differential amplifier current repeater |
US4291332A (en) * | 1980-04-10 | 1981-09-22 | Tokyo Shibaura Denki Kabushiki Kaisha | Phase-locked circuit |
US4399462A (en) * | 1981-01-30 | 1983-08-16 | Fairchild-Weston Systems Inc. | Video split screen technique |
US4558348A (en) | 1983-12-30 | 1985-12-10 | Rca Corporation | Digital video signal processing system using asynchronous a-to-d encoding |
JPS61280076A (ja) * | 1985-06-06 | 1986-12-10 | Sharp Corp | デイジタル映像デ−タ処理装置 |
JP2575108B2 (ja) * | 1985-10-29 | 1997-01-22 | ソニー株式会社 | 2画面テレビ受像機 |
-
1985
- 1985-09-03 US US06/771,700 patent/US4638360A/en not_active Expired - Lifetime
-
1986
- 1986-08-26 AT AT86306560T patent/ATE68651T1/de not_active IP Right Cessation
- 1986-08-26 EP EP86306560A patent/EP0213913B1/en not_active Expired - Lifetime
- 1986-08-26 DE DE8686306560T patent/DE3682004D1/de not_active Expired - Lifetime
- 1986-08-27 FI FI863479A patent/FI82343C/fi not_active IP Right Cessation
- 1986-08-27 ES ES8601388A patent/ES2001271A6/es not_active Expired
- 1986-08-28 AU AU62046/86A patent/AU590607B2/en not_active Ceased
- 1986-08-29 CA CA000517236A patent/CA1249880A/en not_active Expired
- 1986-09-01 DD DD86294057A patent/DD249365A5/de not_active IP Right Cessation
- 1986-09-02 DK DK418286A patent/DK166978B1/da active
- 1986-09-02 JP JP61205263A patent/JP2696695B2/ja not_active Expired - Lifetime
- 1986-09-02 KR KR1019860007315A patent/KR950000321B1/ko not_active IP Right Cessation
-
1994
- 1994-09-27 SG SG137794A patent/SG137794G/en unknown
-
1996
- 1996-10-10 HK HK189196A patent/HK189196A/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
FI82343C (fi) | 1991-02-11 |
DK418286D0 (da) | 1986-09-02 |
AU6204686A (en) | 1987-03-05 |
EP0213913B1 (en) | 1991-10-16 |
CA1249880A (en) | 1989-02-07 |
FI82343B (fi) | 1990-10-31 |
EP0213913A1 (en) | 1987-03-11 |
JPS6257377A (ja) | 1987-03-13 |
SG137794G (en) | 1995-01-13 |
FI863479A0 (fi) | 1986-08-27 |
US4638360A (en) | 1987-01-20 |
FI863479A (fi) | 1987-03-04 |
DD249365A5 (de) | 1987-09-02 |
JP2696695B2 (ja) | 1998-01-14 |
DK166978B1 (da) | 1993-08-09 |
ES2001271A6 (es) | 1988-05-01 |
ATE68651T1 (de) | 1991-11-15 |
DK418286A (da) | 1987-03-04 |
DE3682004D1 (de) | 1991-11-21 |
HK189196A (en) | 1996-10-18 |
AU590607B2 (en) | 1989-11-09 |
KR950000321B1 (ko) | 1995-01-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870003651A (ko) | 비데오 신호처리 시스템용 타이밍 보정 | |
US4680632A (en) | Television display system with flicker reduction processor having burst locked clock and skew correction | |
KR940011064B1 (ko) | 비데오 신호 처리 장치 | |
US4689676A (en) | Television video signal synchronizing apparatus | |
JPH03171984A (ja) | 自走システムクロックでアナログビデオ信号を処理するデジタル回路装置 | |
US4755879A (en) | Video processing systems | |
JPH07131677A (ja) | ビデオ信号のサグ補正回路 | |
JPH07162808A (ja) | 映像信号処理装置及び映像信号処理方法及び映像信号記録・再生装置 | |
JPH0946547A (ja) | 映像信号処理装置 | |
US5270815A (en) | Image compression processing apparatus having means for removing jitter contained at boundary between image and mask portions | |
US7298418B2 (en) | Method and system for processing in a non-line locked system | |
JPH03224382A (ja) | 時間軸誤差補正装置 | |
JPH05219403A (ja) | 同期変換装置 | |
JPH0311394A (ja) | パーソナルコンピュータの同期合わせ回路 | |
JPH05115020A (ja) | ビデオ信号直流成分再生回路 | |
JPH09261687A (ja) | 映像信号サンプリングレート変換装置 | |
JP2006180441A (ja) | 時間軸補正装置 | |
JPH11187358A (ja) | 時間軸補正装置 | |
JPS61181293A (ja) | 2画面テレビ受像機 | |
JPH11136538A (ja) | 同期信号発生装置 | |
JPH0630334A (ja) | 画像合成における位相調整方式 | |
JPH0226482A (ja) | テレビジョン信号変換回路 | |
JPH01119183A (ja) | テレビジョン信号の時間軸圧縮装置 | |
KR960028166A (ko) | 샘플링된 비디오 신호에서 수평 동기신호의 검출시기 오차 보정장치 및 그 방법 | |
JPH033582A (ja) | 映像機器のドロップアウト補償装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20051206 Year of fee payment: 12 |
|
EXPY | Expiration of term |