KR860002758A - 파이프라인 캐쉬 메모리 장치 - Google Patents
파이프라인 캐쉬 메모리 장치 Download PDFInfo
- Publication number
- KR860002758A KR860002758A KR1019850007138A KR850007138A KR860002758A KR 860002758 A KR860002758 A KR 860002758A KR 1019850007138 A KR1019850007138 A KR 1019850007138A KR 850007138 A KR850007138 A KR 850007138A KR 860002758 A KR860002758 A KR 860002758A
- Authority
- KR
- South Korea
- Prior art keywords
- pipeline
- timing
- cache
- data processing
- data
- Prior art date
Links
- 238000000034 method Methods 0.000 claims 4
- 230000004044 response Effects 0.000 claims 4
- 230000000977 initiatory effect Effects 0.000 claims 3
- 230000001105 regulatory effect Effects 0.000 claims 2
- 230000005540 biological transmission Effects 0.000 claims 1
- TWFZGCMQGLPBSX-UHFFFAOYSA-N carbendazim Chemical compound C1=CC=C2NC(NC(=O)OC)=NC2=C1 TWFZGCMQGLPBSX-UHFFFAOYSA-N 0.000 claims 1
- 230000001276 controlling effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0806—Multiuser, multiprocessor or multiprocessing cache systems
- G06F12/084—Multiuser, multiprocessor or multiprocessing cache systems with a shared cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Multi Processors (AREA)
- Hardware Redundancy (AREA)
- Communication Control (AREA)
- Bus Control (AREA)
- Circuits Of Receivers In General (AREA)
- Small-Scale Networks (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 장치를 구비한 시스템의 블록도.
제2도는 본 발명에 따라 구성된 제1도의 중앙 서브시스템중 하나에 대한 블록도.
제3a도내지 3c도는 제2도의 타이밍 및 제어회로의 상세도.
도면의 주요 부분에 대한 설명
(10):멀티프로세 서데이타 처리 시스템, (14-30):서브시스템, (14-2, 14,4):중앙처리 장치 서브시스템, (14-6):캐쉬 서브시스템, (14:10):FIFO서브시스템, (14:60):타이밍 및 제어회로 (14:74, 14-76):디렉토리 메모리, (14-80):기수 어드레스 레지스터, (14-84):우수 어드레스 레지스터, (14-88, 14-90):버퍼 메모리, (14-640)타이밍 회로.
Claims (10)
- 어드레스를 포함하는 데이타 메모리 요구를 발생하도록 동작하는 복수의 데이타 요구 소스와, 상기 데이타 요구 소스에 결합되어 상기 메모리 요구를 수신하기 위한 파이프라인 캐쉬 메모리 장치를 구비한 데이타 처리 시스템에 있어서, 상기 파이프라인 캐쉬 메모리 장치가 상기 각 소스에 결합되어 상기 캐쉬 장치로써 동작을 동기시키기 위한것으로서, 간격들중 최소한 다른한간격이 다수의 상기 각 소스에 할당되는 다수의 시간간격을 정의하는 각 시퀸스마다 일련의 신호들을 발생하는 타이밍 및 제어수단과, 상기 타이밍 및 제어 수단에 결합되어 상기 할당된 시간 간격중 한 간격동안 상기 소스들 중 하나로부터 수신되고 있는 상기요구 어드레스에 응답하여 상기 시간 구간 간격중 한 간격 동안 상기 타이밍 및 제어 수단에 의해 조절되며, 캐쉬내에 기억될 때 상기 요구된 데이타를 엑세스하기 위한 정보신호를 발생하는 제1파이프라인 캐쉬 단과, 상기 타이밍 및 제어수단 및 상기 제1파이프라인 단에 결합되어, 상기 정보 신호를 수신하여 상기 복수의 데이타 요구 소스로부터의 요구를 경합없이 처리할 수 있게하는 요구 소스로 전송하기 위해 지정된 데이타를 액세스 하도록 상기 시간 간격중 다른 간격동안 상기 타이밍 수단에 의해 조절되는 제2파이프라인 캐쉬단을 구비하는 것을 특징으로 하는 데이타 처리 시스템.
- 제1항에 있어서, 상기 캐쉬 메모리 장치가 상기 각 소스에 결합되어 상기 요구의 상기 어드레스를 수신하기 위한 어드레스 선택 수단을 아울러 구비하며, 상기 타이밍 및 제어 수단이 상기 복수의 데이타 처리 소스 및 상기 어드레스 선택 수단에 결합되어 상기 소스로부터 수신된 캐쉬 요구 신호에 응답하여 상기 제1파이프라인 캐쉬 단으로 상기 할당된 시간 간격중 상기 한 간격동안 상기 소스중 하나로부터 수신된 상기 요구 어드레스를 전송하게끔 상기 어드레스 선택 수단을 조절하기 위한 선택 신호를 발생하도록 동작하는 어드레스 선택 논리 수단을 구비한 것을 특징으로 하는 데이타 처리 시스템.
- 제2항에 있어서, 상기 타이밍 및 제어수단이 상기 다수의 시간 간격을 정의하는 상기 일련의 신호들을 반복적으로 발생하도록 동작되는 마스터 타이밍 수단과, 상기 마스터 타이밍 수단 및 상기 각 소스에 결합되는 개시 파이프라인 클럭킹 수단을 아울러 구비하며, 상기 개시 파이프라인 클럭킹 수단이, 상기 소스중 다른 것 및 상기 마스터 타이밍 수단에 결합된 복수의 사이클 발생수단과, 상기 복수의 사이클 발생 수단 및 상기 각 파이프라인 단에 결합되는 파이프라인 타이밍 수단을 구비하며, 상기 사이클 발생 수단이 상기 복수의 데이타 처리 소스에 의해 요구된 서비스의 형태를 정의하는 캐쉬 요구에 응답하여 상기 할당된 시간 간격동안 개시 파이프라인 신호를 발행하도록 동작하며, 상기 파이프라인 타이밍이 각 개시파이프라인 신호에 응답하여 상기 일련의 신호들중 하나로부터 오프셋된 정해진 일련의 파이프라인 상태 신호를 발생하도록 동작되며 상기 파이프라인 상태신호중 다른것들이 동작 캐쉬 사이클동안 캐쉬 요구의 처리를 완성하는데 필요한 동작을 실행하도록 상기 각 파이프라인 단을 조절하는 것을 특징으로 하는 데이타 처리 시스템.
- 제3항에 있어서, 상기 시스템이 시스템 버스, 주 메모리 및 상기 시스템 버스에 공통 접속된 복수의 데이터 처리 장치를 아울러 구비하며, 상기 복수의 데이터 처리 소스가 다수의 중앙처리 장치 서브시스템 및 FIFO 서브시스템을 구비하며, 상기 FIFO 서브시스템이 상기 시스템 버스에 결합되고, 각 서브시스템이 상기 복수의 사이클 발생수단중 최소한 다른 하나에 결합되며, 상기 각 중앙처리 장치 서브시스템이 각각의 상기 할당된 시간 간격동안 동작되어 상기 캐쉬 메모리 장치로부터 데이타를 인출하게끔 동작의 리이드 사이클을 개시하도록 상기 사이클 발생 수단의 대응하는 것을 조절하며, 상기 FIFO 서브시스템이 비사용된 할당된 시간 간격동안 동작되어 상기 시스템 버스로부터 수신된 대체 및 갱신 데이타를 처리하게끔 캐쉬 사이클을 개시하도록 상기 사이클 발생 수단의 다른 것들을 조절하는 것을 특징으로 하는 데이타 처리 시스템.
- 제1항에 있어서, 상기 제1 및 제2파이프라인 단 중 상기 제2파이프라인 단이, 상기 타이밍 및 제어 수단에 결합되고 상기 캐쉬 메모리 장치의 어느 것에 데이타가 기억되는지 특정하는 디렉토리 어드레스를 기억하는 복수의 기억장소와, 요구된 데이타가 상기 제2단에 기억되는지의 여부를 지시하는 히트 신호를 발생하기 위한 수단을 갖는 디렉토리 메모리 수단과, 상기 디렉토리 메모리 수단, 상기 타이밍 및 제어수단 및 상기 각 데이타 처리소스에 결합되고, 상기 디렉토리 메모리 수단이 상기 정보신호를 읽어내도록 하기 위한 제어 신호를 발생하고 또 상기 제2단으로 부터 상기 요구된 데이타를 액세스하기 위한 상기 히트신호를 발생하도록 상기 할당된 시간 간격중 상기 간격동안 조절되는 제1레벨 명령 디코드 수단을 구비하는 것을 특징으로 하는 데이타 처리 시스템.
- 제5항에 있어서, 상기 제2파이프라인 단이, 상기 디렉토리 어드레스중 대응하는 것에 의해 정의된 복수의 기억 장소를 갖는 버퍼 메모리 수단과, 상기 버퍼 메모리 수단, 상기 타이밍 및 제어수단 및 상기 각 데이타 처리 소스에 결합된 출력 데이타 레지스터 수단과, 상기 버퍼수단, 상기 타이밍 및 제어수단 및 상기 제1레벨 명령 디코드 수단에 결합되고, 상기 버퍼 메모리 수단으로 하여금 상기 정보신호를 받아들여 상기 소스중 하나로 전송하기 위한 상기 출력 데이타 레지스타 수단에 기억된 상기 요구된 데이타를 액세스하도록하기 위한 제어신호를 발생하도록 상기 시간 구간 간격중 상기 다른 간격동안 조절되는 제2레벨 명령 디코드 수단을 구비한 것을 특징으로 하는 데이타 처리 시스템.
- 제1항에 있어서, 상기 복수의 데이타 처리소스가 각각 상기 타이밍 및 제어 수단에 결합되어 클럭킹수단의 동작을 상기 캐쉬 메모리 장치로서 동기시키는 타이밍 신호를 수신하기 위한 클럭킹 수단과, 상기 클럭킹 수단 및 상기 타이밍 및 제어 수단에 결합되고, 동작의 퍼엄웨어 사이클동안 마이크로 명령을 기억 및 공급하며, 상기 마이크로 명령의 정해진 필드가 각각의 상기 할당된 시간간격동안 상기 복수의 데이타 처리 소스중 대응하는 것에 의해 상기 캐쉬 요구가 언제 이루어질 것인지를 특정하도록 코드화되도록 하는 마이코로 프로그램된 제어 수단을 구비한 것을 특징으로 하는 데이타 처리 시스템.
- 제7항에 있어서, 상기 다수의 각 데이타 처리 소스중 상기 마이크로프로그램 된 제어 수단의 상기 마이크로명령중 정해진 것만의 상기 정해진 필드는 캐쉬 요구가 상기 다수의 각 데이타처리 소스에 할당된 상기 시간 간격에 의해 정의된 사이클 동안 이루어진다는 것을 선언하도록 코드화되는 것을 특징으로 하는 데이타 처리 시스템.
- 제8항에 있어서, 상기 다수의 각 데이타 처리 소스의 상기 클럭킹 수단이 상기 다수의 각 데이타 처리 소스로부터의 요구를 동시에 처리할 수 있게하기 위하여 정해진 수의 시간 간격만큼 상기 다수의각 데이타 처리 소스의 다른 것으로 부터 오프셑되는 할당된 시간 간격동안 상기 마이크로 명령을 공급하도록 상기 마이크로프로그램 된 제어 수단을 조절하는 것을 특징으로 하는 데이타 처리 시스템.
- 어드레스를 포함하는 데이타 메모리 요구를 발생하도록 동작하는 복수의 데이터 처리 서브시스템과 상기 각 데이타 처리 서브시스템에 결합되어 상기 데이타요구를 수신하기 위한 파이프라인 캐쉬 메모리 서브시스템을 구비한 데이타 처리 시스템에 있어서, 상기 캐쉬 서브시스템이 상기 모든 데이타 처리 서브시스템의 동작을 상기 캐쉬 서브시스템으로 동기시키기 위한 것으로서, 정해진수의 시간구간 간격이 대응하는 수의 상기 서브시스템에 정의하는 클럭신호의 사이클을 발생하는 타이밍 및 제어수단과, 상기 시간 구간중 대응하는 할당된 구간 동안 상기 서브시스템의 하나로부터 요구 어드레스를 선택하기 위한 입력 선택수단과, 상기 타이밍 및 제어수단에 결합되어 요구된 데이타가 어디에 기억되는지 특정하는 상기 서브시스템의 하나로부터 수신된 상기 데이타 요구에 응답하여 어드레스 신호를 발생하도록 상기 다수의 서브시스템중 대응하는 것에 의해 이용되는 상기 시간구간 간격중 할당된 간격동안 상기 타이밍 및 제어수단에 의해 조절되는 제1파이프 라인 캐쉬 단과, 상기 타이밍 및 제어수단 상기 다수의 서브시스템 및 상기 어드레스 신호를 수신하기 위한 상기 제1파이프라인 캐쉬단에 결합되어 상기 어드레스 신호를 기억하고 상기 다수의 서브시스템중 대응하는 것에 전송하기 위하여 특정 데이타를 액세스하도록 연속되는 시간 구간 간격동안 조절되는 제2캐쉬 파이프라인 단을 구비하는 것을 특징으로 하는 데이타 처리 시스템.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/655,473 US4695943A (en) | 1984-09-27 | 1984-09-27 | Multiprocessor shared pipeline cache memory with split cycle and concurrent utilization |
US655473 | 1984-09-27 | ||
US655.473 | 1984-09-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860002758A true KR860002758A (ko) | 1986-04-28 |
KR910002929B1 KR910002929B1 (ko) | 1991-05-10 |
Family
ID=24629022
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019850007138A KR910002929B1 (ko) | 1984-09-27 | 1985-09-27 | 파이프 라인 캐쉬 메모리 장치 |
Country Status (19)
Country | Link |
---|---|
US (1) | US4695943A (ko) |
EP (1) | EP0176972B1 (ko) |
JP (1) | JPS61165154A (ko) |
KR (1) | KR910002929B1 (ko) |
AT (1) | ATE91353T1 (ko) |
AU (1) | AU572346B2 (ko) |
BR (1) | BR8504743A (ko) |
CA (1) | CA1237198A (ko) |
DE (1) | DE3587439T2 (ko) |
DK (1) | DK168548B1 (ko) |
ES (1) | ES8703652A1 (ko) |
FI (1) | FI91814C (ko) |
IL (1) | IL76502A (ko) |
MX (1) | MX160347A (ko) |
MY (1) | MY101777A (ko) |
NO (1) | NO173960C (ko) |
PH (1) | PH24161A (ko) |
PT (1) | PT81215B (ko) |
YU (1) | YU45743B (ko) |
Families Citing this family (88)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4709347A (en) * | 1984-12-17 | 1987-11-24 | Honeywell Inc. | Method and apparatus for synchronizing the timing subsystems of the physical modules of a local area network |
US4941088A (en) * | 1985-02-05 | 1990-07-10 | Digital Equipment Corporation | Split bus multiprocessing system with data transfer between main memory and caches using interleaving of sub-operations on sub-busses |
US4875155A (en) * | 1985-06-28 | 1989-10-17 | International Business Machines Corporation | Peripheral subsystem having read/write cache with record access |
US4980845A (en) * | 1985-08-23 | 1990-12-25 | Snap-On Tools Corporation | Digital engine analyzer |
US4785395A (en) * | 1986-06-27 | 1988-11-15 | Honeywell Bull Inc. | Multiprocessor coherent cache system including two level shared cache with separately allocated processor storage locations and inter-level duplicate entry replacement |
US4768148A (en) * | 1986-06-27 | 1988-08-30 | Honeywell Bull Inc. | Read in process memory apparatus |
JP2561261B2 (ja) * | 1987-02-18 | 1996-12-04 | 株式会社日立製作所 | バッファ記憶アクセス方法 |
US5276853A (en) * | 1987-05-18 | 1994-01-04 | Fujitsu Limited | Cache system |
US4833601A (en) * | 1987-05-28 | 1989-05-23 | Bull Hn Information Systems Inc. | Cache resiliency in processing a variety of address faults |
US4926323A (en) * | 1988-03-03 | 1990-05-15 | Advanced Micro Devices, Inc. | Streamlined instruction processor |
US5148536A (en) * | 1988-07-25 | 1992-09-15 | Digital Equipment Corporation | Pipeline having an integral cache which processes cache misses and loads data in parallel |
US5029070A (en) * | 1988-08-25 | 1991-07-02 | Edge Computer Corporation | Coherent cache structures and methods |
US4928225A (en) * | 1988-08-25 | 1990-05-22 | Edgcore Technology, Inc. | Coherent cache structures and methods |
US5027270A (en) * | 1988-10-11 | 1991-06-25 | Mips Computer Systems, Inc. | Processor controlled interface with instruction streaming |
US5226146A (en) * | 1988-10-28 | 1993-07-06 | Hewlett-Packard Company | Duplicate tag store purge queue |
EP0365731B1 (en) * | 1988-10-28 | 1994-07-27 | International Business Machines Corporation | Method and apparatus for transferring messages between source and destination users through a shared memory |
US5163142A (en) * | 1988-10-28 | 1992-11-10 | Hewlett-Packard Company | Efficient cache write technique through deferred tag modification |
US5081609A (en) * | 1989-01-10 | 1992-01-14 | Bull Hn Information Systems Inc. | Multiprocessor controller having time shared control store |
US5222223A (en) * | 1989-02-03 | 1993-06-22 | Digital Equipment Corporation | Method and apparatus for ordering and queueing multiple memory requests |
JPH0719222B2 (ja) * | 1989-03-30 | 1995-03-06 | 日本電気株式会社 | ストアバッフア |
GB2234613B (en) * | 1989-08-03 | 1993-07-07 | Sun Microsystems Inc | Method and apparatus for switching context of state elements in a microprocessor |
US5574912A (en) * | 1990-05-04 | 1996-11-12 | Digital Equipment Corporation | Lattice scheduler method for reducing the impact of covert-channel countermeasures |
US5249284A (en) * | 1990-06-04 | 1993-09-28 | Ncr Corporation | Method and system for maintaining data coherency between main and cache memories |
JP2677706B2 (ja) * | 1990-10-19 | 1997-11-17 | 富士通株式会社 | メモリアクセス制御回路 |
US5287473A (en) * | 1990-12-14 | 1994-02-15 | International Business Machines Corporation | Non-blocking serialization for removing data from a shared cache |
US5537574A (en) * | 1990-12-14 | 1996-07-16 | International Business Machines Corporation | Sysplex shared data coherency method |
US5249283A (en) * | 1990-12-24 | 1993-09-28 | Ncr Corporation | Cache coherency method and apparatus for a multiple path interconnection network |
US5428810A (en) * | 1991-03-15 | 1995-06-27 | Hewlett-Packard Company | Allocation of resources of a pipelined processor by clock phase for parallel execution of dependent processes |
US5530835A (en) * | 1991-09-18 | 1996-06-25 | Ncr Corporation | Computer memory data merging technique for computers with write-back caches |
US5724549A (en) * | 1992-04-06 | 1998-03-03 | Cyrix Corporation | Cache coherency without bus master arbitration signals |
JPH06318174A (ja) * | 1992-04-29 | 1994-11-15 | Sun Microsyst Inc | キャッシュ・メモリ・システム及び主メモリに記憶されているデータのサブセットをキャッシュする方法 |
US5821940A (en) * | 1992-08-03 | 1998-10-13 | Ball Corporation | Computer graphics vertex index cache system for polygons |
US5430857A (en) * | 1993-01-04 | 1995-07-04 | Intel Corporation | Method and apparatus for translating logical addresses into physical addresses using odd/even translation tables |
US5689680A (en) * | 1993-07-15 | 1997-11-18 | Unisys Corp. | Cache memory system and method for accessing a coincident cache with a bit-sliced architecture |
JPH0756815A (ja) * | 1993-07-28 | 1995-03-03 | Internatl Business Mach Corp <Ibm> | キャッシュ動作方法及びキャッシュ |
US5581734A (en) * | 1993-08-02 | 1996-12-03 | International Business Machines Corporation | Multiprocessor system with shared cache and data input/output circuitry for transferring data amount greater than system bus capacity |
JPH07129456A (ja) * | 1993-10-28 | 1995-05-19 | Toshiba Corp | コンピュータシステム |
DE69530720T2 (de) * | 1994-03-09 | 2003-11-27 | Sun Microsystems, Inc. | Verzögertes Cachespeicherschreiben eines Speicherungsbefehls |
GB2290395B (en) | 1994-06-10 | 1997-05-28 | Advanced Risc Mach Ltd | Interoperability with multiple instruction sets |
US5606688A (en) * | 1994-08-31 | 1997-02-25 | International Business Machines Corporation | Method and apparatus for dynamic cache memory allocation via single-reference residency times |
US5752264A (en) * | 1995-03-31 | 1998-05-12 | International Business Machines Corporation | Computer architecture incorporating processor clusters and hierarchical cache memories |
US5903910A (en) * | 1995-11-20 | 1999-05-11 | Advanced Micro Devices, Inc. | Method for transferring data between a pair of caches configured to be accessed from different stages of an instruction processing pipeline |
US5838631A (en) | 1996-04-19 | 1998-11-17 | Integrated Device Technology, Inc. | Fully synchronous pipelined ram |
US5819060A (en) * | 1996-10-08 | 1998-10-06 | Lsi Logic Corporation | Instruction swapping in dual pipeline microprocessor |
US5860158A (en) * | 1996-11-15 | 1999-01-12 | Samsung Electronics Company, Ltd. | Cache control unit with a cache request transaction-oriented protocol |
US6032226A (en) * | 1997-04-14 | 2000-02-29 | International Business Machines Corporation | Method and apparatus for layering cache and architectural specific functions to expedite multiple design |
US6061755A (en) * | 1997-04-14 | 2000-05-09 | International Business Machines Corporation | Method of layering cache and architectural specific functions to promote operation symmetry |
US6061762A (en) * | 1997-04-14 | 2000-05-09 | International Business Machines Corporation | Apparatus and method for separately layering cache and architectural specific functions in different operational controllers |
US5909694A (en) * | 1997-06-12 | 1999-06-01 | International Business Machines Corporation | Multiway associative external microprocessor cache |
US7581077B2 (en) | 1997-10-30 | 2009-08-25 | Commvault Systems, Inc. | Method and system for transferring data in a storage operation |
US6418478B1 (en) * | 1997-10-30 | 2002-07-09 | Commvault Systems, Inc. | Pipelined high speed data transfer mechanism |
US6532468B2 (en) * | 1997-12-25 | 2003-03-11 | Kawasaki Microelectronics, Inc. | Binary data search method for selecting from among candidate data, and apparatus therefor |
US6115320A (en) | 1998-02-23 | 2000-09-05 | Integrated Device Technology, Inc. | Separate byte control on fully synchronous pipelined SRAM |
US7013305B2 (en) | 2001-10-01 | 2006-03-14 | International Business Machines Corporation | Managing the state of coupling facility structures, detecting by one or more systems coupled to the coupling facility, the suspended state of the duplexed command, detecting being independent of message exchange |
US20020108022A1 (en) * | 1999-04-28 | 2002-08-08 | Hong-Yi Hubert Chen | System and method for allowing back to back write operations in a processing system utilizing a single port cache |
US6542991B1 (en) * | 1999-05-11 | 2003-04-01 | Sun Microsystems, Inc. | Multiple-thread processor with single-thread interface shared among threads |
US7069406B2 (en) | 1999-07-02 | 2006-06-27 | Integrated Device Technology, Inc. | Double data rate synchronous SRAM with 100% bus utilization |
US6618048B1 (en) | 1999-10-28 | 2003-09-09 | Nintendo Co., Ltd. | 3D graphics rendering system for performing Z value clamping in near-Z range to maximize scene resolution of visually important Z components |
US7119813B1 (en) | 2000-06-02 | 2006-10-10 | Nintendo Co., Ltd. | Variable bit field encoding |
US6622217B2 (en) * | 2000-06-10 | 2003-09-16 | Hewlett-Packard Development Company, L.P. | Cache coherence protocol engine system and method for processing memory transaction in distinct address subsets during interleaved time periods in a multiprocessor system |
US6867781B1 (en) | 2000-08-23 | 2005-03-15 | Nintendo Co., Ltd. | Graphics pipeline token synchronization |
US6811489B1 (en) | 2000-08-23 | 2004-11-02 | Nintendo Co., Ltd. | Controller interface for a graphics system |
US6700586B1 (en) | 2000-08-23 | 2004-03-02 | Nintendo Co., Ltd. | Low cost graphics with stitching processing hardware support for skeletal animation |
US6825851B1 (en) | 2000-08-23 | 2004-11-30 | Nintendo Co., Ltd. | Method and apparatus for environment-mapped bump-mapping in a graphics system |
US7002591B1 (en) | 2000-08-23 | 2006-02-21 | Nintendo Co., Ltd. | Method and apparatus for interleaved processing of direct and indirect texture coordinates in a graphics system |
US6707458B1 (en) | 2000-08-23 | 2004-03-16 | Nintendo Co., Ltd. | Method and apparatus for texture tiling in a graphics system |
US7538772B1 (en) | 2000-08-23 | 2009-05-26 | Nintendo Co., Ltd. | Graphics processing system with enhanced memory controller |
US6636214B1 (en) | 2000-08-23 | 2003-10-21 | Nintendo Co., Ltd. | Method and apparatus for dynamically reconfiguring the order of hidden surface processing based on rendering mode |
US7034828B1 (en) | 2000-08-23 | 2006-04-25 | Nintendo Co., Ltd. | Recirculating shade tree blender for a graphics system |
US7576748B2 (en) * | 2000-11-28 | 2009-08-18 | Nintendo Co. Ltd. | Graphics system with embedded frame butter having reconfigurable pixel formats |
US6937245B1 (en) | 2000-08-23 | 2005-08-30 | Nintendo Co., Ltd. | Graphics system with embedded frame buffer having reconfigurable pixel formats |
US7184059B1 (en) | 2000-08-23 | 2007-02-27 | Nintendo Co., Ltd. | Graphics system with copy out conversions between embedded frame buffer and main memory |
US7061502B1 (en) | 2000-08-23 | 2006-06-13 | Nintendo Co., Ltd. | Method and apparatus for providing logical combination of N alpha operations within a graphics system |
US6980218B1 (en) | 2000-08-23 | 2005-12-27 | Nintendo Co., Ltd. | Method and apparatus for efficient generation of texture coordinate displacements for implementing emboss-style bump mapping in a graphics rendering system |
US20060111072A1 (en) * | 2002-05-31 | 2006-05-25 | Silicon Laboratories Inc. | Wireless communication system and method using clock swapping during image rejection calibration |
GB2409553B (en) | 2002-09-16 | 2007-04-04 | Commvault Systems Inc | System and method for optimizing storage operations |
US7583946B2 (en) * | 2003-09-29 | 2009-09-01 | Silicon Laboratories, Inc. | Wireless communication system and method using clock swapping during image rejection calibration |
WO2005065084A2 (en) | 2003-11-13 | 2005-07-21 | Commvault Systems, Inc. | System and method for providing encryption in pipelined storage operations in a storage network |
JP5011885B2 (ja) * | 2006-08-18 | 2012-08-29 | 富士通株式会社 | スヌープタグの制御装置 |
JP4680851B2 (ja) * | 2006-08-18 | 2011-05-11 | 富士通株式会社 | システムコントローラ,同一アドレスリクエストキューイング防止方法および情報処理装置 |
JP4912789B2 (ja) * | 2006-08-18 | 2012-04-11 | 富士通株式会社 | マルチプロセッサシステム,システムボードおよびキャッシュリプレース要求処理方法 |
US8195890B1 (en) * | 2006-08-22 | 2012-06-05 | Sawyer Law Group, P.C. | Method for maintaining cache coherence using a distributed directory with event driven updates |
US8332590B1 (en) | 2008-06-25 | 2012-12-11 | Marvell Israel (M.I.S.L.) Ltd. | Multi-stage command processing pipeline and method for shared cache access |
US8407420B2 (en) * | 2010-06-23 | 2013-03-26 | International Business Machines Corporation | System, apparatus and method utilizing early access to shared cache pipeline for latency reduction |
US9904481B2 (en) | 2015-01-23 | 2018-02-27 | Commvault Systems, Inc. | Scalable auxiliary copy processing in a storage management system using media agent resources |
US9898213B2 (en) | 2015-01-23 | 2018-02-20 | Commvault Systems, Inc. | Scalable auxiliary copy processing using media agent resources |
KR20170012629A (ko) * | 2015-07-21 | 2017-02-03 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 메모리 시스템의 동작 방법 |
US11010261B2 (en) | 2017-03-31 | 2021-05-18 | Commvault Systems, Inc. | Dynamically allocating streams during restoration of data |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4128880A (en) * | 1976-06-30 | 1978-12-05 | Cray Research, Inc. | Computer vector register processing |
US4157587A (en) * | 1977-12-22 | 1979-06-05 | Honeywell Information Systems Inc. | High speed buffer memory system with word prefetch |
US4195342A (en) * | 1977-12-22 | 1980-03-25 | Honeywell Information Systems Inc. | Multi-configurable cache store system |
US4169284A (en) * | 1978-03-07 | 1979-09-25 | International Business Machines Corporation | Cache control for concurrent access |
US4345309A (en) * | 1980-01-28 | 1982-08-17 | Digital Equipment Corporation | Relating to cached multiprocessor system with pipeline timing |
US4349871A (en) * | 1980-01-28 | 1982-09-14 | Digital Equipment Corporation | Duplicate tag store for cached multiprocessor system |
US4493033A (en) * | 1980-04-25 | 1985-01-08 | Data General Corporation | Dual port cache with interleaved read accesses during alternate half-cycles and simultaneous writing |
US4378591A (en) * | 1980-12-31 | 1983-03-29 | Honeywell Information Systems Inc. | Memory management unit for developing multiple physical addresses in parallel for use in a cache memory |
US4439829A (en) * | 1981-01-07 | 1984-03-27 | Wang Laboratories, Inc. | Data processing machine with improved cache memory management |
US4525777A (en) * | 1981-08-03 | 1985-06-25 | Honeywell Information Systems Inc. | Split-cycle cache system with SCU controlled cache clearing during cache store access period |
JPS5848146A (ja) * | 1981-09-18 | 1983-03-22 | Toshiba Corp | 命令先取り方式 |
US4494190A (en) * | 1982-05-12 | 1985-01-15 | Honeywell Information Systems Inc. | FIFO buffer to cache memory |
-
1984
- 1984-09-27 US US06/655,473 patent/US4695943A/en not_active Expired - Lifetime
-
1985
- 1985-09-23 AU AU47696/85A patent/AU572346B2/en not_active Ceased
- 1985-09-26 CA CA000491637A patent/CA1237198A/en not_active Expired
- 1985-09-26 IL IL76502A patent/IL76502A/xx not_active IP Right Cessation
- 1985-09-26 ES ES547324A patent/ES8703652A1/es not_active Expired
- 1985-09-26 NO NO853797A patent/NO173960C/no not_active IP Right Cessation
- 1985-09-26 BR BR8504743A patent/BR8504743A/pt not_active IP Right Cessation
- 1985-09-27 DK DK440585A patent/DK168548B1/da not_active IP Right Cessation
- 1985-09-27 JP JP60214402A patent/JPS61165154A/ja active Granted
- 1985-09-27 KR KR1019850007138A patent/KR910002929B1/ko not_active IP Right Cessation
- 1985-09-27 PT PT81215A patent/PT81215B/pt not_active IP Right Cessation
- 1985-09-27 YU YU154985A patent/YU45743B/sh unknown
- 1985-09-27 AT AT85112246T patent/ATE91353T1/de not_active IP Right Cessation
- 1985-09-27 DE DE85112246T patent/DE3587439T2/de not_active Expired - Fee Related
- 1985-09-27 FI FI853730A patent/FI91814C/fi not_active IP Right Cessation
- 1985-09-27 PH PH32857A patent/PH24161A/en unknown
- 1985-09-27 EP EP85112246A patent/EP0176972B1/en not_active Expired - Lifetime
- 1985-10-01 MX MX63A patent/MX160347A/es unknown
-
1987
- 1987-09-30 MY MYPI87002501A patent/MY101777A/en unknown
Also Published As
Publication number | Publication date |
---|---|
AU4769685A (en) | 1986-04-10 |
ATE91353T1 (de) | 1993-07-15 |
DE3587439D1 (de) | 1993-08-12 |
FI91814B (fi) | 1994-04-29 |
ES8703652A1 (es) | 1987-02-16 |
MY101777A (en) | 1992-01-17 |
JPS61165154A (ja) | 1986-07-25 |
EP0176972B1 (en) | 1993-07-07 |
KR910002929B1 (ko) | 1991-05-10 |
DK440585D0 (da) | 1985-09-27 |
PT81215A (en) | 1985-10-01 |
BR8504743A (pt) | 1986-07-22 |
EP0176972A3 (en) | 1988-06-08 |
US4695943A (en) | 1987-09-22 |
IL76502A (en) | 1989-06-30 |
AU572346B2 (en) | 1988-05-05 |
CA1237198A (en) | 1988-05-24 |
PH24161A (en) | 1990-03-22 |
ES547324A0 (es) | 1987-02-16 |
IL76502A0 (en) | 1986-01-31 |
DE3587439T2 (de) | 1994-01-13 |
NO853797L (no) | 1986-04-01 |
NO173960B (no) | 1993-11-15 |
YU154985A (en) | 1988-04-30 |
YU45743B (sh) | 1992-07-20 |
FI853730A0 (fi) | 1985-09-27 |
PT81215B (pt) | 1987-08-19 |
FI853730L (fi) | 1986-03-28 |
EP0176972A2 (en) | 1986-04-09 |
MX160347A (es) | 1990-02-12 |
DK440585A (da) | 1986-03-28 |
FI91814C (fi) | 1994-08-10 |
JPH0341857B2 (ko) | 1991-06-25 |
NO173960C (no) | 1994-02-23 |
DK168548B1 (da) | 1994-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860002758A (ko) | 파이프라인 캐쉬 메모리 장치 | |
US4586133A (en) | Multilevel controller for a cache memory interface in a multiprocessing system | |
US5251311A (en) | Method and apparatus for processing information and providing cache invalidation information | |
KR880000861A (ko) | 처리판독 메모리장치 | |
AU598857B2 (en) | Move-out queue buffer | |
US4471429A (en) | Apparatus for cache clearing | |
US4734882A (en) | Multilevel interrupt handling scheme | |
KR920006858A (ko) | 직접 메모리 억세스 테이타 전송중의 버스 중재 최적화 방법 및 장치 | |
KR920006851A (ko) | 데이터 처리시스템 및 방법 | |
GB1487681A (en) | Electronic data processing systems | |
KR910014818A (ko) | 데이타 처리 시스템 | |
US3848233A (en) | Method and apparatus for interfacing with a central processing unit | |
KR100573256B1 (ko) | 복수어드레스유지기억장치 | |
US3623022A (en) | Multiplexing system for interleaving operations of a processing unit | |
US3703707A (en) | Dual clock memory access control | |
JPH1196072A (ja) | メモリアクセス制御回路 | |
DK143669B (da) | Apparat til dobbeltindskrivning i en datahukommelse under omflytning af et datafelt | |
KR960704273A (ko) | 데이터 버스(date bus) | |
KR0182342B1 (ko) | 동기식 메모리를 갖는 정보처리장치 및 동기식 메모리 | |
US4594658A (en) | Hierarchy of control stores for overlapped data transmission | |
JPH0581178A (ja) | パイプラインバス | |
US3518630A (en) | Data processing system including plural memory controllers | |
KR960703250A (ko) | 버스 시스템의 작동 방법 및 이 작동 방법을 수행하기 위한 장치(process and arrangement for operating a bus system) | |
US5790892A (en) | Information handling system for modifying coherency response set to allow intervention of a read command so that the intervention is not allowed by the system memory | |
EP0121372A2 (en) | Hierarchy of control stores for overlapped data transmission |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000506 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |