KR850006745A - 프로세서간 결합방식 - Google Patents
프로세서간 결합방식 Download PDFInfo
- Publication number
- KR850006745A KR850006745A KR1019850001042A KR850001042A KR850006745A KR 850006745 A KR850006745 A KR 850006745A KR 1019850001042 A KR1019850001042 A KR 1019850001042A KR 850001042 A KR850001042 A KR 850001042A KR 850006745 A KR850006745 A KR 850006745A
- Authority
- KR
- South Korea
- Prior art keywords
- reset
- processor
- processor device
- mode
- flip
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Software Systems (AREA)
- Multi Processors (AREA)
- Hardware Redundancy (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 다른 정보처리 시스템의 구성예를 도시한 블록도.
제2도는 제1도에 대한 시스템 제어장치의 내부구성 가운데 프로세서장치의 절환 제어를 실행하는 부분만 도시한 실시예이다.
* 도면의 주요부분에 대한 부호의 설명
1,2 : 프로세서장치 3 : 시스템제어장치
4 : CPU버스 5 : PROM
6 : 드라이버 7 : 메모리버스
8 : 주기억장치 9 : 베이스레지스터
10 : 입출력버스 11~14 : 입출력인터페이스장치
31 : D형플립플롭 32,33 : 노아게이드
34 : 제어부 35 : 시프트레지스터
36 : 베타논리회로 37 : RS플립플롭
38 : 카운터 39 : 낸드게이트
40,41 : 노아게이트
Claims (2)
- 한번에 어느 하나만이 유효하도록 된 리셋트입력을 갖는 적어도 2개의 프로세서장치가 버스를 매개하여 공통으로 접속되어 구성된 정보처리 시스템에 있어서, 상기 각각의 프로세서장치에 의해 세트/리셋트되는 적어도 한개의 플립플롭을 갖추고, 상기 플립플롭이 지시하는 동작모우드에 따라서 상기 동작모우드에 대응하는 오직 한개의 프로세서 장치의 리셋트를 해제하고 리셋트가 해제된 오직 한개의 상기 프로세서장치가 다른 프로세서장치와 공통으로 사용하고 있는 상기 버스를 전용으로 사용하도록 된 것을 특징으로 하는 프로세서간 결합방식.
- 제1항에 있어서, 모우드 플립플롭이 지시하는 내용에 따라 상기 내용에 대응하는 오직 한개의 프로세서 장치의 리셋트를 해제하도록 된 제1의 회로수단과 상기 프로세서 장치에 의해 모우드를 절환할 때 상기 모우드 플립플롭에서 발생하는 상태변화를 검출하는 제2의 회로수단 및 상기 제2의 회로수단에 의해 검출된 출력으로써 하드웨어리소스에 대해 일정시간 동안 초기화출력을 발생시켜 출력하도록 된 제3의 회로 수단을 갖추며, 상기 프로세서 장치에 의해 모우드를 절환시킬 때에 리셋트를 해제시키므로서 해당 프로세서 장치와 함께 상기 공통 하드웨어리소스도 초기화시키는 것을 특징으로 하는 프로세서간 결합방식.※ 참고사항:최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59037556A JPS60181865A (ja) | 1984-02-29 | 1984-02-29 | プロセツサ間結合方式 |
JP59-37556 | 1984-02-29 | ||
JP37556 | 1984-02-29 | ||
JP59086347A JPS60230261A (ja) | 1984-04-28 | 1984-04-28 | マルチプロセツサシステムにおける初期化制御方式 |
JP86347 | 1984-04-28 | ||
JP59-86347 | 1984-04-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR850006745A true KR850006745A (ko) | 1985-10-16 |
KR900002438B1 KR900002438B1 (ko) | 1990-04-14 |
Family
ID=26376677
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019850001042A KR900002438B1 (ko) | 1984-02-29 | 1985-02-19 | 프로세서간 결합방식 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4947478A (ko) |
KR (1) | KR900002438B1 (ko) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61182160A (ja) * | 1985-02-06 | 1986-08-14 | Toshiba Corp | デ−タ処理装置 |
JPH01320564A (ja) * | 1988-06-23 | 1989-12-26 | Hitachi Ltd | 並列処理装置 |
US5134580A (en) * | 1990-03-22 | 1992-07-28 | International Business Machines Corporation | Computer with capability to automatically initialize in a first operating system of choice and reinitialize in a second operating system without computer shutdown |
US5761479A (en) * | 1991-04-22 | 1998-06-02 | Acer Incorporated | Upgradeable/downgradeable central processing unit chip computer systems |
EP0510241A3 (en) * | 1991-04-22 | 1993-01-13 | Acer Incorporated | Upgradeable/downgradeable computer |
EP0529142A1 (en) * | 1991-08-30 | 1993-03-03 | Acer Incorporated | Upgradeable/downgradeable computers |
JPH05324589A (ja) * | 1992-03-25 | 1993-12-07 | Nippon Sheet Glass Co Ltd | 並列コンピュータ装置および光結合装置 |
US5485585A (en) * | 1992-09-18 | 1996-01-16 | International Business Machines Corporation | Personal computer with alternate system controller and register for identifying active system controller |
JP3057934B2 (ja) * | 1992-10-30 | 2000-07-04 | 日本電気株式会社 | 共有バス調停機構 |
US5606710A (en) * | 1994-12-20 | 1997-02-25 | National Semiconductor Corporation | Multiple chip package processor having feed through paths on one die |
US5555543A (en) * | 1995-01-03 | 1996-09-10 | International Business Machines Corporation | Crossbar switch apparatus and protocol |
US6101600A (en) * | 1996-03-01 | 2000-08-08 | Compaq Computer Corporation | Resetting a CPU |
TW452727B (en) * | 1999-03-29 | 2001-09-01 | Winbond Electronics Corp | Micro-computer system and method for using reset to set different working modes |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5812611B2 (ja) * | 1975-10-15 | 1983-03-09 | 株式会社東芝 | デ−タテンソウセイギヨホウシキ |
US4390944A (en) * | 1980-05-13 | 1983-06-28 | Bti Computer Systems | System for controlling access to a common bus in a computer system |
US4344127A (en) * | 1980-08-28 | 1982-08-10 | The Bendix Corporation | Microprocessor based process control system |
US4451882A (en) * | 1981-11-20 | 1984-05-29 | Dshkhunian Valery | Data processing system |
US4495569A (en) * | 1982-06-28 | 1985-01-22 | Mitsubishi Denki Kabushiki Kaisha | Interrupt control for multiprocessor system with storage data controlling processor interrupted by devices |
US4504906A (en) * | 1982-11-30 | 1985-03-12 | Anritsu Electric Company Limited | Multiprocessor system |
JPS59111561A (ja) * | 1982-12-17 | 1984-06-27 | Hitachi Ltd | 複合プロセツサ・システムのアクセス制御方式 |
US4590556A (en) * | 1983-01-17 | 1986-05-20 | Tandy Corporation | Co-processor combination |
-
1985
- 1985-02-19 KR KR1019850001042A patent/KR900002438B1/ko not_active IP Right Cessation
-
1988
- 1988-03-11 US US07/170,103 patent/US4947478A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR900002438B1 (ko) | 1990-04-14 |
US4947478A (en) | 1990-08-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920006845A (ko) | 파이프 라인 컴퓨터 시스템 | |
KR850006745A (ko) | 프로세서간 결합방식 | |
KR910010529A (ko) | 시프트 레지스터 장치 | |
KR910017305A (ko) | 멀티프로세서시스템 및 인터럽션제어장치 | |
KR890017604A (ko) | 마이크로 컴퓨터 시스템 | |
KR900005311A (ko) | 인터럽트제어장치 | |
KR850002906A (ko) | 다중 데이타 통로 중앙 처리 유니트 구조 | |
KR840005575A (ko) | 비동기 버스 멀티프로세서(multiprocessor:다중처리장치) 시스템 | |
KR850001566A (ko) | 마이크로 컴퓨터 | |
KR870007461A (ko) | 데이타 처리 시스템 동작방법 | |
KR970012153A (ko) | 데이타 프로세서 및 중단점 작동 실행 방법 | |
KR940009379B1 (ko) | 데이타 소스 시스템 | |
KR880014471A (ko) | 가상 머신 시스템용의 게스트 머신 실행 제어시스템 | |
KR850008567A (ko) | 반도체 집적회로 | |
KR860000564A (ko) | 시험가능 시스템 | |
KR830010423A (ko) | 데이터 처리 시스템의 데이터 교환방식 | |
JPS641050A (en) | Computer system provided with byte order conversion mechanism | |
KR850004669A (ko) | 연산 기능 회로 내의 선택 및 로킹회로 | |
US3117219A (en) | Electrical circuit operation monitoring apparatus | |
KR970076160A (ko) | 이중화 회로 및 그 제어 방법 | |
KR960018958A (ko) | 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치 | |
KR970076252A (ko) | 마이크로컴퓨터 | |
KR910008568A (ko) | 퍼스널 컴퓨터 패리티 체크 시스템 | |
JPH06138191A (ja) | 半導体集積回路 | |
KR930005750Y1 (ko) | 코프로세서의 비지신호 토글회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19940408 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |