KR20220034654A - 회로 기판 테이프 및 그 맞댐 접합 방법 - Google Patents

회로 기판 테이프 및 그 맞댐 접합 방법 Download PDF

Info

Publication number
KR20220034654A
KR20220034654A KR1020210094809A KR20210094809A KR20220034654A KR 20220034654 A KR20220034654 A KR 20220034654A KR 1020210094809 A KR1020210094809 A KR 1020210094809A KR 20210094809 A KR20210094809 A KR 20210094809A KR 20220034654 A KR20220034654 A KR 20220034654A
Authority
KR
South Korea
Prior art keywords
circuit layout
tape
area
circuit
bonding
Prior art date
Application number
KR1020210094809A
Other languages
English (en)
Other versions
KR102546500B1 (ko
Inventor
인-전 린
밍-샤오 커
후이-위 황
즈-밍 펑
준-더 리
Original Assignee
칩본드 테크놀러지 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 칩본드 테크놀러지 코포레이션 filed Critical 칩본드 테크놀러지 코포레이션
Publication of KR20220034654A publication Critical patent/KR20220034654A/ko
Application granted granted Critical
Publication of KR102546500B1 publication Critical patent/KR102546500B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/028Bending or folding regions of flexible printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/0084Containers and magazines for components, e.g. tube-like magazines
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0393Flexible materials
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/368Assembling printed circuits with other printed circuits parallel to each other
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0269Marks, test patterns or identification means for visual or optical inspection
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/0061Tools for holding the circuit boards during processing; handling transport of printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/02Feeding of components
    • H05K13/0215Interconnecting of containers, e.g. splicing of tapes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/04Mounting of components, e.g. of leadless components
    • H05K13/0417Feeding with belts or tapes
    • H05K13/0419Feeding with belts or tapes tape feeders
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • H05K3/0052Depaneling, i.e. dividing a panel into circuit boards; Working of the edges of circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/189Printed circuits structurally associated with non-printed electric components characterised by the use of a flexible or folded printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09063Holes or slots in insulating substrate not used for electrical connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09936Marks, inscriptions, etc. for information
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/02Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
    • H05K2203/0228Cutting, sawing, milling or shearing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/15Position of the PCB during processing
    • H05K2203/1545Continuous processing, i.e. involving rolls moving a band-like or solid carrier along a continuous production path
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/16Inspection; Monitoring; Aligning
    • H05K2203/166Alignment or registration; Control of registration

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Structure Of Printed Boards (AREA)
  • Wire Bonding (AREA)
  • Supply And Installment Of Electrical Components (AREA)

Abstract

회로 기판 테이프는 복수의 기판 유닛을 포함하고, 각 상기 기판 유닛은 스프로킷 홀 설치 영역, 회로 레이아웃 영역 및 맞댐 접합 마크가 구비된다. 상기 스프로킷 홀 설치 영역은 홀수의 3개 이상의 스프로킷 홀이 구비되고, 상기 회로 레이아웃 영역은 제1 회로 레이아웃 및 제2 회로 레이아웃이 구비되고, 상기 맞댐 접합 마크는 가상 라인이 연장되어 있다. 상기 가상 라인은 상기 제1 회로 레이아웃 및 상기 제2 회로 레이아웃 사이에 위치하고, 인접한 각 상기 기판 유닛의 각 상기 가상 라인 사이에 홀수 개의 상기 스프로킷 홀들이 구비된다. 상이한 상기 기판 유닛의 상기 가상 라인을 따라 불합격된 상기 기판 유닛을 절단 제거하면, 상기 회로 기판 테이프는 전면 테이프 및 후면 테이프로 분리될 수 있다. 또한 상기 전면 테이프와 상기 후면 테이프를 접합한 후, 상기 전면 테이프에 설치된 제1 회로 레이아웃과 상기 후면 테이프에 설치된 제2 회로 레이아웃이 복합형 회로 레이아웃 영역을 구성하도록 한다.

Description

회로 기판 테이프 및 그 맞댐 접합 방법{CIRCUIT BOARD TAPE AND JOINING METHOD THEREOF}
본 발명은 회로 기판 테이프 및 그 맞댐 접합 방법에 관한 것으로, 특히 불합격 기판 유닛을 커팅한 후, 맞댐 접합할 수 있는 회로 기판 테이프 및 그 맞댐 접합 방법에 관한 것이다.
종래의 회로 기판 테이프는 복수의 회로 레이아웃이 설치되어 있고, 양측에는 복수의 스프로킷 홀이 설치되어 있다. 각 상기 회로 레이아웃의 양측에는 각각 짝수 개의 스프로킷 홀이 대응되고, 전동 부재가 회로 기판 테이프를 이동시켜 칩 결합, 접착제 코팅 등 공정을 용이하게 진행하도록 상기 스프로킷 홀 사이의 간격은 반드시 전동 부재(예를 들면 전동 휠 또는 전동 랙)의 톱니 간격과 매칭되어야 한다.
그러나, 검사 단계에서, 불합격 회로 레이아웃이 있는 영역을 절단 제거하므로, 상기 회로 기판 테이프는 전면 테이프 및 후면 테이프로 형성된다. 그 다음, 상기 전면 테이프와 상기 후면 테이프를 접합하여 후속 공정을 진행한다. 절단 제거 위치를 예측할 수 없기 때문에, 전면 테이프와 상기 후면 테이프를 접합한 후, 상기 전면 테이프와 상기 후면 테이프의 스프로킷 홀 사이의 간격은 다른 스프로킷 홀 사이의 간격과 달라질 수 있다. 따라서, 상기 전동 부재에 의해 접합 후의 테이프를 이동시킬 때 테이프는 상기 전동 부재를 이탈하여 후속 공정을 진행할 수 없게 된다.
본 발명의 주요 목적은 회로 기판 테이프를 커팅 및 접합한 후, 스프로킷 홀이 등거리 배열을 유지할 수 있도록 하여, 절단 제거 위치가 일정하지 않아 테이프 접합 후의 스프로킷 홀 사이의 간격이 달라지는 선행 기술의 문제점을 해결하는 것이다.
본 발명의 회로 기판 테이프는, 전동 방향을 따라 배열된 복수의 기판 유닛을 포함하고, 각 상기 기판 유닛은 제1 스프로킷 홀 설치 영역, 제2 스프로킷 홀 설치 영역, 회로 레이아웃 영역 및 맞댐 접합 마크가 구비된다. 상기 제1 스프로킷 홀 설치 영역은 홀수의 3개 이상의 제1 스프로킷 홀이 구비되고, 상기 전동 방향을 따라, 상기 복수의 제1 스프로킷 홀은 상기 기판 유닛의 일측에 등거리로 설치된다. 상기 제2 스프로킷 홀 설치 영역은 홀수의 3개 이상의 제2 스프로킷 홀이 구비되고, 상기 전동 방향을 따라, 각 상기 제2 스프로킷 홀은 각 상기 제1 스프로킷 홀과 대칭되면서 상기 기판 유닛의 다른 일측에 등거리로 설치된다. 상기 회로 레이아웃 영역은 상기 제1 스프로킷 홀 설치 영역과 상기 제2 스프로킷 홀 설치 영역 사이에 위치하고, 상기 회로 레이아웃 영역은 제1 회로 레이아웃 및 제2 회로 레이아웃이 구비되고, 상기 제1 회로 레이아웃 및 상기 제2 회로 레이아웃은 상기 회로 기판 테이프에서 단일 회로 기판으로 분리될 수 있다. 상기 맞댐 접합 마크는 가상 라인을 정의하기 위한 것이고, 상기 가상 라인은 상기 맞댐 접합 마크로부터 연장되어 상기 제1 회로 레이아웃과 상기 제2 회로 레이아웃 사이에 위치하고, 인접한 각 상기 기판 유닛의 각 상기 가상 라인 사이에는 홀수 개의 상기 복수의 제1 스프로킷 홀이 구비된다.
본 발명의 회로 기판 테이프의 맞댐 접합 방법은, 복수의 기판 유닛을 포함하고, 사양 요구에 부합하지 않는 각 상기 기판 유닛의 제1 회로 레이아웃 및/또는 제2 회로 레이아웃은 불합격 마크가 표기되어 있는 상기 회로 기판을 제공하는 단계; 사양 요구에 부합하지 않는 상기 제1 회로 레이아웃 및/또는 상기 제2 회로 레이아웃에 인접한 2개의 가상 라인을 경계로 정의되고, 상기 불합격 마크가 표기되어 있는 상기 제1 회로 레이아웃 및/또는 상기 제2 회로 레이아웃 기판 유닛을 포함하는 커팅 구간을 선택하는 단계; 상기 커팅 구간을 정의하는 2개의 가상 라인을 따라 상기 커팅 구간을 절단 제거하여, 상기 회로 기판 테이프를 전면 테이프와 후면 테이프로 분리하고, 상기 전면 테이프는 상기 커팅 구간 전방에 위치하고, 상기 후면 테이프는 상기 커팅 구간 후방에 위치하고, 상기 전면 테이프는 제1 접합 단부가 구비되고, 상기 제1 접합 단부는 회로 레이아웃 영역의 제1 회로 레이아웃 및 제1 스프로킷 홀 설치 영역인 제1 영역이 보류되고, 상기 후면 테이프는 제2 접합 단부가 구비되고, 상기 제2 접합 단부는 다른 회로 레이아웃 영역의 제2 회로 레이아웃 및 다른 제1 스프로킷 홀 설치 영역인 제2 영역이 보류되는, 상기 커팅 구간을 제거하는 단계; 및 상기 제1 접합 단부의 제1 접합 가장자리를 상기 제2 접합 단부의 제2 접합 가장자리에 접합하여 상기 제1 접합 단부에 위치한 상기 제1 회로 레이아웃 및 상기 제2 접합 단부에 위치한 상기 제2 회로 레이아웃이 복합형 회로 레이아웃 영역을 구성하도록 하고, 또한 상기 제1 접합 단부에 위치한 상기 제1 영역 및 상기 제2 접합 단부에 위치한 상기 제2 영역이 복합형 제1 스프로킷 홀 설치 영역을 구성하도록 하고, 상기 복합형 제1 스프로킷 홀 설치 영역과 각 상기 기판 유닛의 각 상기 제1 스프로킷 홀 설치 영역 중의 상기 복수의 제1 스프로킷 홀의 수는 동일하고 홀수이며 등거리로 배열되는, 상기 전면 테이프와 상기 후면 테이프를 접합하는 단계;를 포함한다.
본 발명의 각 상기 기판 유닛은 홀수의 3개 이상의 스프로킷 홀이 구비되고, 스프로킷 홀은 상기 제1 회로 레이아웃 및 상기 제2 회로 레이아웃의 양측에 등거리로 배열되므로, 동일한 길이의 회로 기판 테이프에 더 많은 회로 레이아웃 개수를 추가할 수 있다. 또한, 본 발명은 사양 요구에 부합하지 않는 상기 제1 회로 레이아웃 및/또는 상기 제2 회로 레이아웃에 인접한 2개의 가상 라인에 의해 상기 커팅 구간을 정의하고, 상기 커팅 구간을 제거하고 전면 및 후면 테이프를 접합한 후 형성된 복합형 제1 스프로킷 홀 설치 영역에서의 상기 복수의 제1 스프로킷 홀의 수는 각 상기 기판 유닛의 각 상기 제1 스프로킷 홀 설치 영역에서의 상기 복수의 제1 스프로킷 홀의 수와 동일하고, 개수는 홀수이며 등거리로 배열됨으로써, 절단 제거 위치가 일정하지 않아, 접합 후의 스프로킷 홀 사이의 간격이 달라져, 후속 공정을 진행할 수 없는 선행 기술의 문제점을 해결한다.
도 1은 본 발명의 회로 기판 테이프의 평면도이다.
도 2는 본 발명의 회로 기판 테이프의 저면도이다.
도 3a 내지 도 3d는 사양 요구에 부합하지 않는 기판 유닛을 가진 본 발명의 회로 기판 테이프의 평면도이다.
도 4는 본 발명의 회로 기판 테이프의 커팅 구간이 제거된 평면도이다.
도 5는 본 발명의 회로 기판 테이프의 전면 테이프와 후면 테이프가 접합된 평면도이다.
도 6은 본 발명의 회로 기판 테이프의 전면 테이프와 후면 테이프가 접합된 저면도이다.
도 7은 본 발명의 회로 기판 테이프의 전면 테이프와 후면 테이프가 접합된 단면도이다.
도 1 및 도 2를 참조하면, 본 발명의 회로 기판 테이프(100)는 전동 방향(Y)을 따라 배열된 복수의 기판 유닛(100a)을 포함하고, 각 상기 기판 유닛(100a)은 제1 스프로킷 홀 설치 영역(110), 제2 스프로킷 홀 설치 영역(120), 회로 레이아웃 영역(130) 및 적어도 하나의 맞댐 접합 마크(140)가 구비된다. 상기 제1 스프로킷 홀 설치 영역(110)은 홀수의 3개 이상의 제1 스프로킷 홀(111)이 구비되고, 상기 복수의 제1 스프로킷 홀(111)은 상기 기판 유닛(100a)의 일측에 등거리로 설치된다. 도 1 및 도 2의 부분 확대도를 참조하면, 본 실시예에서, 상기 제1 스프로킷 홀 설치 영역(110)은 11개의 제1 스프로킷 홀(111)이 구비된다.
도 1 및 도 2를 참조하면, 상기 제2 스프로킷 홀 설치 영역(120)은 홀수의 3개 이상의 제2 스프로킷 홀(121)이 구비되고, 상기 복수의 제2 스프로킷 홀(121)은 상기 기판 유닛(100a)의 다른 일측에 등거리로 설치되고, 각 상기 제2 스프로킷 홀(121)은 상기 전동 방향(Y)을 따라 각 상기 제1 스프로킷 홀(111)에 대칭된다.
도 1을 참조하면, 상기 회로 레이아웃 영역(130)은 상기 제1 스프로킷 홀 설치 영역(110)과 상기 제2 스프로킷 홀 설치 영역(120)의 사이에 위치하고, 상기 회로 레이아웃 영역(130)은 제1 회로 레이아웃(131) 및 제2 회로 레이아웃(132)이 구비된다. 본 실시예에서, 상기 제1 회로 레이아웃(131) 및 상기 제2 회로 레이아웃(132)은 동일한 회로 레이아웃이고, 상기 회로 기판 테이프(100)의 제1 표면(101)에 순차적으로 설치된다. 칩 결합, 접착제 코팅 등 공정 단계 이후, 상기 제1 회로 레이아웃(131) 및 상기 제2 회로 레이아웃(132)은 상기 회로 기판 테이프(100)에서 단일 회로 기판으로 분리될 수 있다. 상기 제1 회로 레이아웃(131)은 복수의 외부 리드(131b)가 구비되고, 상기 전동 방향(Y)을 따라, 상기 복수의 외부 리드(131b)는 칩 설치 영역(131a) 밖에 위치하고, 상기 제2 회로 레이아웃(132)은 복수의 외부 리드(132b)가 구비되고, 상기 전동 방향(Y)을 따라, 상기 복수의 외부 리드(132b)는 다른 칩 설치 영역(132a) 밖에 위치한다.
도 1 및 도 2를 참조하면, 상기 맞댐 접합 마크(140)는 상기 회로 기판 테이프(100)의 상기 제1 표면(101) 및/또는 제2 표면(102)에 설치된다. 본 실시예에서, 상기 맞댐 접합 마크(140)는 상기 제1 스프로킷 홀 설치 영역(110)에 설치되고, 상기 맞댐 접합 마크(140)는 인접한 2개의 제1 스프로킷 홀(111)의 사이에 위치한다. 상기 맞댐 접합 마크(140)는 가상 라인(150)을 정의하기 위한 것이고, 상기 가상 라인(150)은 상기 맞댐 접합 마크(140)로부터 연장되어 상기 제1 회로 레이아웃(131)과 상기 제2 회로 레이아웃(132) 사이에 위치한다. 인접한 각 상기 기판 유닛(100a)의 상기 가상 라인(150) 사이에는 홀수 개의 상기 제1 스프로킷 홀(111)들이 구비되고, 바람직하게는, 2개의 서로 인접한 가상 라인(150) 사이의 상기 제1 스프로킷 홀(111)들의 수는 상기 제1 스프로킷 홀 설치 영역(110) 내의 상기 제1 스프로킷 홀(111)들의 수와 동일하다. 상기 가상 라인(150)은 상기 제1 스프로킷 홀 설치 영역(110)을 제1 영역(110a) 및 제2 영역(110b)으로 분할하고, 상기 제1 영역(110a)은 상기 제1 회로 레이아웃(131)의 일측에 위치하고, 상기 제2 영역(110b)은 상기 제2 회로 레이아웃(132)의 일측에 위치하고, 상기 제1 영역(110a)에 위치한 상기 제1 스프로킷 홀(111)들의 수는 짝수이고, 상기 제2 영역(110b)에 위치한 상기 제1 스프로킷 홀(111)들의 수는 홀수이다. 본 실시예에서, 상기 가상 라인(150)은 상기 제2 회로 레이아웃(132)의 상기 복수의 외부 리드(132b)을 통과한다. 다른 실시예에서, 상기 가상 라인(150)은 상기 제1 회로 레이아웃(131)의 상기 복수의 외부 리드(131b)과 상기 제2 회로 레이아웃(132)의 상기 복수의 외부 리드(132b) 사이에 위치하고, 상기 가상 라인(150)은 상기 제1 회로 레이아웃(131)의 상기 복수의 외부 리드(131b) 또는 상기 제2 회로 레이아웃(132)의 상기 복수의 외부 리드(132b)을 통과하지 않는다.
도 1 및 도 2를 참조하면, 상기 맞댐 접합 마크(140)은 기하 도형, 숫자 또는 문자로부터 선택된다. 상기 맞댐 접합 마크(140)가 기하 도형인 경우, 상기 맞댐 접합 마크(140)는 첨각(尖角)(141)을 가지며, 상기 첨각(141)은 상기 회로 레이아웃 영역(130)을 향하고, 상기 가상 라인(150)은 상기 첨각(141)을 통과한다.
도 1 및 도 2를 참조하면, 바람직하게는, 각 상기 기판 유닛(100a)은 제1 순서 마크(142) 및 제2 순서 마크(143)를 더 구비하고, 상기 제1 순서 마크(142) 및 상기 제2 순서 마크(143)는 상기 제1 표면(101) 및/또는 상기 제2 표면(102)에 설치된다. 상기 제1 순서 마크(142)는 상기 제1 회로 레이아웃(131)의 일측에 위치하고, 상기 제1 회로 레이아웃(131)을 표기하기 위한 것이며, 상기 제2 순서 마크(143)는 상기 제2 회로 레이아웃(132)의 일측에 위치하고, 상기 제2 회로 레이아웃(132)을 표기하기 위한 것이다. 바람직하게는, 상기 제1 순서 마크(142) 및 상기 제2 순서 마크(143)는 상기 제1 영역(110a) 및 상기 제2 영역(110b)에 각각 설치되고, 상기 맞댐 접합 마크(140), 상기 제1 순서 마크(142) 및 상기 제2 순서 마크(143)는 외관이 다르고, 상기 제1 순서 마크(142) 및 상기 제2 순서 마크(143)는 기하 도형, 숫자 또는 문자로부터 선택된다.
도 1 내지 도 7을 참조하면, 본 발명의 회로 기판 테이프의 맞댐 접합 방법은, 상기 회로 기판 테이프(100)를 제공하는 단계, 커팅 구간을 선택하는 단계, 커팅 구간을 제거하는 단계 및 테이프를 접합하는 단계를 포함한다.
도 3a 내지 도 3d을 참조하면, 상기 회로 기판 테이프(100)를 검사한 후, 사양 요구에 부합하지 않는 상기 기판 유닛(100a)에는 불합격 마크(A)가 표기되어 있고, 상기 불합격 마크(A)는 관통홀 또는 유색 마크이지만 이에 제한되지 않는다.
도 3a을 참조하면, 실시예에서, 상기 회로 기판 테이프(100)의 기판 유닛(100a)의 제2 회로 레이아웃(132)은 사양 요구에 부합하지 않는 회로 레이아웃으로 판정되었으므로, 상기 제2 회로 레이아웃(132)은 상기 불합격 마크(A)가 표기되어 있다. 커팅 구간을 선택하는 단계에서, 사양 요구에 부합하지 않는 상기 제2 회로 레이아웃(132)에 인접한 2개의 가상 라인(150)을 경계로 커팅 구간(C), 전면 테이프(100x) 및 후면 테이프(100y)를 정의하고, 상기 커팅 구간(C)은 상기 불합격 마크(A)가 표기되어 있는 상기 제2 회로 레이아웃(132)을 포함하고, 상기 전면 테이프(100x)는 상기 커팅 구간(C) 전방에 위치하고, 상기 후면 테이프(100y)는 상기 커팅 구간(C) 후방에 위치한다.
도 3b를 참조하면, 다른 실시예에서, 상기 회로 기판 테이프(100)의 기판 유닛(100a)의 제1 회로 레이아웃(131)이 사양 요구에 부합하지 않는 회로 레이아웃으로 판정되었으므로, 상기 제1 회로 레이아웃(131)은 상기 불합격 마크(A)가 표기되어 있다. 동일하게, 커팅 구간을 선택하는 단계에서, 사양 요구에 부합하지 않는 상기 제1 회로 레이아웃(131)에 인접한 2개의 가상 라인(150)을 경계로 상기 커팅 구간(C), 상기 전면 테이프(100x) 및 상기 후면 테이프(100y)를 정의하고, 상기 커팅 구간(C)은 상기 불합격 마크(A)가 표기되어 있는 상기 제1 회로 레이아웃(131)을 포함한다.
도 3c를 참조하면, 다른 실시예에서, 상기 회로 기판 테이프(100)의 기판 유닛(100a)의 제2 회로 레이아웃(132) 및 다른 기판 유닛(100a)의 제1 회로 레이아웃(131)이 사양 요구에 부합하지 않는 회로 레이아웃으로 판정되었으므로, 사양 요구에 부합하지 않는 상기 제2 회로 레이아웃(132) 및 상기 제1 회로 레이아웃(131)은 상기 불합격 마크(A)가 표기되어 있다. 동일하게, 커팅 구간을 선택하는 단계에서, 사양 요구에 부합하지 않는 상기 제2 회로 레이아웃(132) 및 상기 제1 회로 레이아웃(131)에 인접한 2개의 가상 라인(150)을 경계로 상기 커팅 구간(C), 상기 전면 테이프(100x) 및 상기 후면 테이프(100y)를 정의하고, 상기 커팅 구간(C)은 상기 불합격 마크(A)가 표기되어 있는 상기 제2 회로 레이아웃(132) 및 상기 제1 회로 레이아웃(131)을 포함한다.
도 3d를 참조하면, 다른 실시예에서, 상기 회로 기판 테이프(100)의 기판 유닛(100a)의 제1 회로 레이아웃(131) 및 다른 기판 유닛(100a)의 제1 회로 레이아웃(131)이 사양 요구에 부합하지 않는 회로 레이아웃으로 판정되고, 사양 요구에 부합하지 않는 2개의 상기 제1 회로 레이아웃(131)은 상기 불합격 마크(A)가 표기되어 있다. 동일하게, 커팅 구간을 선택하는 단계에서, 사양 요구에 부합하지 않는 2개의 상기 제1 회로 레이아웃(131)에 인접한 2개의 가상 라인(150)을 경계로 상기 커팅 구간(C), 상기 전면 테이프(100x) 및 상기 후면 테이프(100y)를 정의하고, 상기 커팅 구간(C)은 상기 불합격 마크(A)가 표기되어 있는 2개의 상기 제1 회로 레이아웃(131)을 포함한다.
도 3a 내지 도 3d, 및 도 4를 참조하면, 커팅 구간을 제거하는 단계에서, 상기 커팅 구간(C)을 정의한 2개의 가상 라인(150)에 따라 상기 커팅 구간(C)을 절단 제거하여, 상기 회로 기판 테이프(100)가 상기 전면 테이프(100x) 및 상기 후면 테이프(100y)로 분리되도록 한다. 상기 전면 테이프(100x)는 제1 접합 단부(100b)가 구비되고, 상기 제1 접합 단부(100b)는 회로 레이아웃 영역(130)의 제1 회로 레이아웃(131) 및 제1 스프로킷 홀 설치 영역(110)의 제1 영역(110a)이 보류되고, 상기 후면 테이프(100y)는 제2 접합 단부(100c)가 구비되고, 상기 제2 접합 단부(100c)는 다른 회로 레이아웃 영역(130)의 제2 회로 레이아웃(132) 및 다른 제1 스프로킷 홀 설치 영역(110)의 제2 영역(110b)이 보류된다.
도 4 및 도 5를 참조하면, 접합 단계에서, 상기 제1 접합 단부(100b)의 제1 접합 가장자리(100d)를 상기 제2 접합 단부(100c)의 제2 접합 가장자리(100e)에 접합하여, 상기 전면 테이프(100x)와 상기 후면 테이프(100y)를 접합한다. 상기 전면 테이프(100x)와 상기 후면 테이프(100y)를 접합한 후, 상기 제1 접합 단부(100b)의 상기 제1 회로 레이아웃(131) 및 상기 제2 접합 단부(100c)의 상기 제2 회로 레이아웃(132)이 위치하는 영역은 복합형 회로 레이아웃 영역(130x)으로 정의되고, 상기 제1 접합 단부(100b)의 상기 제1 영역(110a) 및 상기 제2 접합 단부(100c)의 상기 제2 영역(110b)은 복합형 제1 스프로킷 홀 설치 영역(110x)으로 병합된다. 상기 복합형 제1 스프로킷 홀 설치 영역(110x)에 위치한 상기 제1 스프로킷 홀(111)들의 수는 홀수이며 상기 복합형 회로 레이아웃 영역(130x)의 일측에 등거리로 배열된다.
도 5, 도 6, 및 도 7을 참조하면, 접합 단계에서, 접합 부재(200)에 의해 상기 전면 테이프(100x)의 상기 제1 접합 단부(100b)와 상기 후면 테이프(100y)의 상기 제2 접합 단부(100c)를 접합한다. 본 실시예에서, 상기 제1 접합 단부(100b)에 위치하는 상기 제1 회로 레이아웃(131)은 상기 제2 표면(102)에 투영되어 제1 접합 영역(131x)이 형성되어 있고, 상기 제2 접합 단부(100c)에 위치하는 상기 제2 회로 레이아웃(132)은 상기 제2 표면(102)에 투영되어 제2 접합 영역(132x)이 형성되어 있다. 상기 접합 부재(200)는 상기 제1 접합 영역(131x) 및 상기 제2 접합 영역(132x)에 부착되어, 상기 전면 테이프(100x)와 상기 후면 테이프(100y)가 일체로 결합되도록 한다.
각 상기 기판 유닛(100a)의 상기 복수의 제1 스프로킷 홀(111) 및 상기 복수의 제2 스프로킷 홀(121)의 수는 홀수이며 3개 이상이므로, 상기 전면 테이프(100x)와 상기 후면 테이프(100y)를 접합한 후 스프로킷 홀 사이의 간격이 변하지 않으므로, 동일한 길이를 가진 종래의 회로 기판 테이프에 비해, 본 발명의 상기 회로 기판 테이프(100)는 더 많은 회로 레이아웃을 수용할 수 있다.
또한, 각 상기 기판 유닛(100a)은 상기 맞댐 접합 마크(140)가 구비되므로, 사양 요구에 부합하지 않는 상기 제1 회로 레이아웃(131) 및/또는 상기 제2 회로 레이아웃(132)에 인접한 2개의 가상 라인(150)에 의해 상기 커팅 구간(C)을 정의할 수 있다. 접합 단계에서, 상기 복합형 회로 레이아웃 영역(130x)은 각 상기 기판 유닛(100a)과 동일한 상기 제1 회로 레이아웃(131) 및 상기 제2 회로 레이아웃(132)을 갖게 하고, 상기 복합형 제1 스프로킷 홀 설치 영역(110x)과 각 상기 기판 유닛(100a)의 각 상기 제1 스프로킷 홀 설치 영역(110) 중의 상기 복수의 제1 스프로킷 홀(111)의 수는 동일하고 홀수이며 등거리로 배열되어, 절단 제거 위치가 일정하지 않아, 접합 후의 스프로킷 홀의 간격이 달라져 후속 공정을 진행할 수 없는 선행 기술의 문제점을 해결하였다.
본 발명의 보호 범위는 특허청구범위를 기준으로 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명의 취지와 범위를 벗어나지 않으면서 행한 모든 변경 또는 수정은 모두 본 발명의 보호 범위에 속한다.

Claims (11)

  1. 회로 기판 테이프에 있어서,
    전동 방향을 따라 배열된 복수의 기판 유닛을 포함하고,
    각 상기 기판 유닛은, 제1 스프로킷 홀 설치 영역, 제2 스프로킷 홀 설치 영역, 회로 레이아웃 영역 및 맞댐 접합 마크를 구비하고,
    상기 제1 스프로킷 홀 설치 영역은 홀수의 3개 이상의 제1 스프로킷 홀이 구비되고, 상기 전동 방향을 따라, 상기 복수의 제1 스프로킷 홀은 상기 기판 유닛의 일측에 등거리로 설치되며;
    상기 제2 스프로킷 홀 설치 영역은 홀수의 3개 이상의 제2 스프로킷 홀이 구비되고, 상기 전동 방향을 따라, 각 상기 제2 스프로킷 홀은 각 상기 제1 스프로킷 홀과 대칭되면서 상기 기판 유닛의 다른 일측에 등거리로 설치되며;
    상기 회로 레이아웃 영역은 상기 제1 스프로킷 홀 설치 영역과 상기 제2 스프로킷 홀 설치 영역 사이에 위치하고, 상기 회로 레이아웃 영역은 제1 회로 레이아웃 및 제2 회로 레이아웃이 구비되고, 상기 제1 회로 레이아웃 및 상기 제2 회로 레이아웃은 상기 회로 기판 테이프에서 단일 회로 기판으로 분리될 수 있으며;
    상기 맞댐 접합 마크는 가상 라인을 정의하기 위한 것이고, 상기 가상 라인은 상기 맞댐 접합 마크로부터 연장되어 상기 제1 회로 레이아웃과 상기 제2 회로 레이아웃 사이에 위치하고, 인접한 각 상기 기판 유닛의 각 상기 가상 라인 사이에는 홀수 개의 상기 복수의 제1 스프로킷 홀이 구비되는,
    회로 기판 테이프.
  2. 제1항에 있어서,
    서로 인접한 2개의 가상 라인 사이에 위치한 상기 복수의 제1 스프로킷 홀의 수는 상기 제1 스프로킷 홀 설치 영역에 위치한 상기 복수의 제1 스프로킷 홀의 수와 동일한, 회로 기판 테이프.
  3. 제1항에 있어서,
    상기 가상 라인은 상기 제1 스프로킷 홀 설치 영역을 제1 영역 및 제2 영역으로 분할하고, 상기 제1 영역은 상기 제1 회로 레이아웃의 일측에 위치하고, 상기 제2 영역은 상기 제2 회로 레이아웃의 일측에 위치하고, 상기 제1 영역에 위치한 상기 복수의 제1 스프로킷 홀의 수는 짝수이고, 상기 제2 영역에 위치한 상기 복수의 제1 스프로킷 홀의 수는 홀수인, 회로 기판 테이프.
  4. 제3항에 있어서,
    상기 맞댐 접합 마크는 상기 제1 스프로킷 홀 설치 영역에 설치되고, 상기 맞댐 접합 마크는 인접한 2개의 제1 스프로킷 홀 사이에 위치하는, 회로 기판 테이프.
  5. 제4항에 있어서,
    상기 가상 라인은 상기 제2 회로 레이아웃의 복수의 외부 리드를 통과하는, 회로 기판 테이프.
  6. 제4항에 있어서,
    상기 가상 라인은 상기 제1 회로 레이아웃의 복수의 외부 리드와 상기 제2 회로 레이아웃의 복수의 외부 리드 사이에 위치하고, 상기 가상 라인은 상기 제1 회로 레이아웃의 상기 복수의 외부 리드 또는 상기 제2 회로 레이아웃의 상기 복수의 외부 리드를 통과하지 않는, 회로 기판 테이프.
  7. 제3항에 있어서,
    상기 맞댐 접합 마크는 기하 도형, 숫자 또는 문자로부터 선택되고, 상기 맞댐 접합 마크가 기하 도형인 경우, 상기 맞댐 접합 마크는 첨각(尖角)을 가지며, 상기 첨각은 상기 회로 레이아웃 영역을 향하며, 상기 가상 라인은 상기 첨각을 통과하는, 회로 기판 테이프.
  8. 제3항에 있어서,
    각 상기 기판 유닛은 제1 순서 마크 및 제2 순서 마크가 더 구비되고, 상기 제1 순서 마크는 상기 제1 회로 레이아웃의 일측에 위치하고, 상기 제1 회로 레이아웃을 표기하기 위한 것이며, 상기 제2 순서 마크는 상기 제2 회로 레이아웃의 일측에 위치하고, 상기 제2 회로 레이아웃을 표기하기 위한 것이며, 상기 제1 순서 마크 및 상기 제2 순서 마크는 기하 도형, 숫자 또는 문자로부터 선택되고, 상기 맞댐 접합 마크, 상기 제1 순서 마크 및 상기 제2 순서 마크는 외관이 서로 다른, 회로 기판 테이프.
  9. 제8항에 있어서,
    상기 제1 순서 마크는 상기 제1 영역에 설치되고, 상기 제2 순서 마크는 상기 제2 영역에 설치되는, 회로 기판 테이프.
  10. 회로 기판 테이프의 맞댐 접합 방법에 있어서,
    복수의 기판 유닛을 포함하고, 사양 요구에 부합하지 않는 각 상기 기판 유닛의 제1 회로 레이아웃 및/또는 제2 회로 레이아웃은 불합격 마크가 표기되어 있는 제1항에 따른 회로 기판 테이프를 제공하는 단계;
    사양 요구에 부합하지 않는 상기 제1 회로 레이아웃 및/또는 상기 제2 회로 레이아웃에 인접한 2개의 가상 라인을 경계로 정의되고, 상기 불합격 마크가 표기되어 있는 상기 제1 회로 레이아웃 및/또는 상기 제2 회로 레이아웃 기판 유닛을 포함하는 커팅 구간을 선택하는 단계;
    상기 커팅 구간을 정의하는 2개의 가상 라인을 따라 상기 커팅 구간을 절단 제거하여, 상기 회로 기판 테이프를 전면 테이프와 후면 테이프로 분리하고, 상기 전면 테이프는 상기 커팅 구간 전방에 위치하고, 상기 후면 테이프는 상기 커팅 구간 후방에 위치하고, 상기 전면 테이프는 제1 접합 단부가 구비되고, 상기 제1 접합 단부는 회로 레이아웃 영역의 제1 회로 레이아웃 및 제1 스프로킷 홀 설치 영역인 제1 영역이 보류되고, 상기 후면 테이프는 제2 접합 단부가 구비되고, 상기 제2 접합 단부는 다른 회로 레이아웃 영역의 제2 회로 레이아웃 및 다른 제1 스프로킷 홀 설치 영역인 제2 영역이 보류되는, 상기 커팅 구간을 제거하는 단계; 및
    상기 제1 접합 단부의 제1 접합 가장자리를 상기 제2 접합 단부의 제2 접합 가장자리에 접합하여, 상기 제1 접합 단부에 위치한 상기 제1 회로 레이아웃 및 상기 제2 접합 단부에 위치한 상기 제2 회로 레이아웃이 복합형 회로 레이아웃 영역을 구성하도록 하고, 또한 상기 제1 접합 단부에 위치한 상기 제1 영역 및 상기 제2 접합 단부에 위치한 상기 제2 영역이 복합형 제1 스프로킷 홀 설치 영역을 구성하도록 하고, 상기 복합형 제1 스프로킷 홀 설치 영역과 각 상기 기판 유닛의 각 상기 제1 스프로킷 홀 설치 영역 중의 상기 복수의 제1 스프로킷 홀의 수는 동일하고 홀수이며 등거리로 배열되는, 상기 전면 테이프와 상기 후면 테이프를 접합하는 단계;
    를 포함하는 회로 기판 테이프의 맞댐 접합 방법.
  11. 제10항에 있어서,
    상기 회로 기판 테이프는 제1 표면 및 제2 표면이 구비되고, 상기 제1 회로 레이아웃 및 상기 제2 회로 레이아웃은 상기 제1 표면에 설치되고, 상기 제1 접합 단부에 위치한 상기 제1 회로 레이아웃은 상기 제2 표면에 투영되어 제1 접합 영역이 형성되어 있고, 상기 제2 접합 단부에 위치한 상기 제2 회로 레이아웃은 상기 제2 표면에 투영되어 제2 접합 영역이 형성되어 있고, 상기 제1 접합 영역 및 상기 제2 접합 영역에 부착되어, 상기 전면 테이프와 상기 후면 테이프가 일체로 결합되도록 하는 접합 부재를 제공하는 단계;를 더 포함하는, 회로 기판 테이프의 맞댐 접합 방법.
KR1020210094809A 2020-09-11 2021-07-20 회로 기판 테이프 및 그 맞댐 접합 방법 KR102546500B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW109131421A TWI738504B (zh) 2020-09-11 2020-09-11 電路板捲帶及其對接方法
TW109131421 2020-09-11

Publications (2)

Publication Number Publication Date
KR20220034654A true KR20220034654A (ko) 2022-03-18
KR102546500B1 KR102546500B1 (ko) 2023-06-21

Family

ID=78777941

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210094809A KR102546500B1 (ko) 2020-09-11 2021-07-20 회로 기판 테이프 및 그 맞댐 접합 방법

Country Status (5)

Country Link
US (1) US11602047B2 (ko)
JP (1) JP7208310B2 (ko)
KR (1) KR102546500B1 (ko)
CN (1) CN114173466A (ko)
TW (1) TWI738504B (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08227916A (ja) * 1995-02-21 1996-09-03 Toshiba Corp 電子部品供給装置
WO2000007235A1 (en) * 1998-07-28 2000-02-10 Seiko Epson Corporation Semiconductor device, method of manufacture thereof, semiconductor module, and electronic device including circuit board and electronic unit board
KR20000012108A (ko) * 1998-07-31 2000-02-25 야스카와 히데아키 반도체 장치 및 테이프 캐리어와 그들의 제조방법, 회로기판,전자기기 및 테이프 캐리어 제조장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0585044U (ja) 1992-04-17 1993-11-16 セイコー電子工業株式会社 Tab基板のパターン構造
JP3624792B2 (ja) * 2000-04-17 2005-03-02 セイコーエプソン株式会社 可撓性配線基板、フィルムキャリア、テープ状半導体装置、半導体装置及びその製造方法、回路基板並びに電子機器
JP4432954B2 (ja) 2006-09-29 2010-03-17 ブラザー工業株式会社 フィルムキャリアテープ、及び電子部品実装フィルムの製造方法
JP2012242778A (ja) 2011-05-24 2012-12-10 Sharp Corp 駆動装置、表示装置、駆動装置複合物及び集積回路装置
CN107293876B (zh) * 2016-04-01 2020-03-31 富士康(昆山)电脑接插件有限公司 电连接器及其制造方法
KR102379779B1 (ko) * 2017-11-30 2022-03-28 엘지디스플레이 주식회사 칩 온 필름 및 그를 포함하는 디스플레이 장치
TWI660901B (zh) * 2018-09-04 2019-06-01 Chipbond Technology Corporation 撓性電路板捲帶

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08227916A (ja) * 1995-02-21 1996-09-03 Toshiba Corp 電子部品供給装置
WO2000007235A1 (en) * 1998-07-28 2000-02-10 Seiko Epson Corporation Semiconductor device, method of manufacture thereof, semiconductor module, and electronic device including circuit board and electronic unit board
KR20000012108A (ko) * 1998-07-31 2000-02-25 야스카와 히데아키 반도체 장치 및 테이프 캐리어와 그들의 제조방법, 회로기판,전자기기 및 테이프 캐리어 제조장치

Also Published As

Publication number Publication date
CN114173466A (zh) 2022-03-11
JP7208310B2 (ja) 2023-01-18
US20220087017A1 (en) 2022-03-17
JP2022047498A (ja) 2022-03-24
US11602047B2 (en) 2023-03-07
KR102546500B1 (ko) 2023-06-21
TWI738504B (zh) 2021-09-01
TW202211735A (zh) 2022-03-16

Similar Documents

Publication Publication Date Title
US5062916A (en) Method for the manufacture of electrical membrane panels having circuits on flexible plastic films
US20190159343A1 (en) Motherboard To Be Cut, Method Of Manufacturing Substrate And Method Of Detecting Cutting Accuracy Of Substrate
CN105528568B (zh) 指纹辨识装置及其制造方法
CN108745816B (zh) 涂胶方法
KR20220034654A (ko) 회로 기판 테이프 및 그 맞댐 접합 방법
US9653483B2 (en) Display motherboard, display panel and display device
CN105934091A (zh) 一种电路板拼板
US20120267148A1 (en) Circuit board
CN106125991B (zh) 一种触控显示面板及触控显示装置
WO2016149902A1 (zh) Pcb分板方法及其相关设备
CN207564434U (zh) 一种用于拼接的模块及平台的台面
US20210048743A1 (en) Mask Plate, Manufacturing Method Thereof, and Patterning Method Using Mask Plate
US6334923B1 (en) Method of producing multiple laminated shingles
CN202068677U (zh) 一种新型拼板补强筋阻焊线
TWM586029U (zh) 具有線路對位記號之軟性電路板
CN105578770B (zh) 一种提高灯条板锣板效率的方法
US10598991B2 (en) Display substrate, display panel cutting method and display device
CN111454669B (zh) 一种便于拆除的遮光胶带及其生产工艺
CN215642645U (zh) 一种触摸屏及其菲林结构
CN205111245U (zh) 简洁量大通用螺钉与弹垫组合装配夹具
CN108112172A (zh) 一种至少具有一单线段板边的单元板的成型方法
CN111933776B (zh) 一种支架阵列、单体支架、器件阵列及发光器件
JPH11163482A (ja) プリント配線集合基板
CN108174508B (zh) 折叠显示模组、柔性电路板及其制造方法
JPH0590766A (ja) 多層プリント配線板

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant