KR20210028335A - 메모리 시스템, 메모리 컨트롤러 및 동작 방법 - Google Patents

메모리 시스템, 메모리 컨트롤러 및 동작 방법 Download PDF

Info

Publication number
KR20210028335A
KR20210028335A KR1020190109243A KR20190109243A KR20210028335A KR 20210028335 A KR20210028335 A KR 20210028335A KR 1020190109243 A KR1020190109243 A KR 1020190109243A KR 20190109243 A KR20190109243 A KR 20190109243A KR 20210028335 A KR20210028335 A KR 20210028335A
Authority
KR
South Korea
Prior art keywords
memory
namespace
sharing level
namespaces
super
Prior art date
Application number
KR1020190109243A
Other languages
English (en)
Inventor
구덕회
정인호
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020190109243A priority Critical patent/KR20210028335A/ko
Priority to US16/988,111 priority patent/US11474726B2/en
Publication of KR20210028335A publication Critical patent/KR20210028335A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/0644Management of space entities, e.g. partitions, extents, pools
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0611Improving I/O performance in relation to response time
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0661Format or protocol conversion arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7202Allocation control and policies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7207Details relating to flash memory management management of metadata or control data

Abstract

본 발명의 실시예들은 메모리 시스템, 메모리 컨트롤러 및 동작 방법에 관한 것으로서, 메모리 장치의 데이터 저장 공간을 N개(N은 2 이상의 자연수)의 네임스페이스로 분할하고, 각 네임스페이스가 슈퍼 메모리 블록을 다른 네임스페이스와 공유하거나 또는 독립적으로 점유하도록 제어함으로써, 복수의 네임스페이스에 효율적으로 데이터를 저장하면서도 복수의 네임스페이스 각각의 포맷 시간의 증가를 최소화할 수 있다.

Description

메모리 시스템, 메모리 컨트롤러 및 동작 방법{MEMORY SYSTEM, MEMORY CONTROLLER, AND OPERATING METHOD}
본 발명의 실시예들은 메모리 시스템, 메모리 컨트롤러 및 동작 방법에 관한 것이다.
저장 장치에 해당하는 메모리 시스템은 컴퓨터와, 스마트 폰, 태블릿 등의 모바일 단말, 또는 각종 전자 기기와 같은 호스트(host)의 요청을 기초로 데이터를 저장하는 장치이다. 메모리 시스템은 하드 디스크 드라이브(HDD: Hard Disk Drive)와 같이 자기 디스크에 데이터를 저장하는 장치뿐 아니라, 솔리드 스테이트 드라이브(SSD: Solid State Drive), UFS(Universal Flash Storage) 장치, eMMC(embedded MMC) 장치 등과 같이 비휘발성 메모리에 데이터를 저장하는 장치 등을 포함할 수 있다.
메모리 시스템은 메모리 장치를 제어하기 위한 메모리 컨트롤러를 더 포함할 수 있으며, 이러한 메모리 컨트롤러는 호스트로부터 커맨드(Command)를 입력 받아, 입력 받은 커맨드에 기초하여 메모리 시스템에 포함된 휘발성 메모리 또는 비휘발성 메모리에 데이터를 리드(Read), 라이트(Write), 또는 소거(Erase) 하기 위한 동작들을 실행하거나 제어할 수 있다. 그리고 메모리 컨트롤러는 이러한 동작들을 실행하거나 제어하기 위한 논리 연산을 수행하기 위한 펌웨어를 구동할 수 있다.
한편, 메모리 시스템의 저장 용량이 계속 증가하면서, 호스트가 메모리 시스템을 효율적으로 사용하기 위해서, 메모리 시스템이 복수의 논리적 영역을 제공할 수 있는 네임스페이스(namespace) 기능을 지원할 필요성이 증가하고 있다.
본 발명의 실시예들은, 복수의 네임스페이스에 데이터를 효율적으로 저장할 수 있는 메모리 시스템, 메모리 컨트롤러 및 동작 방법을 제공할 수 있다.
또한, 본 발명의 실시예들은, 복수의 네임스페이스 각각의 포맷 시간의 증가를 최소화할 수 있는 메모리 시스템, 메모리 컨트롤러 및 동작 방법을 제공할 수 있다.
일 측면에서, 본 발명의 실시예들은, 다수의 메모리 블록을 포함하는 메모리 장치 및 메모리 장치를 제어하는 메모리 컨트롤러를 포함하는 메모리 시스템을 제공할 수 있다.
메모리 컨트롤러는 메모리 장치의 데이터 저장 공간을 N개(N은 2 이상의 자연수)의 네임스페이스로 분할할 수 있다.
메모리 컨트롤러는 N개의 네임스페이스 중 제1 네임스페이스가 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) N개의 네임스페이스 중 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어할 수 있다.
이때, 메모리 컨트롤러는 제1 네임스페이스에 대한 공유 레벨에 기초하여, 제1 네임스페이스가 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) N개의 네임스페이스 중 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어할 수 있다.
제1 네임스페이스에 대한 공유 레벨은 메모리 장치의 데이터 저장 공간 전체의 사이즈 대비 제1 네임스페이스의 사이즈의 비율에 따라 설정될 수 있다.
제1 네임스페이스에 대한 공유 레벨은 제1 네임스페이스의 사이즈와 하나 이상의 임계 사이즈 정보에 따라 설정될 수 있다.
메모리 컨트롤러는 제1 네임스페이스에 대한 공유 레벨이 제1 공유 레벨이면 제1 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하도록 제어할 수 있다.
메모리 컨트롤러는 제1 네임스페이스에 대한 공유 레벨이 제1 공유 레벨과 다른 제2 공유 레벨이면 제1 네임스페이스가 슈퍼 메모리 블록을 제2 네임스페이스와 공유하도록 제어할 수 있다. 이때, 제2 네임스페이스에 대한 공유 레벨은 제2 공유 레벨일 수 있다.
메모리 컨트롤러는 제2 공유 레벨의 값에 따라 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수를 설정할 수 있다.
메모리 컨트롤러는 제1 네임스페이스에 대한 공유 레벨이 제1 공유 레벨과 다른 제2 공유 레벨이고 공유 레벨이 제2 공유 레벨인 다른 네임스페이스가 존재하지 않는 경우, 제1 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하도록 제어할 수 있다.
다른 측면에서, 본 발명의 실시예들은, 다수의 메모리 블록을 포함하는 메모리 장치와 통신하기 위한 메모리 인터페이스 및 메모리 장치를 제어하기 위한 제어 회로를 포함하는 메모리 컨트롤러를 제공할 수 있다.
제어 회로는 메모리 장치의 데이터 저장 공간을 N개(N은 2 이상의 자연수)의 네임스페이스로 분할할 수 있다.
제어 회로는 N개의 네임스페이스 중 제1 네임스페이스가 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) N개의 네임스페이스 중 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어할 수 있다.
이때, 제어 회로는 제1 네임스페이스에 대한 공유 레벨에 기초하여, 제1 네임스페이스가 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) N개의 네임스페이스 중 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어할 수 있다.
제어 회로는 제1 네임스페이스에 대한 공유 레벨이 제1 공유 레벨이면 제1 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하도록 제어할 수 있다.
제어 회로는 제1 네임스페이스에 대한 공유 레벨이 제1 공유 레벨과 다른 제2 공유 레벨이면, 제1 네임스페이스가 슈퍼 메모리 블록을 제2 네임스페이스와 공유하도록 제어할 수 있다. 이때, 제2 네임스페이스에 대한 공유 레벨은 제2 공유 레벨일 수 있다.
제어 회로는 제2 공유 레벨의 값에 따라 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수를 설정할 수 있다.
제어 회로는 제1 네임스페이스에 대한 공유 레벨이 제1 공유 레벨과 다른 제2 공유 레벨이고 공유 레벨이 제2 공유 레벨인 다른 네임스페이스가 존재하지 않는 경우, 제1 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하도록 제어할 수 있다.
또 다른 측면에서, 본 발명의 실시예들은, 다수의 메모리 블록을 포함하는 메모리 장치를 제어하는 메모리 컨트롤러의 동작 방법을 제공할 수 있다.
메모리 컨트롤러의 동작 방법은 메모리 장치의 데이터 저장 공간을 N개(N은 2 이상의 자연수)의 네임스페이스로 분할하는 단계를 포함할 수 있다.
메모리 컨트롤러의 동작 방법은 N개의 네임스페이스 중 제1 네임스페이스가, 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) N개의 네임스페이스 중 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어하는 단계를 포함할 수 있다.
본 발명의 실시예들에 의하면, 복수의 네임스페이스에 데이터를 효율적으로 저장할 수 있다.
또한, 본 발명의 실시예들에 의하면, 복수의 네임스페이스 각각의 포맷 시간의 증가를 최소화할 수 있다.
도 1은 본 발명의 실시예들에 따른 메모리 시스템의 개략적인 구성도이다.
도 2는 본 발명의 실시예들에 따른 메모리 장치를 개략적으로 나타낸 블록도다.
도 3은 본 발명의 실시예들에 따른 메모리 장치의 각 메모리 블록을 개략적으로 나타낸 도면이다.
도 4는 본 발명의 실시예들에 따른 메모리 장치의 워드 라인 및 비트 라인의 구조를 나타낸 도면이다.
도 5는 본 발명의 실시예들에 따른 메모리 시스템에서 네임스페이스와 슈퍼 메모리 블록의 관계의 일 예를 나타낸 도면이다.
도 6은 본 발명의 실시예들에 따른 메모리 시스템에서 공유 레벨에 따른 네임스페이스와 슈퍼 메모리 블록의 관계의 일 예를 나타낸 도면이다.
도 7은 본 발명의 실시예들에 따른 메모리 시스템에서 네임스페이스의 공유 레벨을 결정하는 일 예를 나타낸 도면이다.
도 8은 본 발명의 실시예들에 따른 메모리 시스템에서 네임스페이스의 공유 레벨을 결정하는 다른 예를 나타낸 도면이다.
도 9는 본 발명의 실시예들에 따른 메모리 시스템에서 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하는 경우의 일 예를 나타낸 도면이다.
도 10은 본 발명의 실시예들에 따른 메모리 시스템에서 네임스페이스가 슈퍼 메모리 블록을 다른 네임스페이스와 공유하는 경우의 일 예를 나타낸 도면이다.
도 11은 본 발명의 실시예들에 따른 메모리 시스템에서 네임스페이스가 슈퍼 메모리 블록을 다른 네임스페이스와 공유하는 경우의 다른 예를 나타낸 도면이다.
도 12는 본 발명의 실시예들에 따른 메모리 시스템에서 동일한 공유 레벨을 가지는 네임스페이스가 슈퍼 메모리 블록을 점유하는 경우의 일 예를 나타낸 도면이다.
도 13은 본 발명의 실시예들에 따른 메모리 시스템에서 서로 다른 공유 레벨을 가지는 네임스페이스가 슈퍼 메모리 블록을 점유하는 경우의 일 예를 나타낸 도면이다.
도 14는 본 발명의 실시예들에 따른 메모리 컨트롤러의 동작 방법을 나타낸 흐름도이다.
도 15는 본 발명의 실시예들에 따른 컴퓨팅 시스템의 구성도이다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성 요소들에 참조부호를 부가함에 있어서, 동일한 구성 요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다. 본 명세서 상에서 언급된 "포함한다", "갖는다", "이루어진다" 등이 사용되는 경우 "~만"이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별한 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함할 수 있다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제1, 제2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다.
구성 요소들의 위치 관계에 대한 설명에 있어서, 둘 이상의 구성 요소가 "연결", "결합" 또는 "접속" 등이 된다고 기재된 경우, 둘 이상의 구성 요소가 직접적으로 "연결", "결합" 또는 "접속" 될 수 있지만, 둘 이상의 구성 요소와 다른 구성 요소가 더 "개재"되어 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다. 여기서, 다른 구성 요소는 서로 "연결", "결합" 또는 "접속" 되는 둘 이상의 구성 요소 중 하나 이상에 포함될 수도 있다.
구성 요소들이나, 동작 방법이나 제작 방법 등과 관련한 시간적 흐름 관계에 대한 설명에 있어서, 예를 들어, "~후에", "~에 이어서", "~다음에", "~전에" 등으로 시간적 선후 관계 또는 흐름적 선후 관계가 설명되는 경우, "바로" 또는 "직접"이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
한편, 구성 요소에 대한 수치 또는 그 대응 정보(예: 레벨 등)가 언급된 경우, 별도의 명시적 기재가 없더라도, 수치 또는 그 대응 정보는 각종 요인(예: 공정상의 요인, 내부 또는 외부 충격, 노이즈 등)에 의해 발생할 수 있는 오차 범위를 포함하는 것으로 해석될 수 있다.
이하에서는, 본 발명의 실시예들을 첨부된 도면을 참조하여 상세히 설명한다.
도 1은 본 발명의 실시예들에 따른 메모리 시스템(100)의 개략적인 구성도이다.
도 1을 참조하면, 본 발명의 실시예들에 따른 메모리 시스템(100)은 데이터를 저장하는 메모리 장치(110)와, 메모리 장치(110)를 제어하는 메모리 컨트롤러(120) 등을 포함할 수 있다.
메모리 장치(110)는 다수의 메모리 블록(Memory Block)을 포함하며, 메모리 컨트롤러(120)의 제어에 응답하여 동작한다. 여기서, 메모리 장치(110)의 동작은 일 예로, 읽기 동작(Read Operation), 프로그램 동작(Program Operation; "Write Operation" 이라고도 함) 및 소거 동작(Erasure Operation) 등을 포함할 수 있다.
메모리 장치(110)는 데이터를 저장하는 복수의 메모리 셀(Memory Cell; 간단히 줄여서 "셀" 이라고도 함)을 포함하는 메모리 셀 어레이(Memory Cell Array)를 포함할 수 있다. 이러한 메모리 셀 어레이는 메모리 블록 내에 존재할 수 있다.
예를 들어, 메모리 장치(110)는 DDR SDRAM(Double Data Rate Synchronous Dynamic Random Access Memory), LPDDR4(Low Power Double Data Rate4) SDRAM, GDDR(Graphics Double Data Rate) SDRAM, LPDDR(Low Power DDR), RDRAM(Rambus Dynamic Random Access Memory), 낸드 플래시 메모리(NAND Flash Memory), 3차원 낸드 플래시 메모리(3D NAND Flash Memory), 노아 플래시 메모리(NOR Flash memory), 저항성 램(Resistive Random Access Memory: RRAM), 상변화 메모리(Phase-Change Memory: PRAM), 자기저항 메모리(Magnetoresistive Random Access Memory: MRAM), 강유전체 메모리(Ferroelectric Random Access Memory: FRAM), 또는 스핀주입 자화반전 메모리(Spin Transfer Torque Random Access Memory: STT-RAM) 등으로 다양한 타입으로 구현될 수 있다.
한편, 메모리 장치(110)는 3차원 어레이 구조(three-Dimensional Array structure)로 구현될 수 있다. 본 발명의 실시예들은 전하 저장층이 전도성 부유 게이트(Floating Gate)로 구성된 플래시 메모리 장치는 물론, 전하 저장층이 절연막으로 구성된 차지 트랩형 플래시(Charge Trap Flash; CTF)에도 적용될 수 있다.
메모리 장치(110)는 메모리 컨트롤러(120)로부터 커맨드 및 어드레스 등을 수신하고, 메모리 셀 어레이 중 어드레스에 의해 선택된 영역을 액세스하도록 구성된다. 즉, 메모리 장치(110)는 어드레스에 의해 선택된 영역에 대해 커맨드에 해당하는 동작을 수행할 수 있다.
예를 들면, 메모리 장치(110)는 프로그램 동작, 읽기 동작 및 소거 동작 등을 수행할 수 있다. 이와 관련하여, 프로그램 동작 시, 메모리 장치(110)는 어드레스에 의해 선택된 영역에 데이터를 프로그램 할 것이다. 읽기 동작 시, 메모리 장치(110)는 어드레스에 의해 선택된 영역으로부터 데이터를 읽을 것이다. 소거 동작 시, 메모리 장치(110)는 어드레스에 의해 선택된 영역에 저장된 데이터를 소거할 것이다.
메모리 컨트롤러(120)는 메모리 장치(110)에 대한 쓰기(프로그램), 읽기, 소거 및 백그라운드(background) 동작을 제어할 수 있다. 여기서, 백그라운드 동작은 일 예로 가비지 컬렉션(GC, Garbage Collection), 웨어 레벨링(WL, Wear Leveling), 또는 배드 블록 관리(BBM, Bad Block Management) 동작 등 중 하나 이상을 포함할 수 있다.
메모리 컨트롤러(120)는 호스트(HOST)의 요청에 따라 메모리 장치(110)의 동작을 제어할 수 있다. 이와 다르게, 메모리 컨트롤러(120)는 호스트(HOST)의 요청과 무관하게 메모리 장치(110)의 동작을 제어할 수도 있다.
한편, 메모리 컨트롤러(120)와 호스트(HOST)는 서로 분리된 장치일 수도 있다. 경우에 따라서, 메모리 컨트롤러(120)와 호스트(HOST)는 하나의 장치로 통합되어 구현될 수도 있다. 아래에서는, 설명의 편의를 위하여, 메모리 컨트롤러(120)와 호스트(HOST)가 서로 분리된 장치인 것을 예로 들어 설명한다.
도 1을 참조하면, 메모리 컨트롤러(120)는 메모리 인터페이스(122) 및 제어 회로(123) 등을 포함할 수 있으며, 호스트 인터페이스(121) 등을 더 포함할 수 있다.
호스트 인터페이스(121)는 호스트(HOST)와의 통신을 위한 인터페이스를 제공한다.
제어 회로(123)는 호스트(HOST)로부터 커맨드를 수신할 때, 호스트 인터페이스(121)를 통해서 커맨드를 수신하여, 수신된 커맨드를 처리하는 동작을 수행할 수 있다.
메모리 인터페이스(122)는, 메모리 장치(110)와 연결되어 메모리 장치(110)와의 통신을 위한 인터페이스를 제공한다. 즉, 메모리 인터페이스(122)는 제어 회로(123)의 제어에 응답하여 메모리 장치(110)와 메모리 컨트롤러(120)를 인터페이스를 제공하도록 구성될 수 있다.
제어 회로(123)는 메모리 컨트롤러(120)의 전반적인 제어 동작을 수행하여 메모리 장치(110)의 동작을 제어한다. 이를 위해, 일 예로, 제어 회로(123)는 프로세서(124), 워킹 메모리(125) 등 중 하나 이상을 포함할 수 있으며, 경우에 따라서, 에러 검출 및 정정 회로(ECC Circuit, 126) 등을 더 포함할 수 있다.
프로세서(124)는 메모리 컨트롤러(120)의 제반 동작을 제어하고, 논리 연산을 수행할 수 있다. 프로세서(124)는 호스트 인터페이스(121)를 통해 호스트(HOST)와 통신하고, 메모리 인터페이스(122)를 통해 메모리 장치(110)와 통신할 수 있다.
프로세서(124)는 플래시 변환 레이어(FTL: Flash Translation Layer)의 기능을 수행할 수 있다. 프로세서(124)는 플래시 변환 계층(FTL)을 통해 호스트가 제공한 논리 블록 어드레스(LBA, logical block address)를 물리 블록 어드레스(PBA, physical block address)로 변환할 수 있다. 플래시 변환 계층(FTL)은 맵핑 테이블을 이용하여 논리 블록 어드레스(LBA)를 입력 받아, 물리 블록 어드레스(PBA)로 변환시킬 수 있다.
플래시 변환 계층의 주소 맵핑 방법에는 맵핑 단위에 따라 여러 가지가 있다. 대표적인 어드레스 맵핑 방법에는 페이지 맵핑 방법(Page mapping method), 블록 맵핑 방법(Block mapping method), 그리고 혼합 맵핑 방법(Hybrid mapping method)이 있다.
프로세서(124)는 호스트(HOST)로부터 수신된 데이터를 랜더마이즈하도록 구성된다. 예를 들면, 프로세서(124)는 랜더마이징 시드(seed)를 이용하여 호스트(HOST)로부터 수신된 데이터를 랜더마이즈할 것이다. 랜더마이즈된 데이터는 저장될 데이터로서 메모리 장치(110)에 제공되어 메모리 셀 어레이에 프로그램 된다.
프로세서(124)는 읽기 동작 시 메모리 장치(110)로부터 수신된 데이터를 디랜더마이즈하도록 구성된다. 예를 들면, 프로세서(124)는 디랜더마이징 시드를 이용하여 메모리 장치(110)로부터 수신된 데이터를 디랜더마이즈할 것이다. 디랜더마이즈된 데이터는 호스트(HOST)로 출력될 것이다.
프로세서(124)는 펌웨어(FirmWare)를 실행하여 메모리 컨트롤러(120)의 동작을 제어할 수 있다. 다시 말해, 프로세서(124)는, 메모리 컨트롤러(120)의 제반 동작을 제어하고, 논리 연산을 수행하기 위하여, 부팅 시 워킹 메모리(125)에 로딩 된 펌웨어를 실행(구동)할 수 있다.
펌웨어(FirmWare)는 메모리 시스템(100) 내에서 실행되는 프로그램으로서, 다양한 기능적 레이어들을 포함할 수 있다.
예를 들어, 펌웨어는, 호스트(HOST)에서 메모리 시스템(100)에 요구하는 논리 주소(Logical Address)와 메모리 장치(110)의 물리주소(Physical Address) 간의 변환 기능을 하는 플래시 변환 레이어(FTL: Flash Translation Layer)와, 호스트(HOST)에서 저장 장치인 메모리 시스템(100)에 요구하는 커맨드를 해석하여 플래시 변환 레이어(FTL)에 전달하는 역할을 하는 호스트 인터페이스 레이어(HIL: Host Interface Layer)와, 플래시 변환 레이어(FTL)에서 지시하는 커맨드를 메모리 장치(110)로 전달하는 플래시 인터페이스 레이어(FIL: Flash Interface Layer) 등 중 하나 이상을 포함할 수 있다.
이러한 펌웨어는, 일 예로, 메모리 장치(110)에 저장되어 있다가 워킹 메모리(125)에 로딩 될 수 있다.
워킹 메모리(125)는 메모리 컨트롤러(120)를 구동하기 위해 필요한 펌웨어, 프로그램 코드, 커맨드 또는 데이터들을 저장할 수 있다. 이러한 워킹 메모리(125)는, 일 예로, 휘발성 메모리로서, SRAM (Static RAM), DRAM (Dynamic RAM) 및 SDRAM(Synchronous DRAM) 등 중 하나 이상을 포함할 수 있다.
에러 검출 및 정정 회로(126)는 에러 정정 코드(Error Correction Code)를 이용하여 확인 대상 데이터의 에러 비트를 검출하고, 검출된 에러 비트를 정정하도록 구성될 수 있다. 여기서, 확인 대상 데이터는, 일 예로, 워킹 메모리(125)에 저장된 데이터이거나, 메모리 장치(110)로부터 읽어온 데이터 등일 수 있다.
에러 검출 및 정정 회로(126)는 에러 정정 코드로 데이터를 디코딩하도록 구현될 수 있다. 에러 검출 및 정정 회로(126)는 다양한 코드 디코더로 구현될 수 있다. 예를 들어, 비체계적 코드 디코딩을 수행하는 디코더 또는 체계적 코드 디코딩을 수행하는 디코더가 이용될 수 있다.
예를 들면, 에러 검출 및 정정 회로(126)는 읽기 데이터들 각각에 대해 섹터(Sector) 단위로 에러 비트를 검출할 수 있다. 즉, 각각의 읽기 데이터는 복수의 섹터(Sector)로 구성될 수 있다. 섹터(Sector)는 플래시 메모리의 읽기 단위인 페이지(Page)보다 더 작은 데이터 단위를 의미할 수 있다. 각각의 읽기 데이터를 구성하는 섹터들은 어드레스를 매개로 서로 대응될 수 있다.
에러 검출 및 정정 회로(126)는 비트 에러율(Bit Error Rate, BER)을 산출하고, 섹터 단위로 정정 가능 여부를 판단할 수 있다. 에러 검출 및 정정 회로(126)는 예를 들어, 비트 에러율(BER)이 기준값(reference value)보다 높은 경우 해당 섹터를 정정 불가능(Uncorrectable or Fail)으로 판단할 것이다. 반면에, 비트 에러율(BER)이 기준값보다 낮은 경우 해당 섹터를 정정 가능(Correctable or Pass)으로 판단할 것이다.
에러 검출 및 정정 회로(126)는 모든 읽기 데이터들에 대해 순차적으로 에러 검출 및 정정 동작을 수행할 수 있다. 에러 검출 및 정정 회로(126)는 읽기 데이터에 포함된 섹터가 정정 가능한 경우 다음 읽기 데이터에 대해서는 해당 섹터에 대한 에러 검출 및 정정 동작을 생략할 수 있다. 이렇게 모든 읽기 데이터들에 대한 에러 검출 및 정정 동작이 종료되면, 에러 검출 및 정정 회로(126)는 마지막까지 정정 불가능으로 판단된 섹터를 검출할 수 있다. 정정 불가능한 것으로 판단된 섹터는 하나 또는 그 이상일 수 있다. 에러 검출 및 정정 회로(126)는 정정 불가능으로 판단된 섹터에 대한 정보(ex. 어드레스 정보)를 프로세서(124)로 전달할 수 있다.
버스(127)는 메모리 컨트롤러(120)의 구성 요소들(121, 122, 124, 125, 126) 사이의 채널(Channel)을 제공하도록 구성될 수 있다. 이러한 버스(127)는, 일 예로, 각종 제어 신호, 커맨드 등을 전달하기 위한 제어 버스와, 각종 데이터를 전달하기 위한 데이터 버스 등을 포함할 수 있다.
메모리 컨트롤러(120)의 전술한 구성 요소들(121, 122, 124, 125, 126)은 예시일 뿐이다. 메모리 컨트롤러(120)의 전술한 구성 요소들(121, 122, 124, 125, 126) 중 일부의 구성 요소는 삭제되거나, 메모리 컨트롤러(120)의 전술한 구성 요소들 (121, 122, 124, 125, 126) 중 몇몇 구성 요소들이 하나로 통합될 수 있다. 경우에 따라, 메모리 컨트롤러(120)의 전술한 구성 요소들 이외에 하나 이상의 다른 구성 요소가 추가될 수도 있다.
아래에서는, 도 2를 참조하여 메모리 장치(110)에 대하여 더욱 상세하게 설명한다.
도 2는 본 발명의 실시예들에 따른 메모리 장치(110)를 개략적으로 나타낸 블록도다.
도 2를 참조하면, 본 발명의 실시예들에 따른 메모리 장치(110)는, 메모리 셀 어레이(Memory Cell Array, 210), 어드레스 디코더(Address Decoder, 220), 읽기 및 쓰기 회로(Read and Write Circuit, 230), 제어 로직(Control Logic, 240) 및 전압 생성 회로(Voltage Generation Circuit, 250) 등을 포함할 수 있다.
메모리 셀 어레이(210)는 다수의 메모리 블록(BLK1~BLKz, z는 2 이상의 자연수)을 포함할 수 있다.
다수의 메모리 블록(BLK1~BLKz)에는, 다수의 워드 라인(WL)과 다수의 비트 라인(BL)이 배치되며, 다수의 메모리 셀(MC)이 배열될 수 있다.
다수의 메모리 블록(BLK1~BLKz)은 다수의 워드 라인(WL)을 통해 어드레스 디코더(220)와 연결될 수 있다. 다수의 메모리 블록(BLK1~BLKz)은 다수의 비트 라인(BL)을 통해 읽기 및 쓰기 회로(230)와 연결될 수 있다.
다수의 메모리 블록(BLK1~BLKz) 각각은 다수의 메모리 셀을 포함할 수 있다. 예를 들어, 다수의 메모리 셀은 불휘발성 메모리 셀들이며, 수직 채널 구조를 갖는 불휘발성 메모리 셀들로 구성될 수 있다.
메모리 셀 어레이(210)는 2차원 구조의 메모리 셀 어레이로 구성될 수 있으며, 경우에 따라서는, 3차원 구조의 메모리 셀 어레이로 구성될 수도 있다.
한편, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 적어도 1비트의 데이터를 저장할 수 있다. 일 예로, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 1비트의 데이터를 저장하는 싱글-레벨 셀(SLC: Single-Level Cell)일 수 있다. 다른 예로, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 2비트의 데이터를 저장하는 멀티-레벨 셀(MLC: Multi-Level Cell)일 수 있다. 또 다른 예로, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 3비트의 데이터를 저장하는 트리플-레벨 셀(TLC: Triple-Level Cell)일 수 있다. 또 다른 예로, 메모리 셀 어레이(210)에 포함되는 복수의 메모리 셀 각각은 4비트의 데이터를 저장하는 쿼드-레벨 셀(QLC: Quad-Level Cell)일 수 있다. 또 다른 예로, 메모리 셀 어레이(210)는 5비트 이상의 데이터를 각각 저장하는 복수의 메모리 셀을 포함할 수도 있다.
도 2를 참조하면, 어드레스 디코더(220), 읽기 및 쓰기 회로(230), 제어 로직(240) 및 전압 생성 회로(250) 등은 메모리 셀 어레이(210)를 구동하는 주변 회로로서 동작할 수 있다.
어드레스 디코더(220)는 다수의 워드 라인(WL)을 통해 메모리 셀 어레이(210)에 연결될 수 있다.
어드레스 디코더(220)는 제어 로직(240)의 제어에 응답하여 동작하도록 구성될 수 있다.
어드레스 디코더(220)는 메모리 장치(110) 내부의 입출력 버퍼를 통해 어드레스(Address)를 수신할 수 있다. 어드레스 디코더(220)는 수신된 어드레스 중 블록 어드레스(Block Address)를 디코딩 하도록 구성될 수 있다. 어드레스 디코더(220)는 디코딩된 블록 어드레스에 따라 적어도 하나의 메모리 블록을 선택할 수 있다.
어드레스 디코더(220)는 전압 생성 회로(250)로부터 읽기 전압(Vread) 및 패스 전압(Vpass)을 입력 받을 수 있다.
어드레스 디코더(220)는 읽기 동작 중 읽기 전압 인가 동작 시, 선택된 메모리 블록 내 선택된 워드 라인(WL)으로 읽기 전압(Vread)를 인가하고, 나머지 비 선택된 워드 라인들(WL)에는 패스 전압(Vpass)을 인가할 수 있다.
어드레스 디코더(220)는 프로그램 검증 동작 시, 선택된 메모리 블록 내 선택된 워드 라인(WL)에 전압 생성 회로(250)에서 발생된 검증 전압을 인가하고, 나머지 비 선택된 워드 라인들(WL)에 패스 전압(Vpass)을 인가할 수 있다.
어드레스 디코더(220)는 수신된 어드레스 중 열 어드레스를 디코딩 하도록 구성될 수 있다. 어드레스 디코더(220)는 디코딩 된 열 어드레스를 읽기 및 쓰기 회로(230)에 전송할 수 있다.
메모리 장치(110)의 읽기 동작 및 프로그램 동작은 페이지 단위로 수행될 수 있다. 읽기 동작 및 프로그램 동작 요청 시에 수신되는 어드레스는 블록 어드레스, 행 어드레스 및 열 어드레스 중 하나 이상을 포함할 수 있다.
어드레스 디코더(220)는 블록 어드레스 및 행 어드레스에 따라 하나의 메모리 블록 및 하나의 워드 라인을 선택할 수 있다. 열 어드레스는 어드레스 디코더(220)에 의해 디코딩 되어 읽기 및 쓰기 회로(230)에 제공될 수 있다.
어드레스 디코더(220)는 블록 디코더, 행 디코더, 열 디코더 및 어드레스 버퍼 등 중 하나 이상을 포함할 수 있다.
읽기 및 쓰기 회로(230)는 다수의 페이지 버퍼(PB)를 포함할 수 있다. 읽기 및 쓰기 회로(230)는 메모리 셀 어레이(210)의 읽기 동작(Read Operation) 시에는 "읽기 회로(Read Circuit)"로 동작하고, 쓰기 동작(Write Operation) 시에는 "쓰기 회로(Write Circuit)"로 동작할 수 있다.
전술한 읽기 및 쓰기 회로(230)는 다수의 페이지 버퍼(PB)를 포함하는 페이지 버퍼 회로(Page Buffer Circuit) 또는 데이터 레지스터 회로(Data Register Circuit)라고도 한다. 여기서, 읽기 및 쓰기 회로(230)는 데이터 처리 기능을 담당하는 데이터 버퍼(Data Buffer)를 포함할 수 있고, 경우에 따라서, 캐싱 기능을 담당하는 캐쉬 버퍼(Cache Buffer)를 추가로 더 포함할 수 있다.
다수의 페이지 버퍼(PB)는 다수의 비트 라인(BL)을 통해 메모리 셀 어레이(210)에 연결될 수 있다. 다수의 페이지 버퍼(PB)는 읽기 동작 및 프로그램 검증 동작 시, 메모리 셀들의 문턱전압(Vth)을 센싱하기 위하여, 메모리 셀들과 연결된 비트 라인들(BL)에 센싱 전류를 계속적으로 공급하면서, 대응하는 메모리 셀의 프로그램 상태에 따라 흐르는 전류량이 변화되는 것을 센싱 노드를 통해 감지하여 센싱 데이터로 래치할 수 있다.
읽기 및 쓰기 회로(230)는 제어 로직(240)에서 출력되는 페이지 버퍼 제어 신호들에 응답하여 동작할 수 있다.
읽기 및 쓰기 회로(230)는 읽기 동작 시, 메모리 셀의 데이터를 센싱하여 독출 데이터를 임시 저장한 후, 메모리 장치(110)의 입출력 버퍼로 데이터(DATA)를 출력한다. 예시적인 실시 예로서, 읽기 및 쓰기 회로(230)는 페이지 버퍼들(PB) 또는 페이지 레지스터들 이외에도, 열 선택 회로 등을 포함할 수 있다.
제어 로직(240)은 어드레스 디코더(220), 읽기 및 쓰기 회로(230), 및 전압 생성 회로(250) 등과 연결될 수 있다. 제어 로직(240)은 메모리 장치(110)의 입출력 버퍼를 통해 커맨드(CMD) 및 제어 신호(CTRL)를 수신할 수 있다.
제어 로직(240)은 제어 신호(CTRL)에 응답하여 메모리 장치(110)의 제반 동작을 제어하도록 구성될 수 있다. 제어 로직(240)은 다수의 페이지 버퍼(PB)의 센싱 노드의 프리 차지 전위 레벨을 조절하기 위한 제어 신호를 출력할 수 있다.
제어 로직(240)은 메모리 셀 어레이(210)의 읽기 동작을 수행하도록 읽기 및 쓰기 회로(230)를 제어할 수 있다. 전압 생성 회로(250)는, 제어 로직(240)에서 출력되는 전압 생성 회로 제어 신호에 응답하여, 읽기 동작 시, 이용되는 읽기 전압(Vread) 및 패스 전압(Vpass)을 생성할 수 있다.
도 3은 본 발명의 실시예들에 따른 메모리 장치(110)의 각 메모리 블록(BLK) 를 개략적으로 나타낸 도면이다.
도 3을 참조하면, 메모리 장치(110)에 포함된 메모리 블록(BLK)은, 일 예로, 다수의 페이지(PG)와 다수의 스트링(STR)이 교차하는 방향으로 배치되어 구성될 수 있다.
다수의 페이지(PG)는 다수의 워드 라인(WL)과 대응되고, 다수의 스트링(STR)은 다수의 비트 라인(BL)과 대응된다.
메모리 블록(BLK)에는 다수의 워드 라인(WL)과 다수의 비트 라인(BL)이 교차하면서 배치될 수 있다. 예를 들어, 다수의 워드 라인(WL) 각각은 행 방향으로 배치되고, 다수의 비트 라인(BL) 각각은 열 방향으로 배치될 수 있다. 다른 예를 들어, 다수의 워드 라인(WL) 각각은 열 방향으로 배치되고, 다수의 비트 라인(BL) 각각은 행 방향으로 배치될 수 있다.
다수의 워드 라인(WL)과 다수의 비트 라인(BL)이 서로 교차하여, 다수의 메모리 셀(MC)이 정의될 수 있다. 각 메모리 셀(MC)에는 트랜지스터(TR)가 배치될 수 있다.
예를 들어, 각 메모리 셀(MC)에 배치된 트랜지스터(TR)는 드레인, 소스 및 게이트 등을 포함할 수 있다. 트랜지스터(TR)의 드레인(또는 소스)은 해당 비트 라인(BL)과 직접 또는 다른 트랜지스터(TR)를 경유하여 연결될 수 있다. 트랜지스터(TR)의 소스(또는 드레인)는 소스 라인(그라운드일 수 있음)과 직접 또는 다른 트랜지스터(TR)를 경유하여 연결될 수 있다. 트랜지스터(TR)의 게이트는 절연체에 둘러싸인 플로팅 게이트(FG: Floating Gate)와 워드 라인(WL)으로부터 게이트 전압이 인가되는 컨트롤 게이트(CG: Control Gate)를 포함할 수 있다.
다수의 메모리 블록(BLK1~BLKz) 각각에는, 2개의 최외곽 워드 라인 중 읽기 및 쓰기 회로(230)와 더 인접한 제1 최외곽 워드 라인의 바깥쪽에는 제1 선택 라인(소스 선택 라인 또는 드레인 선택 라인이라고도 함)이 더 배치될 수 있으며, 다른 제2 최외곽 워드 라인의 바깥쪽에는 제2 선택 라인(드레인 선택 라인 또는 소스 선택 라인이라고도 함)이 더 배치될 수 있다.
경우에 따라서, 제1 최외곽 워드 라인과 제1 선택 라인 사이에는 하나 이상의 더미 워드 라인이 더 배치될 수 있다. 또한, 제2 최외곽 워드 라인과 제2 선택 라인 사이에도 하나 이상의 더미 워드 라인이 더 배치될 수 있다.
도 3과 같은 메모리 블록 구조를 가질 때, 읽기 동작 및 프로그램 동작(쓰기 동작)은 페이지 단위로 수행될 수 있으며, 소거(Erasure) 동작은 메모리 블록 단위로 수행될 수 있다.
도 4는 본 발명의 실시예들에 따른 메모리 장치(110)의 워드 라인(WL) 및 비트 라인(BL)의 구조를 나타낸 도면이다.
도 4를 참조하면, 메모리 장치(110)에는, 메모리 셀들(MC)이 모여 있는 핵심 영역과 이 핵심 영역의 나머지 영역에 해당하며 메모리 셀 어레이(210)의 동작을 위해 서포트(Support) 해주는 보조 영역이 존재한다.
핵심 영역은 페이지들(PG)과 스트링들(STR)으로 구성될 수 있다. 이러한 핵심 영역에는, 다수의 워드 라인(WL1 ~ WL9)과 다수의 비트 라인(BL)이 교차하면서 배치된다.
다수의 워드 라인(WL1 ~ WL9)은 행 디코더(410)와 연결되고, 다수의 비트 라인(BL)은 열 디코더(420)와 연결될 수 있다. 다수의 비트 라인(BL)와 열 디코더(420) 사이에는 읽기 및 쓰기 회로(230)에 해당하는 데이터 레지스터(430)가 존재할 수 있다.
다수의 워드 라인(WL1 ~ WL9)은 다수의 페이지(PG)와 대응된다.
예를 들어, 도 4와 같이 다수의 워드 라인(WL1 ~ WL9) 각각은 하나의 페이지(PG)와 대응될 수 있다. 이와 다르게, 다수의 워드 라인(WL1 ~ WL9) 각각이 사이즈가 큰 경우, 다수의 워드 라인(WL1 ~ WL9) 각각은 둘 이상(예: 2개 또는 4개)의 페이지(PG)와 대응될 수도 있다. 페이지(PG)는 프로그램 동작과 읽기 동작을 진행하는데 있어서 최소 단위가 되며, 프로그램 동작 및 읽기 동작 시, 동일 페이지(PG) 내에서의 모든 메모리 셀(MC)은 동시 동작을 수행할 수 있다.
다수의 비트 라인(BL)은 홀수 번째 비트 라인(BL)과 짝수 번째 비트 라인(BL)을 구분되면서 열 디코더(420)와 연결될 수 있다.
메모리 셀(MC)에 액세스 하기 위해서는, 주소가 먼저 입출력 단을 거쳐 행 디코더(410)와 열 디코더(420)를 통하여 핵심 영역으로 들어와서, 타깃 메모리 셀을 지정할 수 있다. 타깃 메모리 셀을 지정한다는 것은 행 디코더(410)와 연결된 워드 라인들(WL1 ~ WL9)과 열 디코더(420)와 연결된 비트 라인들(BL)의 교차되는 사이트에 있는 메모리 셀(MC)에 데이터를 프로그램 하거나 프로그램 된 데이터를 읽어 내기 위하여 액세스 한다는 것을 의미한다.
제1 방향(예: X축 방향)의 페이지(PG)는 워드 라인(WL)이란 공통으로 사용하는 라인으로 묶여 있으며, 제2 방향(예: Y축 방향)의 스트링(STR)도 비트 라인(BL)이란 공통 라인으로 묶여(연결되어) 있다. 공통으로 묶여 있다는 것은 구조적으로 동일한 물질로 연결되어 있고, 전압 인가 시에도 모두 동일한 전압이 동시에 인가된다는 것을 의미한다. 물론, 직렬로 연결된 중간 위치나 마지막 위치의 메모리 셀(MC)은 앞의 메모리 셀(MC)의 전압 강하에 의하여, 처음에 위치하는 메모리 셀(MC)과 맨 마지막에 위치하는 메모리 셀(MC)에 인가되는 전압은 약간 다를 수 있다.
메모리 장치(110)의 데이터 처리 모두는, 데이터 레지스터(430)를 경유하여 프로그램 및 읽기가 되므로, 데이터 레지스터(430)는 중추적 역할을 한다. 데이터 레지스터(430)의 데이터 처리가 늦어지면 다른 모든 영역에서는 데이터 레지스터(430)가 데이터 처리를 완료할 때까지 기다려야 한다. 또한, 데이터 레지스터(430)의 성능이 저하되면, 메모리 장치(110)의 전체 성능을 저하시킬 수 있다.
도 4의 예시를 참조하면, 1개의 스트링(STR)에는, 다수의 워드 라인(WL1 ~ WL9)과 연결되는 다수의 트랜지스터(TR1 ~ TR9)가 존재할 수 있다. 다수의 트랜지스터(TR1 ~ TR9)가 존재하는 영역들이 메모리 셀들(MC)에 해당한다. 여기서, 다수의 트랜지스터(TR1 ~ TR9)는 전술한 바와 같이, 제어 게이트 (CG)와 플로팅 게이트(FG)를 포함하는 트랜지스터들이다.
다수의 워드 라인(WL1 ~ WL9)은 2개의 최외곽 워드 라인(WL1, WL9)을 포함한다. 2개의 최외곽 워드 라인(WL1, WL9) 중 신호 경로적 측면에서 데이터 레지스터(430)와 더 인접한 제1 최외곽 워드 라인(WL1)의 바깥쪽에는 제1 선택 라인(DSL)이 더 배치되고, 다른 제2 최외곽 워드 라인(WL9)의 바깥쪽에는 제2 선택 라인(SSL)이 더 배치될 수 있다.
제1 선택 라인(DSL)에 의해 온-오프가 제어되는 제1 선택 트랜지스터(D-TR)는 제1 선택 라인(DSL)과 연결된 게이트 전극을 가지고 있을 뿐, 플로팅 게이트(FG)를 포함하지 않는 트랜지스터이다. 제2 선택 라인(SSL)에 의해 온-오프가 제어되는 제2 선택 트랜지스터(S-TR)는 제2 선택 라인(SSL)과 연결된 게이트 전극을 가지고 있을 뿐, 플로팅 게이트(FG)를 포함하지 않는 트랜지스터이다.
제1 선택 트랜지스터(D-TR)는 해당 스트링(STR)과 데이터 레지스터(430) 간의 연결을 온 또는 오프 시키는 스위치 역할을 한다. 제2 선택 트랜지스터(S-TR)는 해당 스트링(STR)과 소스 라인(SL) 간의 연결을 온 또는 오프 시켜주는 스위치 역할을 한다. 즉, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)는 해당 스트링(STR)의 양쪽 끝에 있으면서, 신호를 이어주고 끊어내는 문지기 역할을 한다.
메모리 시스템(100)은, 프로그램 동작 시, 프로그램 할 비트 라인(BL)의 타깃 메모리 셀(MC)에 전자를 채워야 하기 때문에, 제1 선택 트랜지스터(D-TR)의 게이트 전극에 소정의 턴-온 전압(Vcc)를 인가하여 제1 선택 트랜지스터(D-TR)를 턴-온 시키고, 제2 선택 트랜지스터(S-TR)의 게이트 전극에는 소정의 턴-오프 전압(예: 0V)을 인가하여 제2 선택 트랜지스터(S-TR)를 턴-오프 시킨다.
메모리 시스템(100)은, 읽기 동작 또는 검증(Verification) 동작 시, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)를 모두 턴-온 시켜준다. 이에 따라, 전류가 해당 스트링(STR)을 관통하여 그라운드에 해당하는 소스 라인(SL)으로 빠질 수 있어서, 비트 라인(BL)의 전압 레벨이 측정될 수 있다. 다만, 읽기 동작 시, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)의 온-오프 타이밍의 시간 차이가 있을 수 있다.
메모리 시스템(100)은, 소거(Erasure) 동작 시, 소스 라인(SL)을 통하여 기판(Substrate)에 소정 전압(예: +20V)를 공급하기도 한다. 메모리 시스템(100)은, 소거(Erasure) 동작 시, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)를 모두 플로팅(Floating) 시켜서 무한대의 저항을 만들어 준다. 이에 따라, 제1 선택 트랜지스터(D-TR) 및 제2 선택 트랜지스터(S-TR)의 역할이 없도록 해주고, 플로팅 게이트(FG)와 기판(Substrate) 사이에서만 전위 차이에 의한 전자(electron)가 동작할 수 있도록 구조화 되어 있다.
도 5는 본 발명의 실시예들에 따른 메모리 시스템(100)에서 네임스페이스와 슈퍼 메모리 블록의 관계의 일 예를 나타낸 도면이다.
도 5를 참조하면, 메모리 시스템(100)의 메모리 컨트롤러(120)는 메모리 장치(110)의 데이터 저장 공간을 N개(N은 2 이상의 자연수)의 네임스페이스(namespace)로 분할할 수 있다.
네임스페이스는 데이터 저장 공간을 복수의 논리적 공간으로 분할하였을 때, 각각의 논리적 공간을 의미한다.
전술한 N개의 네임스페이스 각각은 서로 동일하거나 상이한 사이즈(용량)을 가질 수 있으며, 서로 동일하거나 상이한 프로텍션 타입 등을 가질 수 있다. 이때, N개의 네임스페이스 각각의 사이즈, 프로텍션 타입 등의 정보는 호스트(HOST)가 지시할 수 있다.
호스트(HOST)는 N개의 네임스페이스를 N개의 서로 다른 논리적 영역(또는 파티션)으로 인식할 수 있다. 그리고 호스트(HOST)는 각 네임스페이스를 별도로 포맷하는 동작을 메모리 컨트롤러(120)에 지시할 수 있다.
이때, 메모리 컨트롤러(120)는 N개의 네임스페이스 중 어느 하나인 제1 네임스페이스가, 메모리 장치(110)에 포함된 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) N개의 네임스페이스 중 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어할 수 있다.
슈퍼 메모리 블록은 메모리 컨트롤러(120)가 메모리 장치(110)에 포함된 다수의 메모리 블록을 관리하는 논리적인 단위일 수 있다. 일 예로 메모리 컨트롤러(120)는 데이터를 메모리 장치(110)에 라이트할 때 슈퍼 메모리 블록 단위로 오픈 블록을 설정할 수 있다.
네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유한다는 것은, 해당 슈퍼 메모리 블록에는 해당 네임스페이스에 대응하는 데이터만이 저장(프로그램)될 수 있다는 것을 의미한다.
반면, 서로 다른 네임스페이스가 슈퍼 메모리 블록을 공유한다는 것은 해당 슈퍼 메모리 블록에 서로 다른 네임스페이스에 대응하는 데이터가 같이 저장될 수 있다는 것을 의미한다.
도 5를 참조하면, 메모리 컨트롤러(120)는 네임스페이스(NS_1)가 슈퍼 메모리 블록(SBLK_1)을 독립적으로 점유하도록 제어할 수 있다.
그리고 메모리 컨트롤러(120)는 네임스페이스(NS_2)와 네임스페이스(NS_3)가 슈퍼 메모리 블록(SBLK_2)을 공유하도록 제어할 수 있다.
그리고 메모리 컨트롤러(120)는 네임스페이스(NS_4, ... , NS_N-1, NS_N)이 슈퍼 메모리 블록(SBLK_3)을 공유하도록 제어할 수 있다.
이때, 슈퍼 메모리 블록(SBLK_1, SBLK_2, SBLK_3) 각각은 다수의 메모리 블록(BLK)을 포함할 수 있다.
전술한 바와 같이, 메모리 컨트롤러(120)가 어떤 네임스페이스는 하나의 슈퍼 메모리 블록을 독립적으로 점유하고, 다른 네임스페이스는 하나의 슈퍼 메모리 블록을 공유하도록 제어하는 이유는 다음과 같다.
만약, N개의 네임스페이스 각각이 모두 하나의 슈퍼 메모리 블록을 독립적으로 점유하는 경우에는 각 네임스페이스를 포맷하는데 소요되는 시간이 짧아진다는 장점이 있다. 하나의 슈퍼 메모리 블록에는 하나의 네임스페이스에 대응하는 데이터만 저장되어 있으므로, 메모리 컨트롤러(120)가 슈퍼 메모리 블록에 포함된 메모리 블록 각각을 소거(erase)하면 포맷을 완료할 수 있기 때문이다.
반면, 네임스페이스 각각이 모두 하나의 슈퍼 메모리 블록을 독립적으로 점유하면, 각 네임스페이스에 저장되는 데이터가 서로 다른 슈퍼 메모리 블록에 분산되기 때문에 메모리 장치(110)에 데이터를 라이트하는 동작이 비효율적으로 수행되는 단점이 있다.
일 예로 2개의 네임스페이스가 서로 다른 슈퍼 메모리 블록을 독립적으로 점유한다고 가정한다. 이 경우 호스트(HOST)가 2개의 네임스페이스에 동시에 데이터를 라이트하는 요청을 메모리 컨트롤러(120)로 전송하면, 메모리 컨트롤러(120)는 두 개의 서로 다른 슈퍼 메모리 블록을 오픈하여 데이터를 라이트해야 한다.
반면 2개의 네임스페이스가 하나의 슈퍼 메모리 블록을 공유하면 호스트(HOST)가 2개의 네임스페이스에 동시에 데이터를 라이트하는 요청을 메모리 컨트롤러(120)로 전송해도, 메모리 컨트롤러(120)는 하나의 슈퍼 메모리 블록만 오픈하여 데이터를 라이트하면 되기 때문에 보다 효율적으로 데이터를 라이트하는 동작을 수행할 수 있다.
또한, 메모리 컨트롤러(120)가 2개의 네임스페이스에 동시에 데이터를 라이트하는 도중 SPO(sudden power off)가 발생하는 경우, SPO에 대한 리커버리 동작의 소요 시간이 증가하는 단점이 있다.
만약 2개의 네임스페이스가 서로 다른 슈퍼 메모리 블록을 독립적으로 점유하면, 메모리 컨트롤러(120)는 두 개의 서로 다른 슈퍼 메모리 블록에 대한 리커버리 동작을 수행해야 한다. 반면 2개의 네임스페이스가 하나의 슈퍼 메모리 블록을 공유하면 메모리 컨트롤러(120)는 하나의 슈퍼 메모리 블록에 대한 리커버리 동작을 수행하면 되기 때문에 SPO에 대한 리커버리 동작을 보다 빠르게 수행할 수 있다.
이와 반대로, N개의 네임스페이스가 모두 하나의 슈퍼 메모리 블록을 공유하는 경우에는 메모리 장치(110)의 데이터 저장 공간을 효율적으로 사용할 수 있다는 장점이 있다. 하나의 슈퍼 메모리 블록에는 N개의 네임스페이스 중 하나에 대응하는 모든 데이터가 라이트될 수 있기 때문이다.
그러나 N개의 네임스페이스가 모두 하나의 슈퍼 메모리 블록을 공유하는 경우에는 각 네임스페이스를 포맷하는데 소요되는 시간이 증가한다는 단점이 있다.
하나의 슈퍼 메모리 블록에 서로 다른 네임스페이스에 대응하는 데이터가 함께 저장되어 있으므로, 메모리 컨트롤러(120)가 포맷 대상이 아닌 네임스페이스에 대응하는 데이터를 다른 슈퍼 메모리 블록으로 이동시킨 다음에 슈퍼 메모리 블록에 포함된 메모리 블록을 소거할 수 있기 때문이다.
따라서, 전술한 두 가지 경우 중 어느 하나만을 사용할 경우에 발생할 수 있는 문제점을 최소화하기 위해서, 메모리 시스템(100)의 메모리 컨트롤러(120)는 어떤 네임스페이스는 하나의 슈퍼 메모리 블록을 독립적으로 점유하고, 다른 네임스페이스는 하나의 슈퍼 메모리 블록을 공유하도록 제어할 수 있다.
이를 통해 메모리 시스템(100)이 복수의 네임스페이스에 효율적으로 데이터를 저장하면서도 복수의 네임스페이스 각각의 포맷 시간의 증가는 최소화할 수 있다.
이하, 메모리 컨트롤러(120)가 N개의 네임스페이스 중에서 하나의 슈퍼 메모리 블록을 독립적으로 점유하는 네임스페이스와 하나의 슈퍼 메모리 블록을 다른 네임스페이스와 공유하는 네임스페이스를 설정하는 구체적인 방법에 대해서 설명한다.
도 6은 본 발명의 실시예들에 따른 메모리 시스템(100)에서 공유 레벨에 따른 네임스페이스와 슈퍼 메모리 블록의 관계의 일 예를 나타낸 도면이다.
도 6을 참조하면 메모리 시스템(100)의 메모리 컨트롤러는(120)는 N개의 네임스페이스 중 하나인 제1 네임스페이스에 대해서, 제1 네임스페이스에 대한 공유 레벨에 기초하여 슈퍼 메모리 블록을 i) N개의 네임스페이스 중 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어할 수 있다.
네임스페이스의 공유 레벨은 해당 네임스페이스가 어느 하나의 슈퍼 메모리 블록을 독립적으로 점유할 수 있는지 아니면 몇 개의 서로 다른 네임스페이스와 공유할 수 있는지를 지시하는 값이다.
도 6에서, 메모리 컨트롤러(120)는 공유 레벨(SH_LVL_1)인 네임스페이스(NS_1)가 슈퍼 메모리 블록(SBLK_1)을 독립적으로 점유하도록 제어할 수 있다.
그리고 메모리 컨트롤러(120)는 공유 레벨(SH_LVL_2)인 두 개의 네임스페이스(NS_2, NS_3)가 슈퍼 메모리 블록(SBLK_2)을 공유하도록 제어할 수 있다.
그리고 메모리 컨트롤러(120)는 공유 레벨(SH_LVL_3)인 네임스페이스(NS_4, ..., NS_N-1, NS_N)가 슈퍼 메모리 블록(SBLK_3)을 공유하도록 제어할 수 있다.
이하, 메모리 시스템(100)의 메모리 컨트롤러(120)가 N개의 네임스페이스 각각의 공유 레벨을 결정하는 구체적인 방법에 대해 설명한다.
도 7은 본 발명의 실시예들에 따른 메모리 시스템(100)에서 네임스페이스의 공유 레벨을 결정하는 일 예를 나타낸 도면이다.
도 7을 참조하면 네임스페이스의 공유 레벨은 메모리 장치(110)의 데이터 저장 공간 전체의 사이즈 대비 네임스페이스의 사이즈의 비율(%)에 따라 결정될 수 있다.
도 7에서, 네임스페이스(NS_1)의 사이즈는 데이터 저장 공간 전체의 사이즈의 50%이고, 네임스페이스(NS_2)의 사이즈는 데이터 저장 공간 전체의 사이즈의 25%이고, 네임스페이스(NS_3)의 사이즈는 데이터 저장 공간 전체의 사이즈의 10%이고, 네임스페이스(NS_4, ... , NS_N-1, NS_N)의 사이즈는 각각 데이터 저장 공간 전체의 사이즈의 1%이다.
이때, 메모리 시스템(100)의 메모리 컨트롤러(120)는 데이터 저장 공간 전체의 사이즈 대비 네임스페이스의 사이즈의 비율에 따라 공유 레벨을 다음과 같이 결정할 수 있다.
메모리 컨트롤러(120)는 네임스페이스의 사이즈가 데이터 저장 공간 전체의 사이즈의 50% 이상인 네임스페이스의 공유 레벨을 공유 레벨(SH_LVL_1)로 설정할 수 있다.
메모리 컨트롤러(120)는 네임스페이스의 사이즈가 데이터 저장 공간 전체의 사이즈의 50% 미만이고 25% 이상인 네임스페이스의 공유 레벨을 공유 레벨(SH_LVL_2)로 설정할 수 있다.
도 7에서 메모리 컨트롤러(120)는 네임스페이스의 사이즈가 데이터 저장 공간 전체의 사이즈의 25% 미만이고 10% 이상인 네임스페이스의 공유 레벨을 공유 레벨(SH_LVL_3)로 설정할 수 있다.
마지막으로 메모리 컨트롤러(120)는 네임스페이스의 사이즈가 데이터 저장 공간 전체의 사이즈의 10% 미만인 네임스페이스의 공유 레벨을 공유 레벨(SH_LVL_4)로 설정할 수 있다.
이때, 도 7에서 네임스페이스(NS_1)의 공유 레벨이 공유 레벨(SH_LVL_1)으로 설정된다. 그리고 네임스페이스(NS_2)의 공유 레벨이 공유 레벨(SH_LVL_2)으로 설정된다. 그리고 네임스페이스(NS_3)의 공유 레벨이 공유 레벨(SH_LVL_3)으로 설정된다. 그리고 네임스페이스(NS_4, ... , NS_N-1, NS_N)의 공유 레벨이 공유 레벨(SH_LVL_4)으로 설정된다.
도 8은 본 발명의 실시예들에 따른 메모리 시스템(100)에서 네임스페이스의 공유 레벨을 결정하는 다른 예를 나타낸 도면이다.
도 8을 참조하면 네임스페이스의 공유 레벨은 네임스페이스의 사이즈와 하나 이상의 임계 사이즈 정보에 따라 결정될 수 있다.
메모리 컨트롤러(120)는 네임스페이스의 사이즈가 임계 사이즈 512GB 이상인 네임스페이스의 공유 레벨을 공유 레벨(SH_LVL_1)로 설정할 수 있다.
메모리 컨트롤러(120)는 네임스페이스의 사이즈가 임계 사이즈 512GB 미만이고 임계 사이즈 256GB 이상인 네임스페이스의 공유 레벨을 공유 레벨(SH_LVL_2)로 설정할 수 있다.
메모리 컨트롤러(120)는 네임스페이스의 사이즈가 임계 사이즈 256GB 미만이고 임계 사이즈 100GB 이상인 네임스페이스의 공유 레벨을 공유 레벨(SH_LVL_3)로 설정할 수 있다.
메모리 컨트롤러(120)는 네임스페이스의 사이즈가 임계 사이즈 100GB 미만인 네임스페이스의 공유 레벨을 공유 레벨(SH_LVL_4)로 설정할 수 있다.
이때, 도 8에서 네임스페이스(NS_1)의 공유 레벨이 공유 레벨(SH_LVL_1)으로 설정된다. 그리고, 네임스페이스(NS_2, NS_3)의 공유 레벨이 공유 레벨(SH_LVL_2)으로 설정된다. 그리고, 도 8에서 네임스페이스(NS_4)의 공유 레벨이 공유 레벨(SH_LVL_3)으로 설정된다. 그리고, 도 8에서 나머지 네임스페이스(... NS_N-1, NS_N)의 공유 레벨이 공유 레벨(SH_LVL_4)으로 설정된다.
도 7 내지 도 8에서, 네임스페이스의 사이즈(용량)이 클수록 하나의 슈퍼 메모리 블록을 공유하는 네임스페이스의 개수가 작아진다. 이는 네임스페이스의 사이즈가 클수록 해당 네임스페이스가 슈퍼 메모리 블록의 대부분을 점유할 가능성이 높아서, 다른 네임스페이스와 해당 슈퍼 메모리 블록을 공유함으로서 생기는 효율이 줄어들기 때문이다.
이상에서 각 네임스페이스에 대한 공유 레벨을 결정하는 실시예들을 설명하였다.
이하, 공유 레벨에 따라 각 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하거나 또는 다른 네임스페이스와 공유하는 실시예들을 설명한다.
도 9는 본 발명의 실시예들에 따른 메모리 시스템(100)에서 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하는 경우의 일 예를 나타낸 도면이다.
도 9를 참조하면 메모리 컨트롤러(120)는 특정한 제1 공유 레벨을 가지는 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하도록 제어할 수 있다.
도 9에서, 공유 레벨(SH_LVL_1)인 네임스페이스(NS_1, NS_2)는 각각 슈퍼 메모리 블록(SBLK_1), 슈퍼 메모리 블록(SBLK_2)을 독립적으로 점유한다.
도 10은 본 발명의 실시예들에 따른 메모리 시스템(100)에서 네임스페이스가 슈퍼 메모리 블록을 다른 네임스페이스와 공유하는 경우의 일 예를 나타낸 도면이다.
도 10을 참조하면 메모리 컨트롤러(120)는 도 9에서 설명한 제1 공유 레벨과 다른 제2 공유 레벨을 가지는 네임스페이스가 슈퍼 메모리 블록을 다른 네임스페이스와 공유하도록 제어할 수 있다.
도 10에서, 공유 레벨(SH_LVL_2)인 네임스페이스(NS_3, NS_4)와 공유 레벨(SH_LVL_3)인 네임스페이스(... , NS_N-1, NS_N)는 슈퍼 메모리 블록(SBLK_3)을 공유한다.
도 11은 본 발명의 실시예들에 따른 메모리 시스템(100)에서 네임스페이스가 슈퍼 메모리 블록을 다른 네임스페이스와 공유하는 경우의 다른 예를 나타낸 도면이다.
도 11을 참조하면 메모리 시스템(100)의 메모리 컨트롤러(120)는 하나의 슈퍼 메모리 블록을 공유하는 네임스페이스는 공유 레벨이 서로 동일하도록 제어할 수 있다. 즉, 제1 네임스페이스와 제2 네임스페이스가 하나의 슈퍼 메모리 블록을 공유하는 경우에, 제1 네임스페이스의 공유 레벨이 제2 공유 레벨이면, 제2 네임스페이스의 공유 레벨 역시 제2 공유 레벨일 수 있다.
도 11에서 동일한 공유 레벨(SH_LVL_2)을 가지는 네임스페이스(NS_3, NS_4)는 슈퍼 메모리 블록(SBLK_4)을 공유할 수 있다.
그러나 공유 레벨(SH_LVL_2)과 다른 공유 레벨(SH_LVL_3)을 가지는 네임스페이스(... , NS_N-1, NS_N)는 네임스페이스(NS_3, NS_4)와 동일한 슈퍼 메모리 블록(SBLK_4)을 공유할 수 없다.
대신, 공유 레벨(SH_LVL_3)을 가지는 네임스페이스(... , NS_N-1, NS_N)는 다른 슈퍼 메모리 블록(SBLK_5)을 공유할 수 있다.
도 12는 본 발명의 실시예들에 따른 메모리 시스템(100)에서 동일한 공유 레벨을 가지는 네임스페이스가 슈퍼 메모리 블록을 점유하는 경우의 일 예를 나타낸 도면이다.
도 12를 참조하면 메모리 컨트롤러(120)는 하나의 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수(MAX_SH_NS)를 공유 레벨에 따라 다르게 설정할 수 있다.
메모리 컨트롤러(120)는 공유 레벨(SH_LVL_1)을 가지는 네임스페이스에 대해서, 하나의 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수(MAX_SH_NS)를 1로 설정할 수 있다.
메모리 컨트롤러(120)는 공유 레벨(SH_LVL_2)을 가지는 네임스페이스에 대해서, 하나의 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수(MAX_SH_NS)를 2로 설정할 수 있다.
메모리 컨트롤러(120)는 공유 레벨(SH_LVL_3)을 가지는 네임스페이스에 대해서, 하나의 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수(MAX_SH_NS)를 4로 설정할 수 있다.
이 경우 공유 레벨(SH_LVL_1)을 가지는 네임스페이스는 하나의 슈퍼 메모리 블록을 독립적으로 점유하게 된다. 그리고 공유 레벨(SH_LVL_2)을 가지는 네임스페이스 중 최대 2개가 하나의 슈퍼 메모리 블록을 공유할 수 있다. 그리고 공유 레벨(SH_LVL_3)을 가지는 네임스페이스 중 최대 4개가 하나의 슈퍼 메모리 블록을 공유할 수 있다.
도 12에서, 공유 레벨(SH_LVL_2)을 가지는 네임스페이스(NS_2, NS_3, NS_4) 중에서 네임스페이스(NS_2, NS_3)이 슈퍼 메모리 블록(SBLK_6)을 공유한다.
그러나, 네임스페이스(NS_4)는 네임스페이스(NS_2, NS_3)과 동일한 공유 레벨(SH_LVL_2)을 가지지만 네임스페이스(NS_2, NS_3)과 슈퍼 메모리 블록(SBLK_6)을 공유할 수 없다. 공유 레벨(SH_LVL_2)을 가지는 네임스페이스에 대해서, 하나의 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수(MAX_SH_NS)는 2이기 때문이다.
따라서, 네임스페이스(NS_4)는 네임스페이스(NS_2, NS_3)와 슈퍼 메모리 블록(SBLK_6)을 공유하는 대신에, 다른 슈퍼 메모리 블록(SBLK_7)을 점유한다.
이때, 특정 공유 레벨을 가지는 네임스페이스에 대해서, 하나의 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수(MAX_SH_NS)의 값은 다양한 방법으로 설정될 수 있다.
예를 들어, 하나의 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수(MAX_SH_NS)의 값은 2^k(k는 임의의 정수)로 설정될 수 있다.
도 13은 본 발명의 실시예들에 따른 메모리 시스템(100)에서 서로 다른 공유 레벨을 가지는 네임스페이스가 슈퍼 메모리 블록을 점유하는 경우의 일 예를 나타낸 도면이다.
도 13을 참조하면 메모리 시스템(100)의 메모리 컨트롤러(120)는 특정한 공유 레벨을 가지는 네임스페이스가 하나만 존재하면, 해당 네임스페이스는 하나의 슈퍼 메모리 블록을 독립적으로 점유하도록 제어할 수 있다.
도 13에서 공유 레벨(SH_LVL_2)를 가지는 네임스페이스는 네임스페이스(NS_3) 하나만 존재한다. 이 경우, 공유 레벨(SH_LVL_2)를 가지는 네임스페이스에 대해서 하나의 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수(MAX_SH_NS)가 2로 설정된 경우에도, 네임스페이스(NS_3)은 슈퍼 메모리 블록(SBLK_3)을 다른 네임스페이스와 공유하지 않고 독립적으로 점유할 수 있다.
이상의 도 6 내지 도 13에서는 공유 레벨에 따라 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하거나 또는 다른 슈퍼 메모리 블록과 공유하는 동작을 설명하였다.
이하, 공유 레벨에 따라 네임스페이스가 슈퍼 메모리 블록을 독립적으로 점유하거나 또는 다른 슈퍼 메모리 블록과 공유하는 다양한 시나리오를 설명한다.
먼저 4개의 공유 레벨(L1, L2, L3, L4)은 메모리 장치(110)의 데이터 저장 공간 전체의 사이즈 대비 네임스페이스의 사이즈의 비율(%)에 따라 다음과 같이 결정된다고 가정한다.
L1 : SIZE >= 50%
L2 : 50% > SIZE >= 25%
L3 : 25% > SIZE >= 10%
L4 : 10% > SIZE > 0%
그리고 공유 레벨(L1)인 네임스페이스는 하나의 슈퍼 메모리 블록을 독립적으로 점유할 수 있다고 가정한다. 그리고 공유 레벨(L2)인 네임스페이스는 최대 2개가 하나의 슈퍼 메모리 블록을 공유할 수 있다고 가정한다. 그리고 공유 레벨(L3)인 네임스페이스는 최대 4개가 하나의 슈퍼 메모리 블록을 공유할 수 있다고 가정한다. 그리고 공유 레벨(L4)인 네임스페이스는 최대 8개가 하나의 슈퍼 메모리 블록을 공유할 수 있다고 가정한다.
[시나리오 1]
메모리 장치(110)의 데이터 저장 공간은 다음과 같이 6개의 네임스페이스(NS_1, NS_2, NS_3, NS_4, NS_5, NS_6)로 분할되며, 메모리 장치(110)의 데이터 저장 공간 전체의 사이즈 대비 각 네임스페이스의 사이즈의 비율은 다음과 같다고 가정한다.
NS_1 : 50%
NS_2 : 25%
NS_3 : 10%
NS_4 : 5%
NS_5 : 5%
NS_6 : 5%
이때, 네임스페이스(NS_1)의 공유 레벨은 L1이고, 네임스페이스(NS_1)는 하나의 슈퍼 메모리 블록을 독립적으로 점유한다.
그리고 네임스페이스(NS_2)의 공유 레벨은 L2이고, 공유 레벨이 L2인 다른 네임스페이스가 존재하지 않으므로 네임스페이스(NS_2)는 역시 하나의 슈퍼 메모리 블록을 독립적으로 점유한다.
그리고 네임스페이스(NS_3)의 공유 레벨은 L3이고, 공유 레벨이 L3인 다른 네임스페이스가 존재하지 않으므로 네임스페이스(NS_3)는 역시 하나의 슈퍼 메모리 블록을 독립적으로 점유한다.
그리고 나머지 네임스페이스(NS_4, NS_5, NS_6)의 공유 레벨은 L4이고, 네임스페이스(NS_4, NS_5, NS_6)는 하나의 슈퍼 메모리 블록을 서로 공유한다.
[시나리오 2]
메모리 장치(110)의 데이터 저장 공간은 다음과 같이 3개의 네임스페이스(NS_1, NS_2, NS_3)로 분할되며, 메모리 장치(110)의 데이터 저장 공간 전체의 사이즈 대비 각 네임스페이스의 사이즈의 비율은 다음과 같다고 가정한다.
NS_1 : 40%
NS_2 : 40%
NS_3 : 20%
이때, 네임스페이스(NS_1, NS_2)의 공유 레벨은 L2이고, 네임스페이스(NS_1, NS_2)는 하나의 슈퍼 메모리 블록을 공유한다.
그리고 네임스페이스(NS_3)의 공유 레벨은 L3이고, 공유 레벨이 L3인 다른 네임스페이스가 존재하지 않으므로 네임스페이스(NS_3)은 하나의 슈퍼 메모리 블록을 독립적으로 점유한다.
[시나리오 3]
메모리 장치(110)의 데이터 저장 공간은 다음과 같이 3개의 네임스페이스(NS_1, NS_2, NS_3)로 분할되며, 메모리 장치(110)의 데이터 저장 공간 전체의 사이즈 대비 각 네임스페이스의 사이즈의 비율은 다음과 같다고 가정한다.
NS_1 : 33%
NS_2 : 33%
NS_3 : 33%
이때, 네임스페이스(NS_1, NS_2, NS_3)의 공유 레벨은 L2인데, 공유 레벨(L2)인 네임스페이스는 최대 2개가 하나의 슈퍼 메모리 블록을 공유할 수 있다. 따라서 3개의 네임스페이스(NS_1, NS_2, NS_3) 중 2개의 네임스페이스(NS_1, NS_2)는 하나의 슈퍼 메모리 블록을 공유하고, 나머지 네임스페이스(NS_3)은 하나의 슈퍼 메모리 블록을 독립적으로 점유할 수 있다.
도 14는 본 발명의 실시예들에 따른 메모리 컨트롤러(120)의 동작 방법을 나타낸 흐름도이다.
도 14를 참조하면, 메모리 컨트롤러(120)의 동작 방법은 메모리 장치(110)의 데이터 저장 공간을 N개(N은 2 이상의 자연수)의 네임스페이스로 분할하는 단계를 포함할 수 있다(S1410).
이때, N개의 네임스페이스 각각에 대한 정보(e.g. 사이즈(용량), 프로텍션 타입 등)는 호스트(HOST)에 의해 지시될 수 있다.
그리고 메모리 컨트롤러(120)의 동작 방법은 S1410 단계에서 분할된 N개의 네임스페이스 중 하나인 제1 네임스페이스가, 메모리 장치(110)에 포함된 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) N개의 네임스페이스 중 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어하는 단계를 포함할 수 있다(S1420).
한편, 이상에서 설명한 메모리 컨트롤러(120)의 동작은 제어 회로(123)에 의해 제어될 수 있으며, 프로세서(124)가 메모리 컨트롤러(120)의 제반 동작이 프로그램된 펌웨어를 실행(구동)하는 방식으로 수행될 수 있다.
도 15는 본 발명의 실시예들에 따른 컴퓨팅 시스템(1500)의 구성도이다.
도 15을 참조하면, 본 발명의 실시예들에 따른 컴퓨팅 시스템(1500)은 시스템 버스(1560)에 전기적으로 연결되는 메모리 시스템(100), 컴퓨팅 시스템(1500)의 전반적인 동작을 제어하는 중앙처리장치(CPU, 1510), 컴퓨팅 시스템(1500)의 동작과 관련한 데이터 및 정보를 저장하는 램(RAM, 1520), 사용자에게 사용 환경을 제공하기 위한 UI/UX (User Interface/User Experience) 모듈(1530), 외부 장치와 유선 및/또는 무선 방식으로 통신하기 위한 통신 모듈(1540), 컴퓨팅 시스템(1500)이 사용하는 파워를 관리하는 파워 관리 모듈(1550) 등을 포함할 수 있다.
컴퓨팅 시스템(1500)은 PC(Personal Computer)이거나, 스마트 폰, 태블릿 등의 모바일 단말, 또는 각종 전자 기기 등을 포함할 수 있다.
컴퓨팅 시스템(1500)은, 동작 전압을 공급하기 위한 배터리를 더 포함할 수 있으며, 응용 칩셋(Application Chipset), 그래픽 관련 모듈, 카메라 이미지 프로세서(Camera Image Processor: CIS), 디램 등을 더 포함할 수도 있다. 이외에도, 이 분야의 통상적인 지식을 습득한 자들에게 자명하다.
한편, 메모리 시스템(100)은, 하드 디스크 드라이브(HDD: Hard Disk Drive)와 같이 자기 디스크에 데이터를 저장하는 장치뿐 아니라, 솔리드 스테이트 드라이브(SSD: Solid State Drive), UFS(Universal Flash Storage) 장치, eMMC(embedded MMC) 장치 등과 같이 비휘발성 메모리에 데이터를 저장하는 장치 등을 포함할 수 있다. 비휘발성 메모리는 ROM(Read Only Memory), PROM(Programmable ROM), EPROM (Electrically Programmable ROM), EEPROM(Electrically Erasable and Programmable ROM), 플래시 메모리, PRAM(Phase-change RAM), MRAM(Magnetic RAM), RRAM(Resistive RAM), FRAM(Ferroelectric RAM) 등을 포함할 수 있다. 이뿐만 아니라, 메모리 시스템(100)은 다양한 형태의 저장 장치로 구현되어, 다양한 전자 기기 내에 탑재될 수 있다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다. 또한, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이므로 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
100: 메모리 시스템 110: 메모리 장치
120: 메모리 컨트롤러 121: 호스트 인터페이스
122: 메모리 인터페이스 123: 제어 회로
124: 프로세서 125: 워킹 메모리
126: 에러 검출 및 정정 회로 210: 메모리 셀 어레이
220: 어드레스 디코더 230: 리드 앤 라이트 회로
240: 제어 로직 250: 전압 생성 회로

Claims (15)

  1. 다수의 메모리 블록을 포함하는 메모리 장치; 및
    상기 메모리 장치를 제어하는 메모리 컨트롤러를 포함하고,
    상기 메모리 컨트롤러는,
    상기 메모리 장치의 데이터 저장 공간을 N개(N은 2 이상의 자연수)의 네임스페이스로 분할하고,
    상기 N개의 네임스페이스 중 제1 네임스페이스가, 상기 제1 네임스페이스에 대한 공유 레벨에 기초하여 상기 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) 상기 N개의 네임스페이스 중 상기 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어하는 메모리 시스템.
  2. 제1항에 있어서,
    상기 제1 네임스페이스에 대한 공유 레벨은,
    상기 메모리 장치의 데이터 저장 공간 전체의 사이즈 대비 상기 제1 네임스페이스의 사이즈의 비율에 따라 설정되는 메모리 시스템.
  3. 제1항에 있어서,
    상기 제1 네임스페이스에 대한 공유 레벨은,
    상기 제1 네임스페이스의 사이즈와 하나 이상의 임계 사이즈 정보에 따라 설정되는 메모리 시스템.
  4. 제1항에 있어서,
    상기 메모리 컨트롤러는,
    상기 제1 네임스페이스에 대한 공유 레벨이 제1 공유 레벨이면, 상기 제1 네임스페이스가 상기 슈퍼 메모리 블록을 독립적으로 점유하도록 제어하는 메모리 시스템.
  5. 제4항에 있어서,
    상기 메모리 컨트롤러는,
    상기 제1 네임스페이스에 대한 공유 레벨이 상기 제1 공유 레벨과 다른 제2 공유 레벨이면,
    상기 제1 네임스페이스가 상기 슈퍼 메모리 블록을 상기 제2 네임스페이스와 공유하도록 제어하는 메모리 시스템.
  6. 제5항에 있어서,
    상기 제2 네임스페이스에 대한 공유 레벨은 상기 제2 공유 레벨인 메모리 시스템.
  7. 제5항에 있어서,
    상기 메모리 컨트롤러는,
    상기 제2 공유 레벨의 값에 따라 상기 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수를 설정하는 메모리 시스템.
  8. 제4항에 있어서,
    상기 메모리 컨트롤러는,
    상기 제1 네임스페이스에 대한 공유 레벨이 상기 제1 공유 레벨과 다른 제2 공유 레벨이고 상기 N개의 네임스페이스 중 공유 레벨이 상기 제2 공유 레벨인 다른 네임스페이스가 존재하지 않는 경우,
    상기 제1 네임스페이스가 상기 슈퍼 메모리 블록을 독립적으로 점유하도록 제어하는 메모리 시스템.
  9. 다수의 메모리 블록을 포함하는 메모리 장치와 통신하기 위한 메모리 인터페이스; 및
    상기 메모리 장치를 제어하기 위한 제어 회로를 포함하고,
    상기 제어 회로는,
    상기 메모리 장치의 데이터 저장 공간을 N개(N은 2 이상의 자연수)의 네임스페이스로 분할하고,
    상기 N개의 네임스페이스 중 제1 네임스페이스가, 상기 제1 네임스페이스에 대한 공유 레벨에 기초하여 상기 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) 상기 N개의 네임스페이스 중 상기 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어하는 메모리 컨트롤러.
  10. 제9항에 있어서,
    상기 제어 회로는,
    상기 제1 네임스페이스에 대한 공유 레벨이 제1 공유 레벨이면 상기 제1 네임스페이스가 상기 슈퍼 메모리 블록을 독립적으로 점유하도록 제어하는 메모리 컨트롤러.
  11. 제9항에 있어서,
    상기 제어 회로는,
    상기 제1 네임스페이스에 대한 공유 레벨이 상기 제1 공유 레벨과 다른 제2 공유 레벨이면,
    상기 제1 네임스페이스가 상기 슈퍼 메모리 블록을 상기 제2 네임스페이스와 공유하도록 제어하는 메모리 컨트롤러.
  12. 제11항에 있어서,
    상기 제2 네임스페이스에 대한 공유 레벨은 상기 제2 공유 레벨인 메모리 컨트롤러.
  13. 제12항에 있어서,
    상기 제어 회로는,
    상기 제2 공유 레벨의 값에 따라 상기 슈퍼 메모리 블록을 공유할 수 있는 네임스페이스의 최대 개수를 설정하는 메모리 컨트롤러.
  14. 제10항에 있어서,
    상기 제어 회로는,
    상기 제1 네임스페이스에 대한 공유 레벨이 상기 제1 공유 레벨과 다른 제2 공유 레벨이고 상기 N개의 네임스페이스 중 공유 레벨이 상기 제2 공유 레벨인 다른 네임스페이스가 존재하지 않는 경우,
    상기 제1 네임스페이스가 상기 슈퍼 메모리 블록을 독립적으로 점유하도록 제어하는 메모리 시스템.
  15. 다수의 메모리 블록을 포함하는 메모리 장치를 제어하는 메모리 컨트롤러의 동작 방법에 있어서,
    상기 메모리 장치의 데이터 저장 공간을 N개(N은 2 이상의 자연수)의 네임스페이스로 분할하는 단계; 및
    상기 N개의 네임스페이스 중 제1 네임스페이스가, 상기 제1 네임스페이스에 대한 공유 레벨에 기초하여 상기 다수의 메모리 블록 중 일부를 포함하는 슈퍼 메모리 블록을 i) 상기 N개의 네임스페이스 중 상기 제1 네임스페이스와 다른 제2 네임스페이스와 공유하거나 또는 ii) 독립적으로 점유하도록 제어하는 단계를 포함하는 메모리 컨트롤러의 동작 방법.
KR1020190109243A 2019-09-04 2019-09-04 메모리 시스템, 메모리 컨트롤러 및 동작 방법 KR20210028335A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020190109243A KR20210028335A (ko) 2019-09-04 2019-09-04 메모리 시스템, 메모리 컨트롤러 및 동작 방법
US16/988,111 US11474726B2 (en) 2019-09-04 2020-08-07 Memory system, memory controller, and operation method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190109243A KR20210028335A (ko) 2019-09-04 2019-09-04 메모리 시스템, 메모리 컨트롤러 및 동작 방법

Publications (1)

Publication Number Publication Date
KR20210028335A true KR20210028335A (ko) 2021-03-12

Family

ID=74682269

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190109243A KR20210028335A (ko) 2019-09-04 2019-09-04 메모리 시스템, 메모리 컨트롤러 및 동작 방법

Country Status (2)

Country Link
US (1) US11474726B2 (ko)
KR (1) KR20210028335A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11640254B2 (en) * 2021-08-25 2023-05-02 Western Digital Technologies, Inc. Controlled imbalance in super block allocation in ZNS SSD

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150121003A1 (en) * 2010-09-07 2015-04-30 Daniel L. Rosenband Storage controllers
KR102372825B1 (ko) * 2015-07-31 2022-03-14 에스케이하이닉스 주식회사 데이터 저장 장치 및 그것의 동작 방법
US10452536B2 (en) * 2017-06-12 2019-10-22 Western Digital Technologies, Inc. Dynamic management of garbage collection and overprovisioning for host stream storage
US11294594B2 (en) * 2017-08-07 2022-04-05 Kioxia Corporation SSD architecture supporting low latency operation
KR102503177B1 (ko) 2018-03-05 2023-02-24 에스케이하이닉스 주식회사 메모리 시스템 및 그것의 동작 방법
JP7109992B2 (ja) * 2018-05-22 2022-08-01 キオクシア株式会社 メモリシステムおよび制御方法
KR20200032404A (ko) 2018-09-18 2020-03-26 에스케이하이닉스 주식회사 데이터 저장 장치 및 동작 방법, 이를 포함하는 스토리지 시스템
CN111651371B (zh) * 2019-03-04 2023-06-16 慧荣科技股份有限公司 非对称型平面管理方法以及数据存储装置及其控制器
US10922235B2 (en) * 2019-06-26 2021-02-16 Western Digital Technologies, Inc. Method and system for address table eviction management

Also Published As

Publication number Publication date
US20210064260A1 (en) 2021-03-04
US11474726B2 (en) 2022-10-18

Similar Documents

Publication Publication Date Title
KR102635689B1 (ko) 메모리 시스템, 메모리 컨트롤러 및 동작 방법
US11163494B2 (en) Memory system, memory controller and operating method
KR20220013661A (ko) 메모리 시스템, 메모리 장치 및 메모리 장치의 동작 방법
KR20220105303A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20220055717A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20210101785A (ko) 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법
KR20210079549A (ko) 메모리 시스템, 메모리 컨트롤러 및 그 동작 방법
KR20220001137A (ko) 메모리 시스템, 메모리 장치 및 메모리 장치의 동작 방법
KR20210079552A (ko) 메모리 시스템 및 메모리 컨트롤러
KR20210041233A (ko) 메모리 시스템, 메모리 컨트롤러 및 동작 방법
KR20210017181A (ko) 메모리 시스템, 메모리 컨트롤러 및 동작 방법
US11474726B2 (en) Memory system, memory controller, and operation method thereof
US20210365382A1 (en) Memory system, memory controller, and operation method thereof
US11301174B2 (en) Memory system, memory controller and method for operating memory system
US11307942B2 (en) Memory system, memory controller and method for operating memory controller
KR20230049858A (ko) 메모리 컨트롤러 및 메모리 컨트롤러의 동작 방법
KR20210071314A (ko) 메모리 시스템, 메모리 컨트롤러 및 그 동작 방법
KR20210025412A (ko) 메모리 시스템, 메모리 컨트롤러 및 동작 방법
KR20200138894A (ko) 메모리 시스템, 메모리 컨트롤러 및 메모리 장치
KR20210012123A (ko) 메모리 시스템, 메모리 컨트롤러 및 동작 방법
KR20200117555A (ko) 메모리 시스템, 메모리 장치 및 메모리 컨트롤러
US11709610B2 (en) Memory system, memory controller and operating method
US11507509B2 (en) Memory system, memory controller and method for operating memory system for determining whether to perform direct write based on reference write size
US11500771B2 (en) Memory system, memory controller, and method of operating memory system
US20210334204A1 (en) Memory system, memory controller and method for operating memory system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal