KR20210010763A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20210010763A
KR20210010763A KR1020190087534A KR20190087534A KR20210010763A KR 20210010763 A KR20210010763 A KR 20210010763A KR 1020190087534 A KR1020190087534 A KR 1020190087534A KR 20190087534 A KR20190087534 A KR 20190087534A KR 20210010763 A KR20210010763 A KR 20210010763A
Authority
KR
South Korea
Prior art keywords
substrate
printed circuit
flexible printed
pads
circuit board
Prior art date
Application number
KR1020190087534A
Other languages
English (en)
Inventor
이유정
강승재
박보윤
최학범
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020190087534A priority Critical patent/KR20210010763A/ko
Priority to US16/781,982 priority patent/US11320704B2/en
Priority to CN202010425907.8A priority patent/CN112241079A/zh
Publication of KR20210010763A publication Critical patent/KR20210010763A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13394Gaskets; Spacers; Sealing of cells spacers regularly patterned on the cell subtrate, e.g. walls, pillars
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/028Bending or folding regions of flexible printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/147Structural association of two or more printed circuits at least one of the printed circuits being bent or folded, e.g. by using a flexible printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K5/00Casings, cabinets or drawers for electric apparatus
    • H05K5/0017Casings, cabinets or drawers for electric apparatus with operator interface units
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • G02F1/136245Active matrix addressed cells having more than one switching element per pixel having complementary transistors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/50Protective arrangements
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/189Printed circuits structurally associated with non-printed electric components characterised by the use of a flexible or folded printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/05Flexible printed circuits [FPCs]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10128Display

Abstract

표시 장치는 제1 방향으로 배열된 복수의 제1 패드 및 상기 복수의 제1 패드와 나란하게 배열된 복수의 제2 패드를 포함하는 제1 기판, 상기 제1 기판과 중첩하고 상기 복수의 제1 패드 및 상기 복수의 제2 패드를 드러내는 일측 가장자리를 포함하는 제2 기판, 상기 복수의 제1 패드와 전기적으로 연결되는 제1 연성 인쇄 회로 기판, 상기 제1 연성 인쇄 회로 기판과 중첩하고 상기 복수의 제2 패드와 전기적으로 연결되는 제2 연성 인쇄 회로 기판, 상기 제2 기판의 일측 가장자리로부터 상기 복수의 제1 패드 및 상기 복수의 제2 패드를 포함하는 폭까지 상기 제1 연성 인쇄 회로 기판 및 상기 제2 연성 인쇄 회로 기판을 덮는 보호층, 및 상기 제2 기판의 일측 가장자리로부터 상기 보호층의 폭만큼 이격되어 상기 제1 기판 위에 위치하고 상기 보호층과 접촉하는 차단부를 포함한다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로, 보다 상세하게는 연성 인쇄 회로 기판(flexible printed circuit board)을 포함하는 표시 장치에 관한 것이다.
표시 장치는 영상이 표시되는 표시 패널과 이를 구동하기 위한 게이트 구동부 및 데이터 구동부를 포함한다. 데이터 구동부는 별도의 집적 회로 칩(IC chip)으로 마련되어 연성 인쇄 회로 기판 위에 장착되고, 연성 인쇄 회로 기판이 표시 패널에 접합됨으로써 표시 패널과 데이터 구동부가 전기적으로 연결될 수 있다. 게이트 구동부는 연성 인쇄 회로 기판 위에 장착되어 표시 패널과 전기적으로 연결되거나, 또는 표시 패널 위에 직접 집적될 수 있다.
표시 패널은 외부로부터 신호들을 입력받기 위한 복수의 패드들이 배열되어 있는 패드 영역을 포함하고, 패드 영역에 연성 인쇄 회로 기판과 같은 전자 부품이 접합될 수 있다. 연성 인쇄 회로 기판은 이방성 도전 필름을 통해 복수의 패드들과 전기적으로 연결될 수 있다.
표시 장치의 제조 공정 중에 세정제 등의 수분이 연성 인쇄 회로 기판과 표시 패널 사이에 유입되거나, 또는 표시 장치의 사용 중에 주변의 수분이 연성 인쇄 회로 기판과 표시 패널 사이에 유입될 수 있다. 이러한 경우, 복수의 패드들 또는 연성 인쇄 회로 기판의 배선들의 쇼트(short)나 번트(burnt) 등의 불량이 발생할 수 있다.
복수의 패드들과 연성 인쇄 회로 기판의 배선들의 쇼트나 번트 등의 불량을 방지하기 위해 연성 인쇄 회로 기판과 표시 패널이 접합되는 부분 위에 실리콘과 같은 절연 물질을 도포하여 연성 인쇄 회로 기판과 표시 패널 사이에 수분이 유입되지 않도록 할 수 있다.
표시 장치의 해상도가 높아지면서 한정된 공간에 더욱 많은 패드들을 배치하여야 함에 따라 둘 이상의 연성 인쇄 회로 기판을 겹쳐서 표시 패널에 접합시키게 된다. 둘 이상의 연성 인쇄 회로 기판을 표시 패널에 모두 접합시킨 뒤에 절연 물질을 도포한다. 절연 물질이 둘 이상의 연성 인쇄 회로 기판과 표시 패널이 접합되는 부분을 모두 덮을 수 있도록 절연 물질을 넓게 형성하기 위해서 절연 물질을 도포한 후에 절연 물질이 원하는 수준만큼 흘러내리게 한 후에 자외선으로 절연 물질을 경화시킨다.
하지만, 절연 물질이 흘러내리는 산포가 크기 때문에 절연 물질이 도포되는 폭을 제어하기 어렵다. 절연 물질이 도포되는 폭을 일정 이상 넓히게 되면 표시 패널의 바깥으로 절연 물질이 흘러내릴 수도 있다.
본 발명이 해결하고자 하는 기술적 과제는 연성 인쇄 회로 기판과 표시 패널이 접합되는 부분을 덮는 절연 물질이 도포되는 폭을 일정하게 제어할 수 있는 표시 장치를 제공함에 있다.
본 발명의 일 실시예에 따른 표시 장치는 제1 방향으로 배열된 복수의 제1 패드 및 상기 복수의 제1 패드와 나란하게 배열된 복수의 제2 패드를 포함하는 제1 기판, 상기 제1 기판과 중첩하고 상기 복수의 제1 패드 및 상기 복수의 제2 패드를 드러내는 일측 가장자리를 포함하는 제2 기판, 상기 복수의 제1 패드와 전기적으로 연결되는 제1 연성 인쇄 회로 기판, 상기 제1 연성 인쇄 회로 기판과 중첩하고 상기 복수의 제2 패드와 전기적으로 연결되는 제2 연성 인쇄 회로 기판, 상기 제2 기판의 일측 가장자리로부터 상기 복수의 제1 패드 및 상기 복수의 제2 패드를 포함하는 폭까지 상기 제1 연성 인쇄 회로 기판 및 상기 제2 연성 인쇄 회로 기판을 덮는 보호층, 및 상기 제2 기판의 일측 가장자리로부터 상기 보호층의 폭만큼 이격되어 상기 제1 기판 위에 위치하고 상기 보호층과 접촉하는 차단부를 포함한다.
상기 차단부는 상기 제1 방향으로 연장되고 상기 제1 기판의 일면으로부터 돌출되어 상기 보호층의 측면과 접촉하는 제1 댐을 포함할 수 있다.
상기 제1 댐은 복수의 층으로 이루어지고, 상기 복수의 층은 상기 제1 기판과 상기 제2 기판 사이에 적층되는 물질과 동일한 물질을 포함할 수 있다.
상기 제1 기판과 상기 제2 기판 사이의 표시 영역은, 게이트 전극, 반도체층 및 데이터 도전체를 포함하는 트랜지스터, 및 상기 트랜지스터 위에 순차적으로 위치하는 색필터, 절연층 및 컬럼 스페이서를 포함하고, 상기 제1 댐은 상기 게이트 전극, 상기 반도체층, 상기 데이터 도전체, 상기 색필터, 상기 절연층 및 상기 컬럼 스페이서 중 적어도 하나와 동일한 물질을 포함할 수 있다.
상기 차단부는 상기 제1 댐에 나란하게 연장되고 상기 제1 기판의 일면으로부터 돌출된 제2 댐을 더 포함할 수 있다.
상기 차단부는 상기 제1 방향으로 연장되고 상기 제1 기판의 일면에 형성된 홈(groove)을 포함할 수 있다.
상기 제1 연성 인쇄 회로 기판 및 상기 제2 연성 인쇄 회로 기판 각각은 상기 제1 방향으로 배열되는 복수의 연성 인쇄 회로 기판을 포함하고, 상기 차단부는 이웃한 연성 인쇄 회로 기판의 사이에 위치할 수 있다.
상기 차단부는 상기 이웃한 연성 인쇄 회로 기판의 사이에서 상기 제2 기판의 일측 가장자리를 향해 뾰족한 꺾임 패턴을 포함할 수 있다.
상기 차단부는 상기 이웃한 연성 인쇄 회로 기판의 사이에서 상기 제2 기판의 일측 가장자리를 향해 볼록한 곡선 패턴을 포함할 수 있다.
상기 보호층은 실리콘을 포함할 수 있다.
본 발명의 다른 실시예에 따른 표시 장치는 표시 영역을 포함하는 기판, 상기 표시 영역과 상기 기판의 가장자리 사이에 위치하는 패드 영역, 상기 패드 영역에 접합되어 있는 연성 인쇄 회로 기판, 상기 패드 영역과 상기 기판의 가장자리 사이에 위치하는 차단부, 및 상기 표시 영역과 상기 차단부 사이에 위치하여 상기 연성 인쇄 회로 기판을 덮고, 상기 차단부와 접촉하는 보호층을 포함한다.
상기 연성 인쇄 회로 기판은 상기 기판의 가장자리를 따라 배열되는 복수개로 마련되고, 상기 차단부는 이웃한 연성 인쇄 회로 기판 사이에 위치할 수 있다.
상기 패드 영역은 상기 기판의 가장자리를 따라 배열된 복수의 제1 패드 및 상기 복수의 제1 패드와 나란하게 배열된 복수의 제2 패드를 포함하고, 상기 연성 인쇄 회로 기판은 상기 복수의 제1 패드와 전기적으로 연결되는 제1 연성 인쇄 회로 기판 및 상기 제1 연성 인쇄 회로 기판과 중첩하고 상기 복수의 제2 패드와 전기적으로 연결되는 제2 연성 인쇄 회로 기판을 포함할 수 있다.
상기 보호층은 상기 복수의 제1 패드와 상기 복수의 제2 패드 사이의 패드 간격을 덮을 수 있다.
상기 차단부는 상기 기판의 가장자리를 따라 연장되고 상기 기판의 일면으로부터 돌출된 하나 이상의 댐을 포함할 수 있다.
상기 하나 이상의 댐은 복수의 층으로 이루어지고, 상기 복수의 층은 상기 표시 영역에 적층되는 물질과 동일한 물질을 포함할 수 있다.
상기 차단부는 상기 기판의 가장자리를 따라 연장되고 상기 기판의 일면에 형성된 홈을 포함할 수 있다.
상기 차단부는 상기 표시 영역을 향해 뾰족한 꺾임 패턴을 포함할 수 있다.
상기 차단부는 상기 표시 영역을 향해 볼록한 곡선 패턴을 포함할 수 있다.
상기 보호층은 실리콘을 포함할 수 있다.
연성 인쇄 회로 기판과 표시 패널이 접합되는 부분을 덮는 절연 물질이 도포되는 폭을 일정하게 제어할 수 있고, 표시 패널과 연성 인쇄 회로 기판 사이에 수분이 유입되지 않도록 하여 복수의 패드들 또는 연성 인쇄 회로 기판의 배선들의 쇼트나 번트 등의 불량이 발생하지 않도록 할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 나타낸 평면도이다.
도 2는 도 1의 II 부분을 확대하여 나타낸 확대도이다.
도 3은 도 2의 IIIa-IIIb 선에 따른 단면도이다.
도 4는 도 2의 IVa-IVb 선에 따른 단면도이다.
도 5는 본 발명의 일 실시예에 따른 복수의 층으로 이루어진 댐을 설명하기 위한 단면도이다.
도 6은 본 발명의 다른 실시예에 따른 차단부를 나타낸 단면도이다.
도 7은 본 발명의 또 다른 실시예에 따른 차단부를 나타낸 단면도이다.
도 8은 본 발명의 다른 실시예에 따른 차단부의 배치 형태를 나타낸 평면도이다.
도 9는 본 발명의 또 다른 실시예에 따른 차단부의 배치 형태를 나타낸 평면도이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
또한, 여러 실시예들에 있어서, 동일한 구성을 가지는 구성요소에 대해서는 동일한 부호를 사용하여 대표적으로 제1 실시예에서 설명하고, 그 외의 실시예에서는 제1 실시예와 다른 구성에 대해서만 설명하기로 한다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 그리고 도면에서, 설명의 편의를 위해, 일부 층 및 영역의 두께를 과장되게 나타내었다.
층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한, 기준이 되는 부분 "위에" 또는 "상에" 있다고 하는 것은 기준이 되는 부분의 위 또는 아래에 위치하는 것이고, 반드시 중력 반대 방향 쪽으로 "위에" 또는 "상에" 위치하는 것을 의미하는 것은 아니다.
명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
명세서 전체에서, "평면상"이라 할 때, 이는 대상 부분을 위에서 보았을 때를 의미하며, "단면상"이라 할 때, 이는 대상 부분을 수직으로 자른 단면을 옆에서 보았을 때를 의미한다.
먼저, 도 1 내지 5를 참조하여 본 발명의 일 실시예에 따른 표시 장치에 대하여 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 나타낸 평면도이다. 도 2는 도 1의 II 부분을 확대하여 나타낸 확대도이다. 도 3은 도 2의 IIIa-IIIb 선에 따른 단면도이다. 도 4는 도 2의 IVa-IVb 선에 따른 단면도이다. 도 5는 본 발명의 일 실시예에 따른 복수의 층으로 이루어진 댐을 설명하기 위한 단면도이다.
도 1 내지 5를 참조하면, 표시 장치는 표시 패널(100), 연성 인쇄 회로 기판(flexible printed circuit board, FPCB)(200), 보호층(PL), 차단부(BP) 및 인쇄 회로 기판(printed circuit board, PCB)(300)을 포함한다.
표시 패널(100)은 서로 중첩하는 제1 기판(110) 및 제2 기판(120)을 포함한다. 표시 패널(100)은 표시 영역(DA) 및 비표시 영역(NDA)을 포함한다. 비표시 영역(NDA)은 표시 영역(DA)을 둘러싸는 주변 영역일 수 있다.
표시 영역(DA)은 복수의 화소(PX)를 포함하고, 제1 기판(110)과 제2 기판(120)이 중첩되는 부분에 위치할 수 있다. 표시 영역(DA)은 복수의 화소(PX)에 연결되는 복수의 게이트 라인(GL) 및 복수의 데이터 라인(DL)을 포함할 수 있다. 복수의 게이트 라인(GL)은 제1 방향(D1)으로 연장되고, 복수의 데이터 라인(DL)은 제2 방향(D2)으로 연장될 수 있다. 제1 방향(D1)과 제2 방향(D2)은 직교할 수 있다.
제1 기판(110)은 제2 기판(120)과 중첩하지 않는 부분에 배열된 복수의 패드(pad)(P1, P2)를 포함한다. 복수의 패드(P1, P2) 중에서 복수의 제1 패드(P1)는 표시 패널(100)의 가장자리를 따라 제1 방향(D1)으로 배열될 수 있다. 복수의 패드(P1, P2) 중에서 복수의 제2 패드(P2)는 복수의 제1 패드(P1)와 나란하게 제1 방향(D1)으로 배열될 수 있다. 복수의 제1 패드(P1)는 제1 패드 영역(PA1)에 배열되고, 복수의 제2 패드(P2)는 제2 패드 영역(PA2)에 배열된다. 제1 패드 영역(PA1)과 제2 패드 영역(PA2)은 표시 영역(DA)과 제1 기판(110)의 가장자리 사이에 위치한다. 제1 패드 영역(PA1)이 제2 패드 영역(PA2)보다 제1 기판(110)의 가장자리에 더욱 인접하여 위치할 수 있다. 제1 패드 영역(PA1)과 제2 패드 영역(PA2)은 제2 방향(D2)으로 미리 정해진 패드 간격(PG)만큼 이격될 수 있다. 즉, 복수의 제1 패드(P1)와 복수의 제2 패드(P2)는 제2 방향(D2)으로 패드 간격(PG)만큼 이격되어 위치한다.
제2 기판(120)은 복수의 제1 패드(P1)와 복수의 제2 패드(P2)를 드러내는 일측 가장자리를 포함할 수 있다. 즉, 제2 기판(120)은 제1 기판(110)과 일부 중첩하지 않을 수 있다. 제1 기판(110)과 제2 기판(120) 사이에 복수의 화소(PX) 및 이에 연결되는 게이트 라인(GL)과 데이터 라인(DL)을 형성하는 물질이 적층될 수 있다.
연성 인쇄 회로 기판(200)은 패드 영역(PA1, PA2)을 통해 표시 패널(100)에 전기적으로 연결될 수 있다. 연성 인쇄 회로 기판(200)은 복수의 제1 패드(P1)와 전기적으로 연결되는 제1 연성 인쇄 회로 기판(210) 및 복수의 제2 패드(P2)와 전기적으로 연결되는 제2 연성 인쇄 회로 기판(220)을 포함할 수 있다. 제1 연성 인쇄 회로 기판(210)과 제2 연성 인쇄 회로 기판(220)은 서로 중첩할 수 있다. 제1 연성 인쇄 회로 기판(210)의 일단은 제1 이방성 도전 필름(anisotropic conductive film)(ACF1)에 의해 복수의 제1 패드(P1)와 전기적으로 연결될 수 있다. 제1 이방성 도전 필름(ACF1)은 제1 패드 영역(PA1)에서 복수의 제1 패드(P1)와 제1 연성 인쇄 회로 기판(210) 사이에 위치할 수 있다. 제2 연성 인쇄 회로 기판(220)은 제1 연성 인쇄 회로 기판(210) 위에서 제2 방향(D2)으로 더욱 연장되고, 제2 연성 인쇄 회로 기판(220)의 일단은 제2 이방성 도전 필름(ACF2)에 의해 복수의 제2 패드(P2)와 전기적으로 연결될 수 있다. 제2 이방성 도전 필름(ACF2)은 제2 패드 영역(PA2)에서 복수의 제2 패드(P2)와 제2 연성 인쇄 회로 기판(220) 사이에 위치할 수 있다.
보호층(PL)은 제2 기판(120)의 일측 가장자리로부터 복수의 제1 패드(P1)와 복수의 제2 패드(P2)를 포함하는 폭까지 형성되어 제1 연성 인쇄 회로 기판(210) 및 제2 연성 인쇄 회로 기판(220)을 덮을 수 있다. 보호층(PL)은 제2 기판(120)의 일측 가장자리를 따라 제1 방향(D1)으로 연장되어 제1 연성 인쇄 회로 기판(210) 및 제2 연성 인쇄 회로 기판(220)을 덮을 수 있다. 보호층(PL)이 형성되는 보호층 영역(PLA)은 제1 패드 영역(PA1) 및 제2 패드 영역(PA2)을 포함할 수 있다. 보호층(PL)은 표시 영역(DA)과 차단부(BP) 사이에 위치할 수 있다. 도 1 및 도 2에서 쉐이딩(shading)된 부분이 평면상의 보호층(PL)을 나타낸다.
보호층(PL)은 제1 연성 인쇄 회로 기판(210)의 가장자리 및 제2 연성 인쇄 회로 기판(220)의 가장자리와 접하는 부분에서 제1 패드 영역(PA1)과 제2 패드 영역(PA2) 사이의 패드 간격(PG)을 덮을 수 있도록 형성된다. 이에 따라, 제1 패드 영역(PA1)과 제2 패드 영역(PA2) 사이의 패드 간격(PG) 중에서 제1 연성 인쇄 회로 기판(210) 및 제2 연성 인쇄 회로 기판(220)으로 덮이는 부분은 보호층(PL)에 의해 밀봉되어 수분 등의 이물질 유입이 차단될 수 있다. 보호층(PL)은 실리콘과 같은 절연 물질을 포함할 수 있다.
차단부(BP)는 보호층(PL)을 일정한 폭으로 형성하기 위한 것으로, 보호층(PL)을 형성하는 과정에서 제2 기판(120)의 일측 가장자리와 차단부(BP) 사이에 도포된 절연 물질이 미리 정해진 폭 이상으로 흘러내리지 않도록 절연 물질을 차단하는 역할을 한다. 절연 물질은 자외선에 의해 경화되어 보호층(PL)으로 형성될 수 있다.
차단부(BP)는 제2 기판(120)의 일측 가장자리로부터 일정 거리 이격되어 제1 기판(110) 위에 위치할 수 있다. 제2 기판(120)의 일측 가장자리와 차단부(BP) 사이에 복수의 제1 패드(P1) 및 복수의 제2 패드(P2)가 포함되도록 차단부(BP)가 제2 기판(120)의 일측 가장자리로부터 이격될 수 있다. 또는 제2 기판(120)의 일측 가장자리와 차단부(BP) 사이에 제1 패드 영역(PA1)과 제2 패드 영역(PA2) 사이의 패드 간격(PG)이 포함되도록 차단부(BP)가 제2 기판(120)의 일측 가장자리로부터 이격될 수 있다. 차단부(BP)는 패드 영역(PA1, PA2)과 제1 기판(110)의 가장자리 사이에 위치할 수 있다.
도 1에 예시한 바와 같이, 연성 인쇄 회로 기판(200)은 복수개로 마련되어 제1 방향(D1)으로 배열되고, 차단부(BP)가 이웃한 연성 인쇄 회로 기판(200) 사이에 위치할 수 있다. 차단부(BP)는 이웃한 연성 인쇄 회로 기판(200) 사이에서 제1 방향(D1)으로 연장될 수 있다. 이웃한 연성 인쇄 회로 기판(200) 사이에 위치하지 않고 양쪽 끝에 위치하는 차단부(BP)는 제1 방향(D1)으로 제1 기판(110)의 가장자리까지 연장될 수 있다.
도 4에 예시한 바와 같이, 차단부(BP)는 제1 기판(110)의 일면으로부터 제3 방향(D3)으로 돌출되어 보호층(PL)의 측면과 접촉하는 제1 댐(DM1)을 포함할 수 있다. 제1 댐(DM1)은 복수의 층으로 이루어질 수 있고, 복수의 층은 제1 기판(110)과 제2 기판(120) 사이의 표시 영역(DA)에서 적층되는 물질과 동일한 물질을 포함할 수 있다. 이에 대하여 도 5를 참조하여 설명한다.
도 5에 예시한 바와 같이, 표시 영역(DA)에서 제1 기판(110)과 제2 기판(120) 사이에 여러 층들이 적층되어 신호선들과 소자들이 형성된다. 제1 기판(110) 및 제2 기판(120)은 유리 등으로 이루어진 광학적으로 투명한 절연 기판일 수 있다.
제1 기판(110) 위에는 게이트 리인(121) 및 게이트 전극(124)을 포함하는 게이트 도전체가 위치할 수 있다. 게이트 도전체는 제1 기판(110) 위에 몰리브덴(Mo), 구리(Cu), 알루미늄(Al), 은(Ag), 크롬(Cr), 탄탈륨(Ta), 티타늄(Ti) 같은 도전성 물질을 적층하고 패터닝하여 형성될 수 있다. 게이트 라인(121)은 도 1에서 예시한 복수의 게이트 라인(GL) 중 어느 하나일 수 있다.
게이트 도전체 위에는 게이트 절연층(140)이 위치할 수 있다. 게이트 절연층(140)은 규소 산화물(SiOx), 규소 질화물(SiNx)과 같은 무기 절연 물질을 포함할 수 있다.
게이트 절연층(140) 위에는 반도체(151) 및 트랜지스터(TR)의 반도체층(154)이 위치할 수 있다. 반도체(151) 및 반도체층(154)은 비정질 규소, 다결정 규소, 또는 산화물 반도체를 포함할 수 있다.
반도체(151) 위에는 데이터 라인(171)이 위치하고, 반도체층(154) 위에 트랜지스터(TR)의 소스 전극(173) 및 드레인 전극(175)이 위치할 수 있다. 데이터 라인(171)은 도 1에서 예시한 복수의 데이터 라인(DL) 중 어느 하나일 수 있다. 데이터 라인(171), 소스 전극(173) 및 드레인 전극(175)을 포함하는 데이터 도전체는 알루미늄(Al), 구리(Cu), 은(Ag), 몰리브덴(Mo), 크롬(Cr), 금(Au), 백금(Pt), 팔라듐(Pd), 탄탈륨(Ta), 텅스텐(W), 티타늄(Ti), 니켈(Ni) 등의 금속이나 금속 합금을 포함할 수 있다.
데이터 도전체 위에는 색필터(230) 및 평탄화층(180)이 위치할 수 있다. 색필터(230)는 기본색(primary color) 중 하나를 표시할 수 있다. 기본색의 예로는 적색, 녹색, 청색 등 삼원색 또는 황색(yellow), 청록색(cyan), 자홍색(magenta) 등을 들 수 있다. 평탄화층(180)은 유기 절연 물질을 포함할 수 있다.
평탄화층(180) 위에는 화소 전극(191)이 위치할 수 있다. 화소 전극(191)은 평탄화층(180)에 형성된 접촉 구멍을 통해 드레인 전극(175)과 전기적으로 연결되어 데이터 전압을 인가받을 수 있다. 화소 전극(191)은 인듐 주석 산화물(ITO), 인듐 아연 산화물(IZO) 같은 투명 도전 물질을 포함할 수 있다.
화소 전극(191) 위에는 액정 분자들(31)을 포함하는 액정층(3)이 위치할 수 있고, 액정층(3) 위에는 제2 기판(120)이 위치할 수 있다. 실시예에 따라, 액정층(3)은 미세 공간들 내에 이격되게 위치하도록 형성될 수도 있다. 액정층(3)이 일정한 간격을 유지하도록 제2 기판(120)을 지지하는 컬럼 스페이서(CS)가 평탄화층(180)과 제2 기판(120) 사이에 위치할 수 있다. 컬럼 스페이서(CS)는 유기 절연 물질을 포함할 수 있다.
액정층(3)과 제2 기판(120) 사이에는 공통 전극(270)이 위치할 수 있다. 공통 전극(270)은 ITO, IZO 같은 투명 도전 물질을 포함할 수 있다.
화소 전극(191)과 공통 전극(270)에 인가되는 전압에 의해 생성되는 전기장에 의해 액정 분자들(31)의 배향(orientation)이 화소 단위로 제어되어 투과율이 조절됨으로써 영상이 표시될 수 있다.
도 5에 예시한 바와 같이, 비표시 영역(NDA)에 위치하는 제1 댐(DM1)은 8개의 층으로 이루어질 수 있다. 제1 층(L1)은 게이트 전극(124)과 동일한 과정으로 형성되어 게이트 전극(124)과 동일한 물질로 형성될 수 있다. 제2 층(L2)은 반도체층(154)과 동일한 과정으로 형성되어 반도체층(154)과 동일한 물질로 형성될 수 있다. 제3 층(L3)은 데이터 도전체와 동일한 과정으로 형성되어 데이터 도전체와 동일한 물질로 형성될 수 있다. 제4 층(L4), 제5 층(L5) 및 제6 층(L6)은 삼원색의 색필터(230)와 동일한 과정으로 형성되어 색필터(230)와 동일한 물질로 형성될 수 있다. 제7 층(L7)은 평탄화층(180)과 동일한 과정으로 형성되어 평탄화층(180)과 동일한 물질로 형성될 수 있다. 제8 층(L8)은 컬럼 스페이서(CS)와 동일한 과정으로 형성되어 컬럼 스페이서(CS)와 동일한 물질을 포함할 수 있다. 도 5에서는 제1 댐(DM1)이 8개의 층으로 이루어지는 것으로 예시하였으나, 실시예에 따라 제1 댐(DM1)은 상술한 8개의 층 중에서 적어도 하나를 포함하여 이루어질 수 있다. 예를 들어, 제1 댐(DM1)은 도전 물질을 포함하지 않고 유기 절연 물질을 포함하여 이루어질 수 있다.
제1 댐(DM1)이 복수의 층으로 이루어짐에 따라 제1 댐(DM1)은 보호층(PL)을 형성하는 절연 물질이 흘러 넘치지 않도록 충분한 높이로 형성될 수 있다. 예를 들어, 게이트 전극(124)의 두께는 대략 0.7㎛이고, 반도체층(154)의 두께는 대략 0.6㎛이고, 데이터 도전체의 두께는 대략 0.6㎛이고, 색필터(230) 각각의 두께는 대략 2.4㎛이고, 평탄화층(180)의 두께는 대략 1.4㎛이고, 컬럼 스페이서(CS)의 두께는 대략 2.2㎛일 수 있고, 이들과 동일한 과정으로 형성된 제1 댐(DM1)의 높이는 12㎛ 이상이 될 수 있다.
도 5에서 예시한 표시 영역(DA)에서의 구조는 하나의 실시예에 불과하고, 통상의 기술자에게 인식되는 바와 같이 표시 패널은 예시한 구조 외에 다양한 구성으로 이루어질 수 있고, 표시 패널의 구성에 따라 제1 댐(DM1)을 이루는 복수의 층이 적층되는 순서, 복수의 층의 개수 등은 다양하게 변경될 수 있다.
다시 도 1을 참조하면, 연성 인쇄 회로 기판(200)은 데이터 구동부(20)를 포함할 수 있다. 데이터 구동부(20)는 집적 회로 칩으로 마련되어 연성 인쇄 회로 기판(200)에 실장될 수 있다. 데이터 구동부(20)는 연성 인쇄 회로 기판(200)을 통해 복수의 데이터 라인(DL)과 연결되고, 복수의 데이터 라인(DL)에 데이터 전압을 인가할 수 있다.
비표시 영역(NDA)에는 복수의 게이트 라인(GL)에 게이트 신호를 인가하는 게이트 구동부(30)가 위치한다. 게이트 구동부(30)는 표시 영역(DA)의 일측을 따라 제2 방향(D2)으로 길게 배치되어 복수의 게이트 라인(GL)에 연결될 수 있다.
인쇄 회로 기판(300)은 연성 인쇄 회로 기판(200)의 타단과 전기적으로 연결된다. 인쇄 회로 기판(300)은 데이터 구동부(20) 및 게이트 구동부(30)를 제어하는 신호 제어부(미도시)를 포함할 수 있다. 신호 제어부는 연성 인쇄 회로 기판(200)을 통해 데이터 구동부(20) 및 게이트 구동부(30)의 제어를 위한 제어 신호를 전달할 수 있다.
이하, 도 6 및 7에서 다른 실시예의 차단부(BP)에 대하여 설명한다. 도 1 내지 도 5에서 상술한 실시예와 비교하여 차이점 위주로 설명한다.
도 6은 본 발명의 다른 실시예에 따른 차단부를 나타낸 단면도이다.
도 6을 참조하면, 차단부(BP)는 제2 방향(D2)으로 분리된 복수의 댐(DM1, DM2)을 포함할 수 있다.
예를 들어, 차단부(BP)는 제1 기판(110)으로부터 돌출된 제1 댐(DM1) 및 제2 댐(DM2)을 포함할 수 있다. 제2 댐(DM2)은 제1 댐(DM1)과 나란하게 연장될 수 있다. 제1 댐(DM1)이 제1 방향(D1)으로 연장될 때 제2 댐(DM2)은 제1 댐(DM1)과 제2 방향(D2)으로 일정한 간격을 두고 제1 방향(D1)으로 연장될 수 있다. 제2 댐(DM2)은 도 5에서 상술한 바와 같이 복수의 층으로 이루어질 수 있다. 제2 댐(DM2)은 제1 댐(DM1)과 동일한 복수의 층으로 이루어져서 제1 댐(DM1)과 동일한 높이로 형성될 수 있다. 또는 제2 댐(DM2)은 제1 댐(DM1)과 다르게 하나 이상의 층으로 이루어져서 제1 댐(DM1)과 다른 높이로 형성될 수도 있다.
도 6에서는 차단부(BP)가 제2 방향(D2)으로 분리된 2개의 댐(DM1, DM2)을 포함하는 것을 예로 들어 설명하였으나, 제2 방향(D2)으로 분리되는 댐의 개수는 제한되지 않는다.
차단부(BP)가 제2 방향(D2)으로 분리된 복수의 댐(DM1, DM2)을 포함함으로써 보호층(PL)을 형성하는 절연 물질이 제1 댐(DM1)을 넘더라도 복수의 댐(DM1, DM2) 사이의 홈에 수용될 수 있다. 이에 따라 보호층(PL)의 폭이 일정하게 제어될 수 있다.
이러한 차이점을 제외하고 도 1 내지 도 5를 참조하여 설명한 실시예의 특징들은 도 6을 참조하여 설명한 실시예에 적용될 수 있으므로, 동일한 특징에 대한 중복 설명은 생략한다.
도 7은 본 발명의 또 다른 실시예에 따른 차단부를 나타낸 단면도이다.
도 7을 참조하면, 차단부(BP)는 제1 기판(110)에 형성된 홈(groove)(GV)을 포함한다. 홈(GV)은 제1 방향(D1)으로 연장될 수 있다. 홈(GV)은 제1 기판(110)의 가장자리를 연마(grinding)하는 공정에서 함께 형성될 수 있다. 보호층(PL)을 형성하는 절연 물질은 홈(GV)에 수용될 수 있고, 보호층(PL)이 홈(GV) 부분까지만 형성되도록 보호층(PL)의 폭이 제어될 수 있다.
도 7을 참조하여 설명한 실시예는 도 1 내지 5를 참조하여 설명한 실시예의 제1 댐(DM1) 대신에서 제1 기판(110)에 홈(GV)을 형성하는 것을 차이점으로 한다. 이러한 차이점을 제외하고 도 1 내지 5를 참조하여 설명한 실시예의 특징들은 도 7을 참조하여 설명한 실시예에 적용될 수 있으므로, 동일한 특징에 대한 중복 설명은 생략한다.
이하, 도 8 및 9에서 평면상으로 차단부(BP)가 직선 형태가 아닌 다른 패턴으로 배치되는 실시예에 대하여 설명한다.
도 8은 본 발명의 다른 실시예에 따른 차단부의 배치 형태를 나타낸 평면도이다.
도 8을 참조하면, 차단부(BP)는 이웃한 연성 인쇄 회로 기판(200) 사이에서 캐럿 기호(^) 모양으로 배치될 수 있다. 즉, 차단부(BP)는 이웃한 연성 인쇄 회로 기판(200) 사이에서 제2 기판(120)의 일측 가장자리 또는 표시 영역(DA)을 향해 뾰족한 꺾임 패턴을 포함할 수 있다. 이웃한 연성 인쇄 회로 기판(200) 사이에 위치하지 않고 양쪽 끝에 위치하는 차단부(BP)도 꺾임 패턴으로 제1 기판(110)의 가장자리까지 연장될 수 있다.
꺾임 패턴의 차단부(BP)는 도 4에서 예시한 제1 댐(DM1)을 포함할 있고, 제1 댐(DM1)이 평면상에서 꺾임 패턴으로 배치될 수 있다. 또는, 꺾임 패턴의 차단부(BP)는 도 6에서 예시한 제1 댐(DM1) 및 제2 댐(DM2)을 포함할 수 있고, 제1 댐(DM1) 및 제2 댐(DM2)이 평면상에서 꺾임 패턴으로 배치될 수 있다. 또는, 꺾임 패턴의 차단부(BP)는 도 7에서 예시한 홈(GV)을 포함할 수 있고, 홈(GV)이 평면상에서 꺾임 패턴으로 배치될 수 있다.
보호층(PL)은 차단부(BP)의 형태에 따라 연성 인쇄 회로 기판(200)의 가장자리 부근에 더욱 집중적으로 형성될 수 있다. 이에 따라, 연성 인쇄 회로 기판(200)의 가장자리를 통해 제1 기판(110)과 연성 인쇄 회로 기판(200) 사이로 유입될 수 있는 수분 등의 이물질을 더욱 효과적으로 차단할 수 있다. 도 8에서 쉐이딩된 부분이 평면상의 보호층(PL)을 나타낸다.
도 8을 참조하여 설명한 실시예는 차단부(BP)가 직선 형태가 아닌 꺾임 패턴을 포함하는 것을 도 1 내지 5를 참조하여 설명한 실시예와의 차이점으로 한다. 이러한 차이점을 제외하고 도 1 내지 5를 참조하여 설명한 실시예의 특징들은 도 8을 참조하여 설명한 실시예에 적용될 수 있으므로, 동일한 특징에 대한 중복 설명은 생략한다.
도 9는 본 발명의 또 다른 실시예에 따른 차단부의 배치 형태를 나타낸 평면도이다.
도 9를 참조하면, 차단부(BP)는 이웃한 연성 인쇄 회로 기판(200) 사이에서 곡선 모양으로 배치될 수 있다. 즉, 차단부(BP)는 이웃한 연성 인쇄 회로 기판(200) 사이에서 제2 기판(120)의 일측 가장자리 또는 표시 영역(DA)을 향해 볼록한 곡선 패턴을 포함할 수 있다. 이웃한 연성 인쇄 회로 기판(200) 사이에 위치하지 않고 양쪽 끝에 위치하는 차단부(BP)도 곡선 패턴으로 제1 기판(110)의 가장자리까지 연장될 수 있다.
곡선 패턴의 차단부(BP)는 도 4에서 예시한 제1 댐(DM1)을 포함할 있고, 제1 댐(DM1)이 평면상에서 곡선 패턴으로 배치될 수 있다. 또는, 곡선 패턴의 차단부(BP)는 도 6에서 예시한 제1 댐(DM1) 및 제2 댐(DM2)을 포함할 수 있고, 제1 댐(DM1) 및 제2 댐(DM2)이 평면상에서 곡선 패턴으로 배치될 수 있다. 또는, 곡선 패턴의 차단부(BP)는 도 7에서 예시한 홈(GV)을 포함할 수 있고, 홈(GV)이 평면상에서 곡선 패턴으로 배치될 수 있다.
보호층(PL)은 차단부(BP)의 형태에 따라 연성 인쇄 회로 기판(200)의 가장자리 부근에 더욱 집중적으로 형성될 수 있다. 이에 따라, 연성 인쇄 회로 기판(200)의 가장자리를 통해 제1 기판(110)과 연성 인쇄 회로 기판(200) 사이로 유입될 수 있는 수분 등의 이물질을 더욱 효과적으로 차단할 수 있다. 도 9에서 쉐이딩된 부분이 평면상의 보호층(PL)을 나타낸다.
도 9를 참조하여 설명한 실시예는 차단부(BP)가 직선 형태가 아닌 곡선 패턴을 포함하는 것을 도 1 내지 5를 참조하여 설명한 실시예와의 차이점으로 한다. 이러한 차이점을 제외하고 도 1 내지 5를 참조하여 설명한 실시예의 특징들은 도 9를 참조하여 설명한 실시예에 적용될 수 있으므로, 동일한 특징에 대한 중복 설명은 생략한다.
지금까지 참조한 도면과 기재된 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
110: 제1 기판
120: 제2 기판
200: 연성 인쇄 회로 기판
210: 제1 연성 인쇄 회로 기판
220: 제2 연성 인쇄 회로 기판
300: 인쇄 회로 기판
BP: 차단부
DM1: 제1 댐
DM2: 제2 댐
GV: 홈
P1: 제1 패드
P2: 제2 패드
PL: 보호층

Claims (20)

  1. 제1 방향으로 배열된 복수의 제1 패드 및 상기 복수의 제1 패드와 나란하게 배열된 복수의 제2 패드를 포함하는 제1 기판;
    상기 제1 기판과 중첩하고 상기 복수의 제1 패드 및 상기 복수의 제2 패드를 드러내는 일측 가장자리를 포함하는 제2 기판;
    상기 복수의 제1 패드와 전기적으로 연결되는 제1 연성 인쇄 회로 기판;
    상기 제1 연성 인쇄 회로 기판과 중첩하고 상기 복수의 제2 패드와 전기적으로 연결되는 제2 연성 인쇄 회로 기판;
    상기 제2 기판의 일측 가장자리로부터 상기 복수의 제1 패드 및 상기 복수의 제2 패드를 포함하는 폭까지 상기 제1 연성 인쇄 회로 기판 및 상기 제2 연성 인쇄 회로 기판을 덮는 보호층; 및
    상기 제2 기판의 일측 가장자리로부터 상기 보호층의 폭만큼 이격되어 상기 제1 기판 위에 위치하고 상기 보호층과 접촉하는 차단부를 포함하는 표시 장치.
  2. 제1 항에 있어서,
    상기 차단부는 상기 제1 방향으로 연장되고 상기 제1 기판의 일면으로부터 돌출되어 상기 보호층의 측면과 접촉하는 제1 댐을 포함하는 표시 장치.
  3. 제2 항에 있어서,
    상기 제1 댐은 복수의 층으로 이루어지고,
    상기 복수의 층은 상기 제1 기판과 상기 제2 기판 사이에 적층되는 물질과 동일한 물질을 포함하는 표시 장치.
  4. 제3 항에 있어서,
    상기 제1 기판과 상기 제2 기판 사이의 표시 영역은,
    게이트 전극, 반도체층 및 데이터 도전체를 포함하는 트랜지스터; 및
    상기 트랜지스터 위에 순차적으로 위치하는 색필터, 절연층 및 컬럼 스페이서를 포함하고,
    상기 제1 댐은 상기 게이트 전극, 상기 반도체층, 상기 데이터 도전체, 상기 색필터, 상기 절연층 및 상기 컬럼 스페이서 중 적어도 하나와 동일한 물질을 포함하는 표시 장치.
  5. 제2 항에 있어서,
    상기 차단부는 상기 제1 댐에 나란하게 연장되고 상기 제1 기판의 일면으로부터 돌출된 제2 댐을 더 포함하는 표시 장치.
  6. 제1 항에 있어서,
    상기 차단부는 상기 제1 방향으로 연장되고 상기 제1 기판의 일면에 형성된 홈(groove)을 포함하는 표시 장치.
  7. 제1 항에 있어서,
    상기 제1 연성 인쇄 회로 기판 및 상기 제2 연성 인쇄 회로 기판 각각은 상기 제1 방향으로 배열되는 복수의 연성 인쇄 회로 기판을 포함하고,
    상기 차단부는 이웃한 연성 인쇄 회로 기판의 사이에 위치하는 표시 장치.
  8. 제7 항에 있어서,
    상기 차단부는 상기 이웃한 연성 인쇄 회로 기판의 사이에서 상기 제2 기판의 일측 가장자리를 향해 뾰족한 꺾임 패턴을 포함하는 표시 장치.
  9. 제6 항에 있어서,
    상기 차단부는 상기 이웃한 연성 인쇄 회로 기판의 사이에서 상기 제2 기판의 일측 가장자리를 향해 볼록한 곡선 패턴을 포함하는 표시 장치.
  10. 제1 항에 있어서,
    상기 보호층은 실리콘을 포함하는 표시 장치.
  11. 표시 영역을 포함하는 기판;
    상기 표시 영역과 상기 기판의 가장자리 사이에 위치하는 패드 영역;
    상기 패드 영역에 접합되어 있는 연성 인쇄 회로 기판;
    상기 패드 영역과 상기 기판의 가장자리 사이에 위치하는 차단부; 및
    상기 표시 영역과 상기 차단부 사이에 위치하여 상기 연성 인쇄 회로 기판을 덮고, 상기 차단부와 접촉하는 보호층을 포함하는 표시 장치.
  12. 제11 항에 있어서,
    상기 연성 인쇄 회로 기판은 상기 기판의 가장자리를 따라 배열되는 복수개로 마련되고,
    상기 차단부는 이웃한 연성 인쇄 회로 기판 사이에 위치하는 표시 장치.
  13. 제11 항에 있어서,
    상기 패드 영역은 상기 기판의 가장자리를 따라 배열된 복수의 제1 패드 및 상기 복수의 제1 패드와 나란하게 배열된 복수의 제2 패드를 포함하고,
    상기 연성 인쇄 회로 기판은 상기 복수의 제1 패드와 전기적으로 연결되는 제1 연성 인쇄 회로 기판 및 상기 제1 연성 인쇄 회로 기판과 중첩하고 상기 복수의 제2 패드와 전기적으로 연결되는 제2 연성 인쇄 회로 기판을 포함하는 표시 장치.
  14. 제13 항에 있어서,
    상기 보호층은 상기 복수의 제1 패드와 상기 복수의 제2 패드 사이의 패드 간격을 덮는 표시 장치.
  15. 제11 항에 있어서,
    상기 차단부는 상기 기판의 가장자리를 따라 연장되고 상기 기판의 일면으로부터 돌출된 하나 이상의 댐을 포함하는 표시 장치.
  16. 제15 항에 있어서,
    상기 하나 이상의 댐은 복수의 층으로 이루어지고,
    상기 복수의 층은 상기 표시 영역에 적층되는 물질과 동일한 물질을 포함하는 표시 장치.
  17. 제11 항에 있어서,
    상기 차단부는 상기 기판의 가장자리를 따라 연장되고 상기 기판의 일면에 형성된 홈을 포함하는 표시 장치.
  18. 제11 항에 있어서,
    상기 차단부는 상기 표시 영역을 향해 뾰족한 꺾임 패턴을 포함하는 표시 장치.
  19. 제11 항에 있어서,
    상기 차단부는 상기 표시 영역을 향해 볼록한 곡선 패턴을 포함하는 표시 장치.
  20. 제11 항에 있어서,
    상기 보호층은 실리콘을 포함하는 표시 장치.
KR1020190087534A 2019-07-19 2019-07-19 표시 장치 KR20210010763A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020190087534A KR20210010763A (ko) 2019-07-19 2019-07-19 표시 장치
US16/781,982 US11320704B2 (en) 2019-07-19 2020-02-04 Display device
CN202010425907.8A CN112241079A (zh) 2019-07-19 2020-05-19 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190087534A KR20210010763A (ko) 2019-07-19 2019-07-19 표시 장치

Publications (1)

Publication Number Publication Date
KR20210010763A true KR20210010763A (ko) 2021-01-28

Family

ID=74170530

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190087534A KR20210010763A (ko) 2019-07-19 2019-07-19 표시 장치

Country Status (3)

Country Link
US (1) US11320704B2 (ko)
KR (1) KR20210010763A (ko)
CN (1) CN112241079A (ko)

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7952862B2 (en) * 2008-02-22 2011-05-31 Epson Imaging Devices Corporation Electro-optical device and electronic apparatus
US9066436B2 (en) * 2009-10-22 2015-06-23 Sharp Kabushiki Kaisha Flexible wiring board and display device
JP2012194326A (ja) * 2011-03-16 2012-10-11 Seiko Epson Corp 電気光学基板の製造方法、および製造装置
KR101405074B1 (ko) 2011-12-12 2014-06-13 주식회사 디엠케이 커버글라스와 액정 패널의 합착을 위한 점착액 도포방법
US9674957B2 (en) * 2014-02-04 2017-06-06 Samsung Display Co., Ltd. Display device and method of manufacturing the same
KR102289634B1 (ko) * 2014-11-05 2021-08-13 삼성디스플레이 주식회사 연성인쇄회로기판 및 표시 장치
KR102351665B1 (ko) * 2015-01-14 2022-01-14 삼성디스플레이 주식회사 플렉서블 표시 장치
JP6363046B2 (ja) * 2015-04-10 2018-07-25 三菱電機株式会社 電気光学表示装置
KR101853032B1 (ko) 2016-07-21 2018-06-05 엘지디스플레이 주식회사 표시장치
CN115066085B (zh) * 2016-07-22 2023-06-23 Lg伊诺特有限公司 柔性电路板、柔性电路板封装芯片和包括柔性电路板的电子设备
KR102559841B1 (ko) * 2016-08-18 2023-07-27 삼성디스플레이 주식회사 플렉서블 디스플레이 장치 및 그 제조방법
JP2018128499A (ja) * 2017-02-06 2018-08-16 セイコーエプソン株式会社 電気光学装置
KR102417789B1 (ko) 2017-08-31 2022-07-05 엘지디스플레이 주식회사 플렉서블 표시장치
KR102481863B1 (ko) 2017-09-15 2022-12-26 엘지디스플레이 주식회사 표시 장치
KR102511543B1 (ko) * 2018-03-09 2023-03-17 삼성디스플레이 주식회사 표시 장치
CN108535903B (zh) * 2018-04-25 2022-03-04 京东方科技集团股份有限公司 一种显示模组及显示装置
KR102591639B1 (ko) * 2018-06-12 2023-10-19 삼성디스플레이 주식회사 표시 장치
KR102093717B1 (ko) * 2019-03-07 2020-03-27 삼성디스플레이 주식회사 표시 패널 및 이의 제조 방법

Also Published As

Publication number Publication date
US11320704B2 (en) 2022-05-03
US20210018777A1 (en) 2021-01-21
CN112241079A (zh) 2021-01-19

Similar Documents

Publication Publication Date Title
KR101627245B1 (ko) 팬아웃 배선을 포함하는 표시장치
JP5302460B2 (ja) 液晶表示装置及びその製造方法
EP3136163B1 (en) Display device and method of manufacturing the same
KR101490485B1 (ko) 액정 표시 장치 및 그 제조 방법
KR100927503B1 (ko) 액정 장치 및 전자기기
JP5713969B2 (ja) ラインオンガラス型液晶表示装置及びその製造方法
EP2660650B1 (en) Liquid crystal display device and method of fabricating the same
JP6655417B2 (ja) 表示装置
KR102402597B1 (ko) 표시 장치
JP6627447B2 (ja) 液晶表示装置
JP2007328346A (ja) 薄膜トランジスタ基板及びこれを含む液晶表示板
KR20090126052A (ko) 박막 트랜지스터 기판 및 이를 표함하는 표시 장치
JP2009186737A (ja) アレイ基板および表示装置
EP3654092B1 (en) Display device
KR102081598B1 (ko) 네로우 베젤 타입 액정표시장치용 어레이 기판 및 이의 제조방법
TW588206B (en) Image display device
JP2017037131A (ja) アレイ基板とそのアレイ基板を用いた液晶表示装置
JP2014071412A5 (ko)
JP3504576B2 (ja) 液晶表示装置及びその検査方法
KR20130131692A (ko) 액정표시장치
JP2008096475A (ja) 液晶表示装置
CN113138487B (zh) 显示面板及显示装置
KR20210010763A (ko) 표시 장치
CN110262148B (zh) 一种阵列基板、显示面板和显示装置
CN108701432B (zh) 显示面板用基板的制造方法

Legal Events

Date Code Title Description
A201 Request for examination