KR20190105562A - 정전 용량식 터치 패널 - Google Patents

정전 용량식 터치 패널 Download PDF

Info

Publication number
KR20190105562A
KR20190105562A KR1020197009401A KR20197009401A KR20190105562A KR 20190105562 A KR20190105562 A KR 20190105562A KR 1020197009401 A KR1020197009401 A KR 1020197009401A KR 20197009401 A KR20197009401 A KR 20197009401A KR 20190105562 A KR20190105562 A KR 20190105562A
Authority
KR
South Korea
Prior art keywords
electrode pattern
gap
dummy
electrodes
transparent substrate
Prior art date
Application number
KR1020197009401A
Other languages
English (en)
Other versions
KR102394537B1 (ko
Inventor
타케시 니시무라
Original Assignee
닛샤 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 닛샤 가부시키가이샤 filed Critical 닛샤 가부시키가이샤
Publication of KR20190105562A publication Critical patent/KR20190105562A/ko
Application granted granted Critical
Publication of KR102394537B1 publication Critical patent/KR102394537B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0445Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using two or more layers of sensing electrodes, e.g. using two layers of electrodes separated by a dielectric layer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0448Details of the electrode shape, e.g. for enhancing the detection of touches, for generating specific electric field shapes, for enhancing display quality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/047Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means using sets of wires, e.g. crossed wires
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04104Multi-touch detection in digitiser, i.e. details about the simultaneous detection of a plurality of touching locations, e.g. multiple fingers or pen and finger
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04112Electrode mesh in capacitive digitiser: electrode for touch sensing is formed of a mesh of very fine, normally metallic, interconnected lines that are almost invisible to see. This provides a quite large but transparent electrode surface, without need for ITO or similar transparent conductive material

Abstract

정전 용량식 터치 패널에 있어서, 패턴 외관을 줄인다. 정전 용량식 터치 패널(1A)에서는, 제1 더미 전극 패턴(51A)은, 복수의 제1 더미 전극(51a)을 가진다. 제2 더미 전극 패턴(53A)은, 복수의 제2 더미 전극(53a)을 가진다. 제2 더미 전극 패턴(53A)은, 제1 더미 전극 패턴(51A)의 복수의 더미 전극(51a)의 제1 간극(65)에 대응하는 덮개 부분(75)을 가지고, 이에 따라 제1 전극 패턴(9A), 제2 전극 패턴(17A), 제1 더미 전극 패턴(51A), 및 제2 더미 전극 패턴(53A)이 함께 형성되어 있지 않은 부분을 줄이고 있다.

Description

정전 용량식 터치 패널
본 발명은, 정전 용량식 터치 패널에 관한 것이다.
정전 용량식 터치 패널은, 일반적으로, 서로 대향해서 배치된 복수의 제1 투명 전극과 복수의 제2 투명 전극을 가지고, 각 투명 전극은 1매의 투명 필름의 양면에 또는 2매의 투명 필름의 각 일면에 형성되어 있다.
또한, 같은 종류의 복수의 투명 전극끼리의 평면 방향 사이에 더미 전극을 설치한 터치 패널이 알려져 있다(특허문헌 1을 참조). 더미 전극에 의해, 투명 전극이 배치된 부분과 다른 부분과의 광투과율의 차이가 작아지고, 따라서 투명 전극의 시인(視認)이 어려워진다. 덧붙여, 더미 전극은, 일반적으로, 기생 용량의 저감을 도모하기 위해, 복수의 미세 영역으로 분할되어 있다.
[특허문헌 1] 일본 특개 2008-129708호 공보
투명 기재 상에 형성되는 투명 도전막의 재료로서는, 산화 주석(SnO2), 산화 인듐 주석(ITO)이나 산화 아연(ZnO)이 종래 알려져 있다.
근래, 투명 도전막의 재료로서, 금속 나노 와이어가 연구되고 있다. 금속 나노 와이어는 직경이 작기 때문에, 가시광선 영역에서의 광투과성이 높아, ITO를 대체하는 투명 도전막으로서의 응용이 기대되고 있다. 금속 나노 와이어의 일례로서, 은 나노 와이어(AgNW)가 있다.
본원의 발명자들은, 은 나노 와이어로 이루어진 투명 전극을 가지는 투명 도전 필름을 이용한 정전 용량식 터치 패널에서는, 하기의 문제가 생길 수 있는 점에 주목했다.
즉, 은 나노 와이어는, 본래 흰빛을 띄는 반사색을 가지고 있기 때문에, 디스플레이가 OFF되서 검은 화면이 될 때, 터치 패널을 통해 디스플레이 화면이 희게 보이는 경우가 있다. 특히, 패터닝에 의해 은 나노 와이어를 제거한 장소는 투명하게 되므로, 은 나노 와이어가 있는 부분과 없는 부분의 대비에 의해 패턴 외관(visible pattern)이 생기는 경우가 있다.
또한, 예를 들면, 일방의 전극과 더미 전극 패턴의 경계와, 타방의 전극과 더미 전극 패턴의 경계가 평면에서 겹치는 영역에서는, 각 경계의 간극끼리 중복되어 「평면시(平面視)에서 전극 재료가 형성되어 있지 않은 부분」의 개소 및 면적이 많아지는 경우가 있다.
본 발명의 목적은, 정전 용량식 터치 패널에 있어서, 패턴 외관을 줄이는 것에 있다.
이하에, 과제를 해결하기 위한 수단으로서 복수의 양태를 설명한다. 이들 양태는, 필요에 따라 임의로 조합할 수 있다.
본 발명의 일 견지에 따른 정전 용량식 터치 패널은, 1매의 투명 기재, 또는 제1 투명 기재 및 제2 투명 기재의 조합과, 제1 전극 패턴과, 제1 더미 전극 패턴과, 제2 전극 패턴과, 제2 더미 전극 패턴을 갖추고 있다.
제1 전극 패턴은, 투명 기재의 제1 면 또는 제1 투명 기재의 일면에 형성되어 있다.
제1 더미 전극 패턴은, 투명 기재의 제1 면 또는 제1 투명 기재의 일면에 형성되고, 복수의 제1 더미 전극을 가진다.
제2 전극 패턴은, 투명 기재의 제2 면 또는 제2 투명 기재의 일면에 형성되어 있다.
제2 더미 전극 패턴은, 투명 기재의 제2 면 또는 제2 투명 기재의 일면에 형성되고, 복수의 제2 더미 전극을 가진다.
제2 더미 전극 패턴은, 제1 더미 전극 패턴의 복수의 제1 더미 전극의 연부(緣部)에 대응하는 덮개 부분을 가지고, 이에 따라 평면시에서 제1 전극 패턴, 제2 전극 패턴, 제1 더미 전극 패턴 및 제2 더미 전극 패턴이 함께 형성되어 있지 않은 부분을 줄이고 있다. 덧붙여, 「덮다」란, 평면시에 대응해서 그 주변으로도 한층 더 존재하는 상태를 말한다.
이 터치 패널에서는, 평면시에서 제1 전극 패턴, 제2 전극 패턴, 제1 더미 전극 패턴 및 제2 더미 전극 패턴이 함께 형성되어 있지 않은 부분(이후, 「평면시에서 전극 재료가 형성되어 있지 않은 부분」이라고 한다)을 줄일 수 있고, 이에 따라 패턴 외관을 줄이고 있다.
복수의 제1 더미 전극의 연부는 직선 형상이고, 복수의 제2 더미 전극의 연부가 복수의 제1 더미 전극의 연부에 대응하는 복수의 경사 형상부의 주위에 의해 덮개 부분을 구성하는 것으로, 덮개 부분이 복수의 제1 더미 전극의 연부를 덮고 있어도 무방하다.
이 터치 패널에서는, 제2 더미 전극의 연부가 복수의 경사 형상부를 가져서 덮개 부분을 구성하고 있으므로, 접합(貼合) 오차에 의해 연부끼리 엇갈렸다고 해도, 평면시에서 전극 재료가 형성되어 있지 않은 부분은, 복수의 점(点)인 것이 유지된다. 즉, 상기 부분이 선(線)으로 나타나는 경우는 없다.
제1 전극 패턴 및 제2 전극 패턴은 마름모 형상이어도 무방하다.
제1 더미 전극 및 제2 더미 전극은 마름모 형상이어도 무방하다.
복수의 제1 더미 전극의 복수의 미세 부분 중 최외측의 것은, 인접한 제1 전극 패턴과의 사이의 제1 간극 및 제1 간극의 내측에서 병렬로 배치된 제2 간극을 가지고 있어도 무방하다.
복수의 제2 더미 전극의 복수의 미세 부분 중 최외측의 것은, 인접한 제2 전극 패턴과의 사이에서의 제3 간극 및 제3 간극의 내측에서 병렬로 배치된 제4 간극을 가지고 있어도 무방하다.
제1 간극 및 제2 간극이 각각 직선 형상이어도 무방하다.
제3 간극 및 제4 간극이 복수의 경사 형상이고, 제3 간극 및 제4 간극의 주위가 덮개 부분을 구성하고, 덮개 부분이 복수의 제1 더미 전극의 제1 간극 및 제2 간극을 각각 덮고 있어도 무방하다.
복수의 제1 더미 전극은, 제1 간극과 제2 간극 사이를 연장(延長)하는 복수의 제5 간극을 가지고 있어도 무방하다.
복수의 제2 더미 전극은, 복수의 제6 간극을 가지고 있다. 복수의 제6 간극은, 제3 간극과 제4 간극 사이를 연장하고, 복수의 제5 간극끼리의 중간 위치에 형성되어 있다. 복수의 제6 간극 사이가 덮개 부분을 구성하는 것으로, 복수의 제5 간극을 덮고 있다.
이 터치 패널에서는, 제2 더미 전극의 제3 간극 및 제4 간극이 복수의 경사 형상부를 구성하는 것으로 덮개 부분으로서 복수의 제1 더미 전극의 제1 간극 및 제2 간극을 덮고 있고, 게다가, 제2 더미 전극의 복수의 제6 간극 사이가 덮개 부분을 구성하는 것으로 복수의 제1 더미 전극의 복수의 제5 간극을 덮고 있다.
본 발명의 다른 견지에 따른 정전 용량식 터치 패널은, 1매의 투명 기재, 또는 제1 투명 기재 및 제2 투명 기재와, 제1 전극 패턴과, 제2 전극 패턴과, 더미 전극 패턴을 갖추고 있다.
제1 투명 기재 및 제2 투명 기재는, 서로 접착되어 있다.
제1 전극 패턴은, 투명 기재의 제1 면 또는 제1 투명 기재의 일면에 형성되고, 복수의 제1 전극을 가지고 있다.
제2 전극 패턴은, 투명 기재의 제2 면 또는 제2 투명 기재의 일면에 형성되고, 복수의 제2 전극을 가지고 있다.
더미 전극 패턴은, 투명 기재의 제2 면 또는 제2 투명 기재의 일면에 형성되고, 복수의 더미 전극을 가진다.
복수의 더미 전극은, 제1 전극 패턴의 복수의 제1 전극끼리의 복수의 간극에 대응하는 덮개 부분을 가지고, 이에 따라 제1 전극 패턴, 제2 전극 패턴 및 더미 전극 패턴이 함께 형성되어 있지 않은 부분을 줄이고 있다.
이 터치 패널에서는, 평면시에서 전극 재료가 형성되어 있지 않은 부분을 줄일 수 있고, 이에 따라 패턴 외관을 줄이고 있다.
복수의 제1 전극끼리의 복수의 간극은 직선 형상이어도 무방하다.
복수의 더미 전극끼리의 복수의 간극은 복수의 제1 전극끼리의 간극에 대응하는 복수의 경사 형상 간극을 가지고, 복수의 경사 형상 간극의 주위가 덮개 부분을 구성하고, 덮개 부분이 복수의 제1 전극끼리의 간극을 덮고 있어도 무방하다.
이 터치 패널에서는, 더미 전극끼리의 복수의 간극이 복수의 경사 형상 간극을 가지는 것으로 덮개 부분을 구성하고 있으므로, 접합 오차에 의해 간극끼리가 엇갈렸다고 해도, 평면시에서 전극 재료가 형성되어 있지 않은 부분은 복수의 점인 것이 유지된다. 즉, 상기 부분이 선으로 나타나는 경우는 없다.
복수의 제1 전극끼리의 복수의 간극은 직선 형상이어도 무방하다.
복수의 더미 전극은, 복수의 제1 전극끼리의 간극 및 간극의 양측에 대응하는 부분이 덮개 부분을 구성하고, 덮개 부분이 복수의 제1 전극끼리의 간극을 덮고 있어도 무방하다.
이 터치 패널에서는, 복수의 더미 전극의 복수의 간극 사이가 덮개 부분으로서 복수의 제1 전극끼리의 간극을 덮고 있으므로, 평면시에서 전극 재료가 형성되어 있지 않은 부분이 적어진다.
본 발명에 따른 정전 용량식 터치 패널에서는, 패턴 외관이 적어진다.
[도 1] 제1 실시 형태의 터치 패널의 모식적 평면도.
[도 2] 터치 패널의 모식적 단면도.
[도 3] 제1 전극 패턴의 모식적 부분 평면도.
[도 4] 제2 전극 패턴의 모식적 부분 평면도.
[도 5] 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도.
[도 6] 도 5의 부분 확대도.
[도 7] 도 5에서 화살표 부분의 단면(斷面) 구조를 그린 모식도.
[도 8] 변형 예의 터치 패널의 모식적 평면도.
[도 9] 제2 실시 형태의 터치 패널의 모식적 평면도.
[도 10] 터치 패널의 모식적 단면도.
[도 11] 제1 전극 패턴의 모식적 부분 평면도.
[도 12] 제2 전극 패턴의 모식적 부분 평면도.
[도 13] 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도.
[도 14] 도 13의 부분 확대도.
[도 15] 도 14에서 화살표 부분의 단면 구조를 그린 모식도.
[도 16] 변형 예의 터치 패널의 모식적 평면도.
[도 17] 변형 예의 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도.
[도 18] 변형 예의 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도.
[도 19] 변형 예의 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도.
[도 20] 변형 예의 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도.
1. 제1 실시 형태
(1) 터치 패널의 기본 구성
도 1∼도 2를 이용하여, 제1 실시 형태의 터치 패널(1A)을 설명한다. 도 1은, 제1 실시 형태의 터치 패널의 모식적 평면도이다. 도 2는, 터치 패널의 모식적 단면도이다.
터치 패널(1A)은, 기본 구조로서, 능형(菱形) 또는 다이아몬드 격자의 전극 패턴과 기판 2층 구조를 채용하고 있다.
터치 패널(1A)은, 다기능 휴대 전화(스마트 폰)나 휴대 게임기 등의 전자 기기에 구비되어, 터치 입력 디바이스로서 기능한다. 이러한 전자 기기에서 터치 패널(1A)은, 예를 들면 액정 표시 패널이나 유기 EL 표시 패널 등으로 이루어진 표시 장치로 중복해서 이용된다.
터치 패널(1A)은, 제1 기판(3A)을 가지고 있다.
터치 패널(1A)은, 제1 절연층(7A)과, 제1 전극 패턴(9A)을 가진다.
터치 패널(1A)은, 제2 기판(11A)을 가지고 있다.
터치 패널(1A)은, 제2 절연층(15A)과, 제2 전극 패턴(17A)을 가지고 있다.
터치 패널(1A)은, 제1 PAS층(19A)과, 제1 인회(引回) 배선(21A)과, 제2 PAS층(23A)과, 제2 인회 배선(25A)을 더 가지고 있다.
제1 기판(3A) 상에는, 제1 절연층(7A), 제1 전극 패턴(9A), 제1 PAS층(19A) 및 제1 인회 배선(21A)이 설치되어 있다. 제2 기판(11A) 상에는, 제2 절연층(15A)과, 제2 전극 패턴(17A), 제2 PAS층(23A) 및 제2 인회 배선(25A)이 설치되어 있다. 게다가, 제2 기판(11A)을 포함한 적층체 상에, 제1 기판(3A)을 포함한 적층체가 배치되어 있다.
제1 기판(3A)은, 제1 전극 패턴(9A)을 형성하기 위한 베이스가 되는 부재이다. 제1 기판(3A)은, 투명성, 유연성 및 절연성 등이 뛰어난 재료를 이용해 구성되는 것이 바람직하다. 이러한 요구를 만족하는 재료로서는, 예를 들면 폴리에틸렌 테레프탈레이트나 아크릴계 수지 등의 범용 수지, 폴리아세탈계 수지나 폴리카보네이트계 수지 등의 범용 엔지니어링 수지, 폴리술폰계 수지나 폴리페닐렌 설파이드계 수지 등의 슈퍼 엔지니어링 수지 등이 예시된다. 제1 기판(3A)의 두께는, 예를 들면, 25㎛∼100㎛로 할 수 있다. 본 실시 형태에서는, 폴리에틸렌 테레프탈레이트 필름에 의해 제1 기판(3A)이 구성되어 있다. 덧붙여, 제1 기판(3A)은, 글래스 기판 등을 이용해 구성되어도 무방하다.
제1 절연층(7A)은, 제1 기판(3A) 상에 배치되어 있다. 제1 절연층(7A)은, 전기적 절연성이 뛰어난 수지 재료를 이용해 구성되는 것이 바람직하다. 본 실시 형태에서는, 제1 절연층(7A)은, 일반적인 감광성 수지 조성물을 주체(主體)로 구성되고 있다.
제1 절연층(7A) 상에는, 제1 전극 패턴(9A)이 배치되어 있다. 즉, 제1 전극 패턴(9A)은, 제1 절연층(7A)을 통해 제1 기판(3A) 상에 설치되어 있다. 도 1에 도시한 것처럼, 제1 전극 패턴(9A)은, 복수의 제1 전극(9a)을 가지고 있다. 복수의 제1 전극(9a)은, X축 방향을 따라 연재(延在)해 있고, Y축 방향으로 늘어서도록 서로 평행하게 배치되어 있다. 각 제1 전극(9a)은, X축 방향을 따라 늘어서 배치되고 또한 X축 방향으로 서로 접속된 복수의 제1 능형 전극(9b)을 가지고 있다.
제1 PAS층(19A)은, 제1 절연층(7A) 및 제1 전극 패턴(9A)을 전면적(全面的)으로 덮고, 제1 전극 패턴(9A)을 보호하는 절연성의 방수층(防銹層)으로서 기능하고 있다. 제1 PAS층(19A)은, 일반적인 감광성 수지 조성물을 주체로 구성되고 있다.
제1 전극 패턴(9A)은, 투명 도전막이다. 구체적으로는, 제1 전극 패턴(9A)은, 예를 들면 산화 주석, 산화 인듐, 산화 안티몬, 산화 아연, 산화 카드뮴, 및 ITO(Indium Tin Oxide) 등의 금속 산물, 은 나노 와이어, 카본 나노 튜브, PEDOT, 그래핀, 금속 메쉬, 도전성 폴리머 이다. 본 실시 형태에서는, 은 나노 와이어로 제1 전극 패턴(9A)이 구성되고 있다.
덧붙여, 본 발명이 해결하려고 하는 패턴 외관 문제의 관점에서 본 발명이 특히 필요하게 되는 것은 PEDOT, 카본 나노 튜브, 은 나노 와이어이다. 두 전자(前者)는 착색하고 있고, 은 나노 와이어는 투명하긴 하지만 안쪽의 재료나 색에 따라 흰빛을 띄며 반사하기 때문이다.
제1 전극(9a)의 각각은, 제1 인회 배선(21A)에 접속되고 있다. 제1 인회 배선(21A)은, 금, 은, 동, 니켈, 및 팔라듐 등의 금속 또는 카본 등의 도전성 입자를 포함한 잉크로 이루어진 도전성 잉크를 주체로 구성되고 있다. 덧붙여, 도전성 잉크를 구성하는 도전성 입자의 재료는, 단일 종류여도 무방하고, 복수 종류의 조합이어도 무방하다. 본 실시 형태에서는, 은 나노 입자를 포함한 도전성 잉크를 주체로서, 제1 인회 배선(21A)이 구성되고 있다.
제2 기판(11A), 제2 PAS층(23A), 제2 인회 배선(25A), 및 제2 절연층(15A) 및 제2 전극 패턴(17A)은, 제2 전극 패턴(17A)의 형상 및 배치에 관한 구체적 구성을 제외하고, 제1 기판(3A), 제1 PAS층(19A), 제1 인회 배선(21A)과 유사한 구성을 갖추고 있다.
도 1에 도시한 것처럼, 본 실시 형태에서는, 제2 전극 패턴(17A)은, 복수의 제2 전극(17a)을 가지고 있다. 복수의 제2 전극(17a)은, Y축 방향을 따라 연재해 있고, X축 방향으로 늘어서도록 서로 평행하게 배치되어 있다. 각 제2 전극(17a)은, X축 방향으로 교차(본 예에서는 직교)하는 Y축 방향을 따라 늘어서 배치되고 또한 Y축 방향으로 서로 접속된 복수의 제2 능형 전극(17b)을 가지고 있다.
도 1에 도시한 것처럼, 제1 전극 패턴(9A)을 구성하는 복수의 제1 능형 전극(9b)과, 제2 전극 패턴(17A)을 구성하는 복수의 제2 능형 전극(17b)과는, 평면시에서 상보적인 위치 관계로 배치되어 있다. 즉, 제1 전극 패턴(9A)과 제2 전극 패턴(17A)은, 이들 전체로, 표시 장치의 표시 영역을 대체로 전면적으로 덮도록 배치되어 있다.
제1 인회 배선(21A)은, 평면시에서 제1 기판(3A)에서의 주연부(周緣部)에 설치되어 있다. 제1 인회 배선(21A)은, 제1 전극 패턴(9A)의 배치 영역에 대해 X축 방향 일측에 배치되어 있다. 제1 인회 배선(21A)은, Y축 방향을 따라 서로 평행하게 연장하고 있다.
제2 인회 배선(25A)은, 평면시에서 제2 기판(11A)에서의 주연부에 설치되어 있다. 제2 인회 배선(25A)은, 제2 전극 패턴(17A)의 배치 영역에 대해 Y축 방향 일측에 배치되어 있다. 제2 인회 배선(25A)은, X축 방향을 따라 서로 평행하게 연장하고 있다. 제1 인회 배선(21A) 및 제2 인회 배선(25A)의 단부(端部)에는, 제1 전극 패턴(9A) 및 제2 전극 패턴(17A)을 외부의 제어부에 접속하기 위한 복수의 외부 접속 단자(29A)가 설치되어 있다.
제1 전극 패턴(9A) 및 제2 전극 패턴(17A)에 생기는 정전 용량의 변화에 따라 흐르는 전류를 제어부에서 검지 함으로써, 유저에 의한 터치 조작 및 터치 위치를 검출할 수 있다.
(2) 더미 전극
도 3∼도 7을 이용하여, 제1 더미 전극 패턴(51A) 및 제2 더미 전극 패턴(53A)을 설명한다. 도 3은, 제1 전극 패턴의 모식적 부분 평면도이다. 도 4는, 제2 전극 패턴의 모식적 부분 평면도이다. 도 5는, 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도이다. 도 6은, 도 5의 부분 확대도이다. 도 7은, 도 5에서 화살표 부분의 단면 구조를 그린 모식도이다.
도 3에 도시한 것처럼, 제1 절연층(7A)에서의 제1 전극 패턴(9A)이 형성되어 있지 않은 영역에, 제1 더미 전극 패턴(51A)이 형성되어 있다. 제1 더미 전극 패턴(51A)은, 제1 전극 패턴(9A)과 유사한 형상 및 배열을 가지지만, 제1 전극 패턴(9A)으로부터 전기적으로 절연되어 있다. 제1 전극 패턴(9A) 및 제1 더미 전극 패턴(51A)에 의해, 제1 절연층(7A)의 전체가 덮인다. 따라서, 제1 전극 패턴(9A)의 패턴 외관을 줄일 수 있다. 패턴 외관을 줄이기 위해서는, 제1 더미 전극 패턴(51A)은, 제1 전극 패턴(9A)과 같은 재료인 것이 바람직하다.
제1 더미 전극 패턴(51A)은, 복수의 제1 더미 전극(51a)을 가지고 있다. 각 제1 더미 전극(51a)은, 복수의 제1 능형 전극(9b)이 형성되어 있지 않은 영역에 형성된 능형의 전극이다. 각 제1 더미 전극(51a)은, 격자 형상으로 형성된 제1 슬릿(간극)(51b)에 의해, 복수의 미세 영역(51c)으로 분할되어 있다. 이와 같이, 제1 더미 전극 패턴(51A)의 제1 더미 전극(51a)을, 제1 전극 패턴(9A)의 제1 능형 전극(9b)에 비해 미세한 섬(島) 형상의 패턴으로 형성 함으로써, 제1 더미 전극 패턴(51A)에 생기는 기생 용량을 저감할 수 있다.
도 4에 도시한 것처럼, 제2 절연층(15A)에서의 제2 전극 패턴(17A)이 형성되어 있지 않은 영역에, 제2 더미 전극 패턴(53A)이 형성되어 있다. 제2 더미 전극 패턴(53A)은, 제2 전극 패턴(17A)과 유사한 형상 및 배열을 가지지만, 제2 전극 패턴(17A)으로부터 전기적으로 절연되어 있다. 제2 전극 패턴(17A) 및 제2 더미 전극 패턴(53A)에 의해 제2 절연층(15A)의 전체가 덮이므로, 제2 전극 패턴(17A)의 패턴 외관을 줄일 수 있다. 패턴 외관을 줄이기 위해서는, 제2 더미 전극 패턴(53A)은 제2 전극 패턴(17A)과 같은 재료인 것이 바람직하다.
제2 더미 전극 패턴(53A)은, 복수의 제2 더미 전극(53a)을 가지고 있다. 제2 더미 전극(53a)은, 복수의 제2 능형 전극(17b)이 형성되어 있지 않은 영역에 형성된 능형의 전극이다. 각 제2 더미 전극(53a)은, 격자 형상으로 형성된 제2 슬릿(53b)에 의해, 복수의 미세 영역(53c)으로 분할되어 있다. 이와 같이, 제2 더미 전극 패턴(53A)의 제2 더미 전극(53a)을, 제2 전극 패턴(17B)의 제2 능형 전극(17b)에 비해 미세한 섬 형상의 패턴으로 형성 함으로써, 제2 더미 전극 패턴(53A)에 생기는 기생 용량을 저감할 수 있다.
덧붙여, 제1 더미 전극(51a)에 대응하는 평면 위치에는 제2 능형 전극(17b)이 형성되어 있으므로, 대부분의 제1 슬릿(51b)의 개소는 「평면시에서 전극 재료가 전혀 형성되지 않는 부분」이 되지는 않는다. 또한, 제2 더미 전극(53a)에 대응하는 평면 위치에는 제1 능형 전극(9b)이 형성되어 있으므로, 제2 슬릿(53b)의 개소는 「평면시에서 전극 재료가 전혀 형성되지 않는 부분」이 되지는 않는다.
그러나, 평면시에서, 제1 더미 전극(51a)과 제1 능형 전극(9b)의 경계 부분과, 제2 더미 전극(53a)과 제2 능형 전극(17b)의 경계 부분은, 제1 더미 전극 패턴(51A)의 제1 슬릿(51b)이 형성된 부분(최외측 부분)과 제2 더미 전극 패턴(53A)의 제2 슬릿(53b)이 형성된 부분(최외측 부분)이 서로 중복되어 있다. 그래서, 상기 개소에서의 제1 슬릿(51b), 제2 슬릿(53b) 그 외의 간극의 중복에 의해 「평면시에서 전극 재료가 형성되어 있지 않은 부분」이 생기는 문제가 있다.
(3) 제2 더미 전극 패턴의 덮개 부분
상기의 문제를 저감하기 위한 구조를 설명한다.
제2 더미 전극 패턴(53A)은, 제1 더미 전극 패턴(51A)의 복수의 제1 더미 전극(51a)의 연부에 대응하는 덮개 부분(후술)을 가지고, 이에 따라 「평면시에서 제1 더미 전극 패턴(51A) 및 제2 더미 전극 패턴(53A)이 평면시에서 함께 형성되어 있지 않은 부분」을 줄이고 있다. 그 결과, 패턴 외관을 한층 더 줄이고 있다.
다음으로, 제2 더미 전극 패턴(53A)의 덮개 부분을 구체적으로 설명한다.
(3-1) 제1 덮개 부분
도 4에 도시한 것처럼, 제2 더미 전극(53a)의 복수의 미세 영역(51c) 중 최외측의 것은, 최외측의 제1 간극(65)과, 제1 간극(65)의 내측에서 병렬로 배치된 제2 간극(67)(제1 슬릿(51b)의 일부이다)을 가지고 있다. 제1 간극(65)은, 복수의 제2 더미 전극(53a)과, 인접한 제1 능형 전극(9b) 사이의 간극이다. 제2 간극(67)은, 가장 외측의 미세 영역(53c)과 그 내측의 미세 영역(53c) 사이의 간극이다. 제1 간극(65) 및 제2 간극(67)은 각각 직선 형상을 가지고, 제2 더미 전극(53a)의 주변을 따라 연장하고 있다.
도 3 및 도 6에 도시한 것처럼, 제1 더미 전극(51a)의 복수의 미세 영역(51c) 중 최외측의 것은, 최외측의 제3 간극(71)과, 제3 간극(71)의 내측에서 병렬로 배치된 제4 간극(73)(제1 슬릿(51b)의 일부이다)을 가지고 있다. 제3 간극(71) 및 제4 간극(73)이, 각각 지그재그 형상부를 구성 함으로써, 이들 주변, 즉 주위의 부분에 제1 덮개 부분(75)을 구성하고, 이에 따라 복수의 제2 더미 전극(53a)의 제1 간극(65) 및 제2 간극(67)을 각각 덮고 있다. 제3 간극(71)과 제4 간극(73)은 각각 지그재그 형상을 가지고, 제2 더미 전극(53a)의 주변을 따라 연장되어 있다. 제3 간극(71)은 제2 간극(67)에 대응하는 위치에 형성되고, 제4 간극(73)은 제1 간극(65)에 대응하는 위치에 형성되어 있다.
여기서의 「지그재그 형상」이란, 복수의 산형(山形)이 이어져 형성된 형상이다. 이 결과, 도 6에 도시한 것처럼, 제3 간극(71)과 제2 간극(67)이 평면시에서 겹치는 부분은 복수의 점 영역(P1)이며, 게다가, 제4 간극(73)과 제1 간극(65)이 평면시에서 겹치는 부분은 복수의 점 영역(P2)이 된다.
이상의 배치 관계에 의해, 접합 오차가 생겼다고 해도, 제1 더미 전극 패턴(51A)과 제2 더미 전극 패턴(53A)이 형성되어 있지 않은 부분(즉, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 부분」)은, 복수의 점 영역인 것이 유지된다. 즉, 상기 부분이 선 영역으로 생기지 않는다.
전극 재료가 은 나노 와이어인 경우는, 전극 재료가 형성되어 있는 부분은 흰빛을 띄는 것처럼 보이고, 「전극 재료가 전혀 형성되어 있지 않은 부분」은 검게 보이지만, 상기의 구성에 의해 검게 보이는 것은 복수의 점에 지나지 않으므로, 그다지 눈에 띄지 않는다.
도 7의 (a)는, 도 6의 A-A 단면이고, 1개의 점 영역(P2)을 나타내고 있다.
도 7의 (b)는, 도 6의 B-B 단면이고, 점 영역(P)는 나타나지 않았다.
덧붙여, 본 실시 형태와는 다른 제1 예로서, 예를 들어 제3 간극(71) 및 제4 간극(73)이 직선 형상이고, 이들이 제1 간극(65) 및 제2 간극(67)에 각각 겹쳐 버리면, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 영역」이 선 형상으로 형성되어 버린다.
(3-2) 제2 덮개 부분
제2 더미 전극(53a)은, 복수의 제5 간극(69)을 가지고 있다. 복수의 제5 간극(69)은, 제1 간극(65)과 제2 간극(67) 사이를 연장하고 있다. 즉, 복수의 제5 간극(69)은, 제1 더미 전극(51a)의 주변이 신장하는 방향으로 늘어서 있고, 제2 더미 전극(53a)의 주변에 직교하는 방향으로 연장되어 있다.
제1 더미 전극(51a)은, 복수의 제6 간극(77)을 가지고 있다. 복수의 제6 간극(77)은, 제3 간극(71)과 제4 간극(73)과의 사이를 연장하고 있다. 즉, 복수의 제6 간극(77)은, 제2 더미 전극(53a)의 주변이 신장하는 방향으로 늘어서 있고, 제2 더미 전극(53a)의 주변에 직교하는 방향으로 연장되어 있다. 복수의 제6 간극(77)은, 복수의 제5 간극(69)끼리의 중간 위치에 형성되어 있다. 복수의 제6 간극(77) 사이가 제2 덮개 부분(81)을 구성하는 것으로, 이에 따라 복수의 제5 간극(69)을 덮고 있다. 이 결과, 제5 간극(69)과 제6 간극(77)이 평면시에서 겹치지 않고 있다.
이상의 배치 관계에 의해, 접합 오차에 의해 제5 간극(69)과 제6 간극(77)이 예정된 위치로부터 엇갈렸다고 해도, 제5 간극(69)과 제6 간극(77)이 평면시에서 겹치는 경우가 발생하기 어렵다. 즉, 제1 더미 전극 패턴(51A)과 제2 더미 전극 패턴(53A)이 형성되어 있지 않은 부분(즉, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 부분」)이 생기기 어렵다.
덧붙여, 본 실시 형태와는 다른 제2 예로서, 예를 들어 제2 더미 전극 패턴(53A)이 제5 간극(69)에 대응하는 위치에 직선의 간극을 가지고, 이것이 제5 간극(69)과 중복되어 버리면, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 영역」이 선 형상으로 형성되어 버린다.
(4) 제1 실시 형태의 변형 예
상기 실시 형태에서는, 각 전극 패턴이 2매의 기판 각각에 형성된 터치 패널을 설명했지만, 본 발명은 각 전극 패턴이 1매의 기판의 양면에 형성된 터치 패널에도 적용할 수 있다.
이하, 도 8을 이용하여, 그러한 변형 예를 설명한다. 도 8은, 변형 예의 터치 패널의 모식적 평면도이다.
터치 패널(1B)은, 기본 구조로서, 능형 격자의 전극 패턴과 기판 1층 구조를 채용하고 있다.
터치 패널(1B)은, 투명 기판(3B)을 가지고 있다.
터치 패널(1B)은, 제1 절연층(7B)과, 제1 전극 패턴(9B)을 가진다.
터치 패널(1B)은, 제2 절연층(15B)과, 제2 전극 패턴(17B)을 포함한다.
터치 패널(1B)은, 제1 인회 배선(21B)과, 제2 인회 배선(도시하지 않음)을 가지고 있다.
제1 절연층(7B), 제1 전극 패턴(9B) 및 제1 인회 배선(21B)이 투명 기판(3B)의 일방의 면에 설치되고, 제2 절연층(15B), 제2 전극 패턴(17B) 및 제2 인회 배선이 투명 기판(3B)의 타방의 면에 설치되어 있다. 이상에서 언급한 것처럼, 터치 패널(1B)은, 1매의 투명 기판(3B)의 양면에 제1 전극 패턴(9B) 및 제2 전극 패턴(17B)을 갖춤으로써, 센서 전체로서의 박형화를 도모할 수 있다.
2. 제2 실시 형태
(1) 터치 패널의 기본 구성
도 9∼도 10을 이용하여, 제2 실시 형태의 터치 패널(1C)을 설명한다. 도 9는, 제2 실시 형태의 터치 패널의 모식적 평면도이다. 도 10은, 터치 패널의 모식적 단면도이다.
터치 패널(1C)은, 기본 구조로서, 선 형상 또는 띠 형상의 격자의 전극 패턴과 기판 2층 구조를 채용하고 있다.
터치 패널(1C)은, 제1 기판(3C)과, 그 위에 형성된 제1 전극 패턴(9C)을 가진다.
터치 패널(1C)은, 제2 기판(11C)과, 그 위에 형성된 제2 전극 패턴(17C)을 가진다.
터치 패널(1C)은, 제1 인회 배선(21C)과, 제2 인회 배선(25C)을 더 가지고 있다.
또한, 제2 기판(11C)을 포함한 적층체 상에, 제1 기판(3C)을 포함한 적층체가 접착층(99)을 통해 배치되어 있다.
도 9 및 도 11에 도시한 것처럼, 제1 전극 패턴(9C)은, Y축 방향을 따라 늘어서 배치된 복수의 스트립 형상의 제1 전극(9c)을 가진다. 제1 전극(9c)의 각각은, 전체적으로, X축 방향을 따라 연재하도록 형성되어 있다. 복수의 제1 전극(9c)은, Y축 방향으로 늘어서도록 서로 평행하게 배치되어 있다.
제1 전극(9c) 사이에는 간극(89)이 형성되어 있다. 간극(89)의 폭은, 제1 전극(9c)의 폭에 비해 극단적으로 짧아진다.
제2 전극 패턴(17C)은, X축 방향을 따라 늘어서 배치된 복수의 스트립 형상의 제2 전극(17c)을 가지고 있다. 제2 전극(17c)의 각각은, 전체적으로, Y축 방향을 따라 연재하도록 형성되어 있다. 복수의 제2 전극(17c)은, X축 방향으로 늘어서도록 서로 평행하게 배치되어 있다.
제1 인회 배선(21C)은, 평면시에서 제1 기판(3C)에서의 주연부에 설치되어 있다. 제1 인회 배선(21C)은, 제1 전극 패턴(9C)의 배치 영역에 대해 X축 방향 일측에 설치되어 있다. 제1 인회 배선(21C)은, Y축 방향을 따라 서로 평행하게 연장되어 있다. 본 실시 형태에서는, 제2 인회 배선(25C)은, 평면시에서 제2 기판(11C)에서의 주연부에 설치되어 있다. 제2 인회 배선(25C)은, 제2 전극 패턴(17C)의 배치 영역에 대해 Y축 방향 일측에 설치되어 있다. 제2 인회 배선(25C)은, X축 방향을 따라 서로 평행하게 연장되어 있다. 제1 인회 배선(21C) 및 제2 인회 배선(25C)의 단부에는, 제1 전극 패턴(9C) 및 제2 전극 패턴(17C)을 외부의 제어부에 접속하기 위한 복수의 외부 접속 단자(29C)가 설치되어 있다.
제1 전극 패턴(9C) 및 제2 전극 패턴(17C)에 생기는 정전 용량의 변화에 따라 흐르는 전류를 제어부에서 검지 함으로써, 유저에 의한 터치 조작 및 터치 위치를 검출할 수 있다.
(2) 더미 전극
도 11∼도 15를 이용하여, 더미 전극 패턴(51C)을 설명한다. 도 11은, 제1 전극 패턴의 모식적 부분 평면도이다. 도 12는, 제2 전극 패턴의 모식적 부분 평면도이다. 도 13은, 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도이다. 도 14는, 도 13의 부분 확대도이다. 도 15는, 도 14에서 화살표 부분의 단면 구조를 그린 모식도이다.
도 12에 도시한 것처럼, 제2 기판(11C)의 제2 전극 패턴(17C)이 형성되어 있지 않은 영역에, 더미 전극 패턴(51C)이 형성되어 있다.
더미 전극 패턴(51C)은, 복수의 더미 전극(51d)을 가진다. 복수의 더미 전극(51d)은, X축 방향을 따라 배열된다. 더미 전극(51d)은, 물리적으로도 전기적으로도, 제2 전극(17c) 및 다른 더미 전극(51d)에 접속되지 않도록 배열되고 있다.
더미 전극 패턴(51C)의 더미 전극(51d)은, 제1 간극(85)에 의해 복수의 미세 영역(51e)으로 분할되어 있다. 이와 같이, 더미 전극(51d)을 제1 전극(9c)에 비교해 미세한 섬 형상의 패턴으로 형성 함으로써, 더미 전극 패턴(51C)에 생기는 기생 용량을 저감할 수 있다.
덧붙여, 제1 전극 패턴(9C)의 제1 전극(9c)의 간극(89)의 대부분은, 제2 전극 패턴(17C) 및 더미 전극 패턴(51C)에 의해 덮여 있다. 따라서, 대부분의 간극(89)의 개소는 평면시에서 다른 전극 부재에 의해 덮이게 된다. 그러나, 평면시에 있어서, 더미 전극 패턴(51C)의 제1 간극(85)이 간극(89)에 평면시에서 겹치는 개소는 「평면시에서 전극 재료가 형성되어 있지 않은 부분」이 되어 버린다.
(3) 더미 전극 패턴의 덮개 부분
상기의 문제를 저감하기 위한 구조를 설명한다.
더미 전극 패턴(51C)은, 제1 전극 패턴(9C)의 제1 전극(9c)끼리의 간극(89)에 대응하는 덮개 부분(후술)을 가지고, 이에 따라 제1 전극 패턴(9C) 및 더미 전극 패턴(51C)이 평면시에서 함께 형성되어 있지 않은 부분(즉, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 부분」)을 줄이고 있다. 그 결과, 패턴 외관을 줄이고 있다.
복수의 제1 전극(9c) 사이의 복수의 간극(89)은 직선 형상이다. 복수의 더미 전극(51d)의 간극(95)(제1 간극(85)의 일부이다)은 복수의 간극(89)에 대응하는 지그재그 형상부에 의해 이들 주변 즉 주위에 제3 덮개 부분(97)을 구성하고, 이에 따라 복수의 제1 전극(9c)끼리의 복수의 간극(89)을 덮고 있다. 이 결과, 간극(89)과 간극(95)이 평면시에서 서로 겹치는 부분은, 복수의 점 영역(P)이 된다.
이상의 배치 관계에 의해, 접합 오차가 생겼다고 해도, 제1 전극 패턴(9C)과 더미 전극 패턴(51C)이 형성되어 있지 않은 부분(즉, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 부분」)은, 도 13 및 도 14에 도시한 것처럼, 복수의 점 영역(P)인 것이 유지된다. 즉, 상기 부분이 선 영역으로 나타나는 경우는 없다.
도 15의 (a)는, 도 14의 C-C 단면이고, 2개의 점 영역(P)을 나타내고 있다.
도 15의 (b)는, 도 14의 D-D 단면이고, 점 영역(P)은 나타나지 않았다.
도 15의 (c)는, 도 14의 E-E 단면이고, 다수의 점 영역(P)이 나타나고 있다.
덧붙여, 본 실시 형태와는 다른 제3 예로서, 예를 들면 더미 전극(51d)이 복수의 간극(89)에 대응하는 위치에 X 방향으로 연장하는 직선의 간극을 가지고, 게다가, 그것이 간극(89)에 겹쳐 버리면, 도 15의 (c)에서 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 영역」이 선 형상으로 형성되어 버린다.
(4) 제2 실시 형태의 변형 예
(4-1) 제1 변형 예
상기 실시 형태에서는, 각 전극 패턴이 2매의 기판 각각에 형성된 터치 패널을 설명했지만, 본 발명은 각 전극 패턴이 1매의 기판의 양면에 형성된 터치 패널에도 적용할 수 있다.
이하, 도 16을 이용하여, 그러한 변형 예를 설명한다. 도 16은, 변형 예의 터치 패널의 모식적 평면도이다.
터치 패널(1D)은, 기본 구조로서, 선 형상 격자의 전극 패턴과, 기판 1층 구조를 채용하고 있다.
터치 패널(1D)은, 투명 기판(3D)과, 그 일방의 면에 형성된 제1 전극 패턴(9D)과, 그 타방의 면에 형성된 제2 전극 패턴(17D)을 가진다.
터치 패널(1D)은, 1매의 투명 기판(3D)의 양면에 제1 전극 패턴(9D) 및 제2 전극 패턴(17D)을 갖춤으로써, 센서 전체로서의 박형화를 도모할 수 있다.
(4-2) 제2 변형 예
제2 실시 형태에서는 덮개 부분은 지그재그 형상의 간극으로 형성되어 있었지만, 다른 형상으로 형성되어도 무방하다.
도 17을 이용하여, 덮개 부분의 변형 예를 설명한다. 도 17은, 변형 예의 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도이다.
더미 전극 패턴(51E)의 복수의 더미 전극(51d)의 간극(101)(제1 간극(85)의 일부이다)은 복수의 간극(89)에 대응하는 복수의 사선부에 의해 이들 주변 즉 주위에 제3 덮개 부분(103)을 구성하고, 이에 따라 복수의 제1 전극(9c)끼리의 복수의 간극(89)을 덮고 있다. 이 결과, 간극(89)과 간극(101)이 평면시에서 서로 겹치는 부분은, 복수의 점 영역(P)이 된다.
복수의 간극(101)은, Y축 방향으로 연장하는 직선 간극과 교대로 형성되어 서로 같은 측으로 경사져 있고, 따라서 간극(89)에 대한 경사 각도가 커지게 된다. 이에 따라, 간극(101)과 간극(89)이 교차하는 부분의 면적이 작아진다.
이상의 배치 관계에 의해, 접합 오차가 생겼다고 해도, 제1 전극 패턴(9E)와 더미 전극 패턴(51E)이 형성되어 있지 않은 부분(즉, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 부분」)은, 복수의 점 영역(P)인 것이 유지된다. 즉, 상기 부분이 선 영역으로 나타나는 경우는 없다.
(4-3) 제3 변형 예
도 18을 이용하여, 덮개 부분의 변형 예를 설명한다. 도 18은, 변형 예의 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도이다.
더미 전극 패턴(51F)의 복수의 더미 전극(51d)의 간극(105)(제1 간극(85)의 일부이다)은 복수의 간극(89)에 대응하는 복수의 사선부에 의해 이들 주변에 즉 주위에 제3 덮개 부분(107)을 구성하고, 이에 따라 복수의 제1 전극(9c)끼리의 복수의 간극(89)을 덮고 있다. 이 결과, 간극(89)과 간극(105)이 평면시에서 서로 겹치는 부분은 복수의 점 영역(P)이 된다.
복수의 간극(105)은, Y축 방향으로 늘어나는 직선 간극과 교대로 형성되어 서로 같은 측으로 경사져 있고, 따라서 간극(89)에 대한 경사 각도가 커지게 된다. 이에 따라, 간극(105)과 간극(89)이 교차하는 부분의 면적이 작아진다. 간극(105)은, 제2 변형 예의 간극(101)과는 달리, 사선부의 양단이 X축 방향으로 신장되어 있다. 이에 따라, 사선부의 양단에서 직선부에 접속되는 부분의 각도가 제2 변형 예에 비해 커지므로, 패터닝 공정에서의 패턴 누락에 기인한 도전 패턴의 변형이 발생하기 어렵다.
이상의 배치 관계에 의해, 접합 오차가 생겼다고 해도, 제1 전극 패턴(9F)과 더미 전극 패턴(51F)이 형성되어 있지 않은 부분(즉, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 부분」)은, 복수의 점 영역(P)인 것이 유지된다. 즉, 상기 부분이 선 영역으로 나타나는 경우는 없다.
(4-4) 제4 변형 예
도 19를 이용하여, 덮개 부분의 변형 예를 설명한다. 도 19는, 변형 예의 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도이다.
더미 전극 패턴(51G)의 복수의 더미 전극(51d)의 간극(109)(제1 간극(85)의 일부이다)은 복수의 간극(89)에 대응하는 복수의 사선부에 의해 덮개 부분을 구성하고, 이에 따라 복수의 제1 전극(9c) 사이의 복수의 간극(89)을 덮고 있다.
제1 간극(85)은, 제3 변형 예와는 달리, X축 방향으로 연장하는 직선부분을 가지고 있지 않다. 간극(109)은, 제1 간극(85)의 Y축 방향으로 신장하는 복수의 직선의 사이에서, Y축 방향으로 복수 늘어선 사선부이다. 복수의 간극(109)은 서로 같은 측으로 경사져 있다. 이상에 의해, 각 더미 전극(51d) 전체가 제3 덮개 부분이 된다. 이 결과, 간극(89)과 간극(109)이 평면시에서 서로 겹치는 부분은, 복수의 점 영역(P)이 된다.
더 구체적으로는, 각 더미 전극(51d)에 있어서 Y축 방향으로 3개의 열이 형성되고, 각 열에 복수의 간극(109)이 늘어서 있다. 그러나, 다른 열의 간극(109)에 대해, 간극(109)은 Y축 방향으로 엇갈려 형성되어 있다. 구체적으로는 각 열에서 간극(109)은 등간격으로 배치되어 있지만, 열 마다 주기는 상이하고, 그 때문에 각 열에서 모든 간극(109)의 양단의 직선부가 Y축 방향에서 일치하지 않는다. 따라서, 접합 오차가 있었다고 해도, 각 열에서 간극(89)과 복수의 간극(109)의 직선부가 복수 개소에서 겹치는 경우는 없다. 즉, 각 열에서 간극(89)에 겹치는 복수의 간극(109)의 수는 최대 하나이다.
이상의 배치 관계에 의해, 접합 오차에 의해 간극(89)과 간극(109)이 엇갈렸다고 해도, 제1 전극(9c)과 더미 전극 패턴(51G)이 형성되어 있지 않은 부분(즉, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 부분」)은, 복수의 점 영역(P)일 가능성이 높고, 또한 상기 부분이 선 영역으로 나타나도 수가 제한된다.
(4-5) 제5 변형 예
도 20에 도시한 변형 예에서는, 더미 전극 패턴(51H)의 복수의 더미 전극(51d)은, 복수의 제1 전극(9c)끼리의 간극(89) 및 간극(89)의 Y축 방향 양측에 대응하는 부분이 덮개 부분(113)을 구성하고 있다. 덮개 부분(113)은, X축 방향으로 신장하는 간극(111)에 의해 Y축 방향 양측이 획정(劃定)정되어 있다. 도 20은, 제1 전극 패턴 및 제2 전극 패턴의 모식적 부분 평면도이다.
복수의 간극(111) 사이가 덮개 부분(113)을 구성 함으로써, 복수의 제1 전극(9c)끼리의 간극(89)을 덮고 있다.
이상의 배치 관계에 의해, 접합 오차가 생겼다고 해도, 제1 전극 패턴(9H)과 더미 전극 패턴(51H)이 형성되어 있지 않은 부분(즉, 「평면시에서 전극 재료가 전혀 형성되어 있지 않은 부분」)은, 생기기 어렵다.
3. 다른 실시 형태
이상, 본 발명의 복수의 일실시 형태에 대해 설명했지만, 본 발명은 상기 실시 형태로 한정되지 않고, 발명의 요지를 일탈하지 않는 범위에서 다양한 변경이 가능하다. 특히, 본 명세서에 쓰여진 복수의 실시 형태 및 변형 예는 필요에 따라 임의로 조합 가능하다.
다른 층의 전극 패턴 측의 간극을 가리는 덮개 부분은, 제1 전극 패턴 및 제2 전극 패턴 중 어느 하나에 설치되어도 무방하고, 양쪽 모두에 설치되어도 무방하다.
본 발명은, 정전 용량식 터치 패널에 넓게 적용할 수 있다.
1A: 터치 패널
3A: 제1 기판
7A: 제1 절연층
9A: 제1 전극 패턴
17A: 제2 전극 패턴
51A: 제1 더미 전극 패턴
51a: 제1 더미 전극
51b: 제1 슬릿
51c: 미세 영역
53A: 제2 더미 전극 패턴
53a: 제2 더미 전극
53b: 제2 슬릿
53c: 미세 영역
75: 제1 덮개 부분
81: 제2 덮개 부분

Claims (6)

1매의 투명 기재, 또는 제1 투명 기재 및 제2 투명 기재의 조합과,
상기 투명 기재의 제1 면 또는 상기 제1 투명 기재의 일면에 형성된 제1 전극 패턴과,
상기 투명 기재의 상기 제1 면 또는 상기 제1 투명 기재의 상기 일면에 형성되고, 복수의 제1 더미 전극을 가지는 제1 더미 전극 패턴과,
상기 투명 기재의 제2 면 또는 상기 제2 투명 기재의 일면에 형성된 제2 전극 패턴과,
상기 투명 기재의 상기 제2 면 또는 상기 제2 투명 기재의 상기 일면에 형성되고, 복수의 제2 더미 전극을 가지는 제2 더미 전극 패턴과,
상기 제2 더미 전극 패턴은, 상기 제1 더미 전극 패턴의 상기 복수의 제1 더미 전극의 연부(緣部)에 대응하는 덮개 부분을 가지고, 이에 따라 평면시(平面視)에서 상기 제1 전극 패턴, 상기 제2 전극 패턴, 상기 제1 더미 전극 패턴 및 상기 제2 더미 전극 패턴이 함께 형성되어 있지 않은 부분을 줄이고 있는
정전 용량식 터치 패널.
제1항에 있어서,
상기 복수의 제1 더미 전극의 상기 연부는 직선 형상이고,
상기 복수의 제2 더미 전극의 연부가 상기 복수의 제1 더미 전극의 연부에 대응하는 복수의 경사 형상부의 주위에 의해 상기 덮개 부분을 구성하는 것으로, 상기 덮개 부분이 상기 복수의 제1 더미 전극의 상기 연부를 덮고 있는
정전 용량식 터치 패널.
제2항에 있어서,
상기 제1 전극 패턴 및 상기 제2 전극 패턴은 마름모 형상의 전극을 가지고,
상기 복수의 제1 더미 전극 및 상기 복수의 제2 더미 전극은 마름모 형상이고,
상기 복수의 제1 더미 전극의 복수의 미세 부분 중 최외측의 것은, 인접한 제1 전극과의 사이의 제1 간극 및 상기 제1 간극의 내측에서 병렬로 배치된 제2 간극을 가지고,
상기 복수의 제2 더미 전극의 복수의 미세 부분 중 최외측의 것은, 인접한 제2 전극과의 사이의 제3 간극 및 상기 제3 간극의 내측에서 병렬로 배치된 제4 간극을 가지고,
상기 제1 간극 및 상기 제2 간극이 각각 직선 형상이고,
상기 제3 간극 및 상기 제4 간극이 복수의 경사 형상이고, 상기 제3 간극 및 상기 제4 간극의 주위가 상기 덮개 부분을 구성하고, 상기 덮개 부분이 상기 복수의 제1 더미 전극의 상기 제1 간극 및 상기 제2 간극을 각각 덮고 있고,
상기 복수의 제1 더미 전극은, 상기 제1 간극과 상기 제2 간극 사이를 연장(延長)하는 복수의 제5 간극을 가지고,
상기 복수의 제2 더미 전극은, 상기 제3 간극과 상기 제4 간극 사이를 연장하고, 상기 복수의 제5 간극끼리의 중간 위치에 형성되어 있는 복수의 제6 간극을 가지고, 상기 복수의 제6 간극 사이가 덮개 부분을 구성하는 것으로 상기 복수의 제5 간극을 덮고 있는
정전 용량식 터치 패널.
1매의 투명 기재, 또는 서로 접착된 제1 투명 기재 및 제2 투명 기재와,
상기 투명 기재의 제1 면 또는 상기 제1 투명 기재의 일면에 형성되고, 복수의 제1 전극을 가지는 제1 전극 패턴과,
상기 투명 기재의 제2 면 또는 상기 제2 투명 기재의 일면에 형성되고, 복수의 제2 전극을 가지는 제2 전극 패턴과,
상기 투명 기재의 상기 제2 면 또는 상기 제2 투명 기재의 상기 일면에 형성되고, 복수의 더미 전극을 가지는 더미 전극 패턴과,
상기 복수의 더미 전극은, 상기 제1 전극 패턴의 복수의 제1 전극끼리의 복수의 간극에 대응하는 덮개 부분을 가지고, 이에 따라 상기 제1 전극 패턴, 상기 제2 전극 패턴 및 상기 더미 전극 패턴이 함께 형성되어 있지 않은 부분을 줄이고 있는
정전 용량식 터치 패널.
제4항에 있어서,
상기 복수의 제1 전극끼리의 간극은 직선 형상이고,
상기 복수의 더미 전극끼리의 복수의 간극은 상기 복수의 제1 전극끼리의 간극에 대응하는 복수의 경사 형상 간극을 가지고, 상기 복수의 경사 형상 간극의 주위가 상기 덮개 부분을 구성하고, 상기 덮개 부분이 상기 복수의 제1 전극끼리의 간극을 덮고 있는
정전 용량식 터치 패널.
제4항에 있어서,
상기 복수의 제1 전극끼리의 복수의 간극은 직선 형상이고,
상기 복수의 더미 전극은, 상기 복수의 제1 전극끼리의 간극 및 상기 간극의 양측에 대응하는 부분이 상기 덮개 부분을 구성하고, 상기 덮개 부분이 상기 복수의 제1 전극끼리의 간극을 덮고 있는
정전 용량식 터치 패널.
KR1020197009401A 2017-01-23 2017-11-06 정전 용량식 터치 패널 KR102394537B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JPJP-P-2017-009370 2017-01-23
JP2017009370A JP6472467B2 (ja) 2017-01-23 2017-01-23 静電容量式タッチパネル
PCT/JP2017/039900 WO2018135091A1 (ja) 2017-01-23 2017-11-06 静電容量式タッチパネル

Publications (2)

Publication Number Publication Date
KR20190105562A true KR20190105562A (ko) 2019-09-17
KR102394537B1 KR102394537B1 (ko) 2022-05-06

Family

ID=62908352

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020197009401A KR102394537B1 (ko) 2017-01-23 2017-11-06 정전 용량식 터치 패널

Country Status (5)

Country Link
US (1) US10496232B2 (ko)
JP (1) JP6472467B2 (ko)
KR (1) KR102394537B1 (ko)
CN (1) CN110023889B (ko)
WO (1) WO2018135091A1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6886909B2 (ja) * 2017-11-06 2021-06-16 日本航空電子工業株式会社 タッチパネルの生産方法
JP7004400B2 (ja) 2018-06-25 2022-02-10 株式会社ブリヂストン タイヤ
JP7430650B2 (ja) * 2018-12-27 2024-02-13 デンカ株式会社 蛍光体基板、発光基板及び照明装置
KR20210157944A (ko) 2020-06-22 2021-12-30 삼성디스플레이 주식회사 전자 장치
CN114327116A (zh) * 2020-10-09 2022-04-12 天材创新材料科技(厦门)有限公司 透明导电薄膜及包含其的触控面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008129708A (ja) 2006-11-17 2008-06-05 Alps Electric Co Ltd 透明タッチパネル及びその製造方法
JP2013093014A (ja) * 2011-10-05 2013-05-16 Fujifilm Corp 導電シート、タッチパネル、表示装置
JP2015207144A (ja) * 2014-04-21 2015-11-19 三菱電機株式会社 タッチスクリーン、タッチパネル、表示装置および電子機器
JP2015210600A (ja) * 2014-04-24 2015-11-24 凸版印刷株式会社 タッチセンサ用電極、タッチパネル、および、表示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101458598B (zh) * 2007-12-14 2011-06-08 清华大学 触摸屏及显示装置
KR20100006987A (ko) * 2008-07-11 2010-01-22 삼성모바일디스플레이주식회사 터치 스크린 패널 및 그 제조방법
CN101634922B (zh) * 2009-08-21 2012-01-11 深圳莱宝高科技股份有限公司 一种电容式触摸屏的布线结构及其制造方法
CN101853115A (zh) * 2010-05-18 2010-10-06 程抒一 一体化投射式电容触摸屏及其制造方法
CN102566838B (zh) * 2010-12-21 2016-10-26 上海天马微电子有限公司 电容式触摸感应装置及触摸显示装置
JP5806066B2 (ja) * 2011-09-30 2015-11-10 富士フイルム株式会社 電極パターン、タッチパネル、液晶表示装置及び、有機elディスプレイ
KR101542043B1 (ko) * 2012-06-27 2015-08-06 엘지디스플레이 주식회사 터치 스크린 패널
TWI470504B (zh) * 2013-01-03 2015-01-21 Novatek Microelectronics Corp 觸控結構
WO2016136661A1 (ja) * 2015-02-24 2016-09-01 シャープ株式会社 タッチセンサ付き表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008129708A (ja) 2006-11-17 2008-06-05 Alps Electric Co Ltd 透明タッチパネル及びその製造方法
JP2013093014A (ja) * 2011-10-05 2013-05-16 Fujifilm Corp 導電シート、タッチパネル、表示装置
JP2015207144A (ja) * 2014-04-21 2015-11-19 三菱電機株式会社 タッチスクリーン、タッチパネル、表示装置および電子機器
JP2015210600A (ja) * 2014-04-24 2015-11-24 凸版印刷株式会社 タッチセンサ用電極、タッチパネル、および、表示装置

Also Published As

Publication number Publication date
CN110023889A (zh) 2019-07-16
KR102394537B1 (ko) 2022-05-06
WO2018135091A1 (ja) 2018-07-26
US20190227672A1 (en) 2019-07-25
US10496232B2 (en) 2019-12-03
CN110023889B (zh) 2023-11-28
JP2018120276A (ja) 2018-08-02
JP6472467B2 (ja) 2019-02-20

Similar Documents

Publication Publication Date Title
KR102394537B1 (ko) 정전 용량식 터치 패널
US10152181B2 (en) Touch display device and driving method thereof
WO2013157532A1 (ja) カラーフィルター一体型タッチパネル
US9354756B2 (en) Touch screen panel and display device having the same
US9891764B2 (en) Touch screen panel
TWI520023B (zh) 觸控面板及其應用之觸控顯示裝置
KR101682755B1 (ko) 전자 컴포넌트, 터치 패널 및 이를 이용하는 액정 표시 장치
US20150077368A1 (en) Touch control panel and touch display device
DE202014004923U1 (de) Bildschirm-Tastfeld
US9619092B2 (en) Touch panel
CN103975299A (zh) 触摸面板基板和显示装置
TW201519031A (zh) 觸控面板與觸控顯示面板
WO2016002461A1 (ja) 入力装置およびその製造方法
CN103631416A (zh) 触摸屏及触控显示装置
KR102281616B1 (ko) 터치 스크린 패널 및 터치 스크린 패널 제조 방법
US20150029142A1 (en) Touch screen panel and fabricating method thereof
US10521057B2 (en) Touch screen panel having overlapping sensing electrodes and method of manufacturing the same
CN108885520B (zh) 触控面板及其制作方法、显示装置
TWM472894U (zh) 觸控面板結構
JP2015011492A (ja) 入力装置及びその製造方法
JP7282117B2 (ja) 静電容量式タッチパネル
JP5574133B2 (ja) 静電容量型入力装置
CN113986033B (zh) 触控面板和电子装置
WO2015083336A1 (ja) タッチパネル
JP2020129343A (ja) タッチパネル装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant