KR20150086026A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20150086026A
KR20150086026A KR1020140006135A KR20140006135A KR20150086026A KR 20150086026 A KR20150086026 A KR 20150086026A KR 1020140006135 A KR1020140006135 A KR 1020140006135A KR 20140006135 A KR20140006135 A KR 20140006135A KR 20150086026 A KR20150086026 A KR 20150086026A
Authority
KR
South Korea
Prior art keywords
data
gate
column
pixels
row
Prior art date
Application number
KR1020140006135A
Other languages
English (en)
Other versions
KR102350904B1 (ko
Inventor
조동범
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140006135A priority Critical patent/KR102350904B1/ko
Priority to US14/273,254 priority patent/US20150206491A1/en
Publication of KR20150086026A publication Critical patent/KR20150086026A/ko
Priority to US15/967,014 priority patent/US10964283B2/en
Application granted granted Critical
Publication of KR102350904B1 publication Critical patent/KR102350904B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

표시 장치는 열 방향 및 행 방향으로 배열되는 복수의 화소들, 제k 열 및 제(k+1) 열(k는 자연수)의 홀수행의 화소에 연결되고, 제(K+1) 열 및 제(k+2) 열의 짝수행의 화소에 연결되는 복수의 데이터 배선들 및 상기 데이터 배선들에 데이터 신호를 인가하는 데이터 구동부를 포함한다.

Description

표시 장치 {DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로, 더욱 상세하게는 컬럼 반전 구동을 하면서도 개구율이 높고 소비전력량이 낮은 표시 장치에 관한 것이다.
일반적으로 액정표시장치는 액정표시패널과, 상기 액정표시패널을 구동하는 구동장치를 포함한다. 상기 액정표시패널은 복수의 데이터 배선들과 상기 데이터 배선들과 교차하는 복수의 게이트 배선들을 포함한다. 상기 데이터 배선들과 상기 게이트 배선들에 의해 복수의 화소부들이 정의된다. 상기 구동장치는 상기 게이트 배선들에 게이트 신호를 출력하는 게이트 구동회로 및 상기 데이터 배선들에 데이터 신호를 출력하는 데이터 구동회로를 포함한다.
최근에는 전체적인 사이즈를 감소시키면서 제조 원가를 절감하기 위해 데이터 구동회로의 개수를 줄이기 위해 인접한 두 개의 화소들이 하나의 데이터 배선을 공유하는 구조가 사용되고 있다.
상기 컬럼 반전 구동 방식은 컬럼 반전으로 인해 소비 전력이 낮은 장점이 있으나, 게이트 블랙 매트릭스 쪽에 데이터 신호 배선이 형성되고 게이트 메탈로 형성되는 공통 배선을 사용하게 되어 개구율이 낮아지는 단점을 가진다.
상기 도트 반전 구동 방식은 소스/ 드레인 메탈로 형성되는 공통 배선을 사용하게 되어 개구율 및 투과율이 높은 장점을 가지나, 도트 반전으로 인해 소비 전력이 높아지는 단점을 가진다.
이에, 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로 본 발명의 목적은 컬럼 반전 구동을 하여 소비 전력이 낮아질 수 있고, 개구율이 높아질 수 있는 표시 기판을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 열 방향 및 행 방향으로 배열되는 복수의 화소들, 제k 열 및 제(k+1) 열(k는 자연수)의 홀수행의 화소에 연결되고, 제(K+1) 열 및 제(k+2) 열의 짝수행의 화소에 연결되는 복수의 데이터 배선들 및 상기 데이터 배선들에 데이터 신호를 인가하는 데이터 구동부를 포함한다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 한 프레임 동안, 제(m+1) 데이터 배선(m은 자연수)에는 제1 극성의 데이터 신호를 인가하고, 상기 제(m+1) 데이터 배선과 인접한 제m 데이터 배선 및 제(m+2) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 화소들에 연결되는 복수의 게이트 배선들을 더 포함하고, 제n 게이트 배선 (n은 자연수)은 홀수열의 화소와 연결되고, 제(n+1) 게이트 배선 (n은 자연수)은 짝수열의 화소와 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 배선들은 한 화소 행마다 한 쌍이 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 게이트 배선들에 게이트 신호를 인가하는 게이트 구동부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 상기 표시 패널의 장변 측에 배치되고, 상기 게이트 구동부는 상기 표시 패널의 단변 측에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 화소들은 행 방향으로 배열되는 적색, 녹색 및 청색 화소들을 포함할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 열 방향 및 행 방향으로 배열되는 복수의 화소들, 제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행 및 제(j+1) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+2) 행 및 제(j+3) 행의 화소에 연결되는 복수의 데이터 배선들 및 상기 데이터 배선들에 데이터 신호를 인가하는 데이터 구동부를 포함한다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 한 프레임 동안, 제(m+1) 데이터 배선(m은 자연수)에는 제1 극성의 데이터 신호를 인가하고, 상기 제(m+1) 데이터 배선과 인접한 제m 데이터 배선 및 제(m+2) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 화소들에 연결되는 복수의 게이트 배선들을 더 포함하고, 제n 게이트 배선 (n은 자연수)은 홀수열의 화소와 연결되고, 제(n+1) 게이트 배선 (n은 자연수)은 짝수열의 화소와 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 배선들은 한 화소 행마다 한 쌍이 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 게이트 배선들에 게이트 신호를 인가하는 게이트 구동부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 상기 표시 패널의 장변 측에 배치되고, 상기 게이트 구동부는 상기 표시 패널의 단변 측에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 화소들은 행 방향으로 배열되는 적색, 녹색 및 청색 화소들을 포함할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 다른 실시예에 따른 표시 장치는 열 방향 및 행 방향으로 배열되는 복수의 화소들, 제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행, 제(j+1) 행 및 제(j+2) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+3) 행, 제(j+4) 행 및 제(j+5) 행의 화소에 연결되는 복수의 데이터 배선들 및 상기 데이터 배선들에 데이터 신호를 인가하는 데이터 구동부를 포함한다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 한 프레임 동안, 제(m+1) 데이터 배선(m은 자연수)에는 제1 극성의 데이터 신호를 인가하고, 상기 제(m+1) 데이터 배선과 인접한 제m 데이터 배선 및 제(m+2) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 화소들에 연결되는 복수의 게이트 배선들을 더 포함하고, 제n 게이트 배선 (n은 자연수)은 홀수열의 화소와 연결되고, 제(n+1) 게이트 배선 (n은 자연수)은 짝수열의 화소와 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 배선들은 한 화소 행마다 한 쌍이 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 게이트 배선들에 게이트 신호를 인가하는 게이트 구동부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 상기 표시 패널의 장변 측에 배치되고, 상기 게이트 구동부는 상기 표시 패널의 단변 측에 배치될 수 있다.
본 발명의 실시예들에 따르면, 컬럼 반전 구동을 위한 화소 배치임에도 불구하고, 화소들 사이의 연결(routing) 배선의 길이가 감소되어 표시 장치의 개구율 및 투과율이 높아질 수 있다.
또한, 컬럼 반전 구동을 하므로 표시 장치의 소비 전력이 낮은 장점을 가진다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 설명하기 위한 블록도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 화소 구조를 나타낸 개념도이다.
도 3은 본 발명의 일 실시예에 따른 표시 장치의 제N 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 4는 본 발명의 일 실시예에 따른 표시 장치의 제(N+1) 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치의 화소 구조를 나타낸 개념도이다.
도 6은 본 발명의 다른 실시예에 따른 표시 장치의 제N 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 7은 본 발명의 다른 실시예에 따른 표시 장치의 제(N+1) 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 8은 본 발명의 또 다른 실시예에 따른 표시 장치의 화소 구조를 나타낸 개념도이다.
도 9는 본 발명의 또 다른 실시예에 따른 표시 장치의 제N 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 10은 본 발명의 또 다른 실시예에 따른 표시 장치의 제(N+1) 프레임에서의 화소의 반전을 나타내는 개념도이다.
이하, 도면들을 참조하여 본 발명의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 설명하기 위한 블록도이다. 도 2는 본 발명의 일 실시예에 따른 표시 장치의 화소 구조를 나타낸 개념도이다.
도 1 및 도 2를 참조하면, 상기 표시 장치는 표시 패널(100) 및 상기 표시 패널(100)을 구동하는 패널 구동부(200)를 포함한다.
상기 표시 패널(100)은 제1 방향(D1)으로 연장된 장변과 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된 단변으로 이루어진 프레임 형상을 가진다. 상기 표시 패널(100)에는 복수의 게이트 배선들 및 상기 게이트 배선들과 교차하는 복수의 데이터 배선들이 형성된다.
상기 게이트 배선들은 상기 표시 패널(100)의 장변 방향인 상기 제1 방향(D1)으로 연장되고 상기 제2 방향(D2)으로 배열된다. 상기 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다.
상기 표시 패널(100)은 상기 제1 방향(D1)과 상기 제1 방향(D1)과 교차하는 상기 제2 방향(D2)으로 배열된 복수의 화소들을 포함한다. 상기 제1 방향(D1)으로는 적색(R), 녹색(G) 및 청색(B)의 화소들이 주기적으로 배치되고, 상기 제2 방향(D2)으로는 동일한 색의 화소들이 배치된다.
상기 패널 구동부(200)는 타이밍 제어부(210), 데이터 구동부(230) 및 게이트 구동부(250)를 포함한다.
상기 타이밍 제어부(210)는 외부로부터 데이터신호(DATA) 및 제어신호(CONT)를 수신한다. 상기 제어신호(CONT)는 메인 클럭 신호(MCLK), 수직동기신호(VSYNC), 수평동기신호(HSYNC), 데이터 인에이블 신호(DE) 등을 포함할 수 있다.
상기 타이밍 제어부(210)는 상기 제어신호(CONT)를 이용하여 상기 데이터 구동부(230)의 구동 타이밍을 제어하기 위한 제1 제어신호(CONT1) 및 상기 게이트 구동부(250)의 구동 타이밍을 제어하기 위한 제2 제어신호(CONT2)를 생성한다. 상기 제1 제어신호(CONT1)는 수평개시신호(STH), 로드 신호(TP), 데이터 클럭신호(DCLK) 및 반전 신호(POL)를 포함할 수 있다. 상기 제2 제어신호(CONT2)는 수직개시신호(STV), 게이트 클럭신호(GCLK) 및 출력 인에이블 신호(OE) 등을 포함할 수 있다.
상기 데이터 구동부(230)는 상기 표시 패널(100)의 장변 측에 배치되어, 상기 데이터 배선들에 데이터 전압을 출력한다. 상기 데이터 구동부(230)는 상기 타이밍 제어부(210)로부터 제공된 디지털 데이터 신호를 아날로그의 데이터 전압으로 변환하여 상기 데이터 배선들에 출력한다. 상기 데이터 구동부(230)는 상기 타이밍 제어부(210)로부터 제공되는 반전 신호에 응답하여 상기 데이터 전압의 극성을 반전시켜 상기 데이터 배선들에 출력한다.
상기 데이터 구동부(230)는 상기 표시 패널(100)에 포함된 복수의 데이터 배선들 각각에 데이터 신호를 인가한다. 예를 들면, 상기 데이터 구동부(230)는 제N 프레임 동안, 제(m+1) 데이터 배선(DLm+1)에는 양극성(+)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)과 인접한 제m 데이터 배선(DLm) 및 제(m+2) 데이터 배선(DLm+2)에는 음극성(-)의 데이터 신호를 인가한다. 상기 데이터 구동부(230)는 제(N+1) 프레임 동안에는 상기 제N 프레임 동안 인가된 데이터 신호의 극성과 반대의 극성을 갖는 데이터 신호를 인가하는 컬럼 반전 구동한다.
상기 게이트 구동부(250)는 상기 표시 패널(100)의 단변 측에 배치되어, 상기 게이트 배선들에 게이트 신호를 순차적으로 출력한다. 상기 게이트 구동부(250)는 상기 타이밍 제어부(210)로부터 제공되는 상기 제2 제어신호(CONT2) 및 전압 발생부(미도시)로부터 제공되는 게이트 온/오프 전압을 이용하여 게이트 신호를 생성한다.
상기 게이트 구동부(250)는 상기 표시 패널(100)에 포함된 복수의 게이트 배선들에 게이트 신호들을 순차적으로 인가한다. 예를 들면, 상기 게이트 구동부(250)는 한 쌍의 게이트 배선들, 제n 게이트 배선(GLn) 및 제n+1 게이트 배선(GLn+1)에 1H(수평 주기) 동안 순차적으로 게이트 신호들을 인가한다.
상기 패널 구동부(200)는 상기 표시 패널(100)을 반전 방식에 따라 구동한다. 상기 화소들은 복수의 화소 행(row)들 및 복수의 화소 열(column)들로 배열된다. 제(m+1) 데이터 배선은 제k 열 및 제(k+1) 열(k는 자연수)의 홀수행의 화소에 연결되고, 제(K+1) 열 및 제(k+2) 열의 짝수행의 화소에 연결된다. 상기 복수의 데이터 배선들은 하나의 화소 열 마다 배치되지 않고, 두 개의 화소열 마다 하나씩 배치된다. 본 발명의 일 실시예에 따른 표시 패널(100)은 상기와 같은 상기 제(m+1) 데이터 배선의 연결구조가 반복된다.
상기 복수의 게이트 배선들은 상기 표시 패널(100)의 장변 방향인 상기 제1 방향(D1)으로 연장되고 상기 제2 방향(D2)으로 배열된다. 또한, 상기 복수의 게이트 배선들은 상기 복수의 화소 행들 사이에 두 개가 한쌍이 되어 배치된다. 즉, 제n 게이트 배선(GLn) 및 제(n+1) 게이트 배선(GLn+1)이 한쌍이 되어 화소 행들 사이에 배치된다. 예를 들어, 제n 게이트 배선 (n은 자연수)은 홀수열의 화소와 연결되고, 제(n+1) 게이트 배선 (n은 자연수)은 짝수열의 화소와 연결된다.
본 발명의 일 실시예에 따른 표시 패널(100)은 상기와 같은 상기 제n 게이트 배선(GLn) 및 상기 제(n+1) 게이트 배선(GLn+1)의 연결구조가 반복된다.
상기 복수의 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다. 상기 복수의 데이터 배선들은 하나의 화소 열 마다 배치되지 않고, 두 개의 화소열 마다 하나씩 배치된다. 상기 복수의 데이터 배선들이 배치되지 않은 화소열 사이에는 복수의 공통 배선들(미도시)이 배치될 수 있다. 상기 공통 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 장치의 제N 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 3을 참조하면, 본 발명의 일 실시예에 따른 표시 패널(100)은 제1 방향(D1)과 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 배열된 복수의 화소들을 포함한다. 상기 제1 방향(D1)으로는 적색(R), 녹색(G) 및 청색(B)의 화소들이 주기적으로 배치되고, 상기 제2 방향(D2)으로는 동일한 색의 화소들이 배치될 수 있다.
상기 제2 방향(D2)으로 배열되는 복수의 화소열들 사이에는 데이터 배선들 및 공통 배선들(미도시)이 번갈아 배치될 수 있다. 상기 복수의 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다. 상기 데이터 배선들은 두 개의 화소열마다 하나씩 배치된다. 따라서, 두 개의 화소열마다 데이터 배선들이 배치되지 않게 된다. 상기 데이터 배선들이 배치되지 않는 화소열 사이에는 상기 공통 배선들이 배치될 수 있다. 상기 공통 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다. 즉, 상기 공통 배선들은 상기 복수의 데이터 배선들과 나란하게 배치될 수 있다.
제(m+1) 데이터 배선은 제k 열 및 제(k+1) 열(k는 자연수)의 홀수행의 화소에 연결되고, 제(K+1) 열 및 제(k+2) 열의 짝수행의 화소에 연결된다. 본 발명의 일 실시예에 따른 표시 패널(100)은 A 부분의 상기 데이터 배선들의 연결구조가 반복된다.
상기 데이터 구동부(230)는 상기 표시 패널(100)에 포함된 복수의 데이터 배선들 각각에 데이터 신호를 인가한다. 예를 들면, 상기 데이터 구동부(230)는 제N 프레임 동안, 제(m+1) 데이터 배선(DLm+1)에는 양극성(+)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)과 인접한 제m 데이터 배선(DLm) 및 제(m+2) 데이터 배선(DLm+2)에는 음극성(-)의 데이터 신호를 인가한다.
이에 따라, 상기 화소 열의 홀수열에는 "+, -, +, -, +"와 같이 반전된 데이터 전압이 인가되고, 상기 화소 열의 짝수열에는 "+, +, +, +, +"또는 "-, -, -, -, -"와 같이 반전된 데이터 전압이 인가되며, 상기 화소 행에는 "+, +, -, -, +, +, -, -"와 같이 반전된 데이터 전압이 인가된다.
도 4는 본 발명의 일 실시예에 따른 표시 장치의 제(N+1) 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 4를 참조하면, 본 발명의 일 실시예에 따른 표시 패널(100)은 제1 방향(D1)과 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 배열된 복수의 화소들을 포함한다. 상기 제1 방향(D1)으로는 적색(R), 녹색(G) 및 청색(B)의 화소들이 주기적으로 배치되고, 상기 제2 방향(D2)으로는 동일한 색의 화소들이 배치될 수 있다.
상기 제2 방향(D2)으로 배열되는 복수의 화소열들 사이에는 데이터 배선들 및 공통 배선들(미도시)이 번갈아 배치될 수 있다. 상기 복수의 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다. 상기 데이터 배선들은 두 개의 화소열마다 하나씩 배치된다. 따라서, 두 개의 화소열마다 데이터 배선들이 배치되지 않게 된다. 상기 데이터 배선들이 배치되지 않는 화소열 사이에는 상기 공통 배선들이 배치될 수 있다. 상기 공통 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다. 즉, 상기 공통 배선들은 상기 복수의 데이터 배선들과 나란하게 배치될 수 있다.
제(m+1) 데이터 배선은 제k 열 및 제(k+1) 열(k는 자연수)의 홀수행의 화소에 연결되고, 제(K+1) 열 및 제(k+2) 열의 짝수행의 화소에 연결된다. 본 발명의 일 실시예에 따른 표시 패널(100)은 A 부분의 상기 데이터 배선들의 연결구조가 반복된다.
상기 데이터 구동부(230)는 상기 표시 패널(100)에 포함된 복수의 데이터 배선들 각각에 데이터 신호를 인가한다. 예를 들면, 상기 데이터 구동부(230)는 제(N+1) 프레임 동안, 제(m+1) 데이터 배선(DLm+1)에는 음극성(-)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)과 인접한 제m 데이터 배선(DLm) 및 제(m+2) 데이터 배선(DLm+2)에는 양극성(+)의 데이터 신호를 인가한다.
이에 따라, 상기 화소 열의 홀수열에는 "+, -, +, -, +"와 같이 반전된 데이터 전압이 인가되고, 상기 화소 열의 짝수열에는 "+, +, +, +, +"또는 "-, -, -, -, -"와 같이 반전된 데이터 전압이 인가되며, 상기 화소 행에는 "+, +, -, -, +, +, -, -"와 같이 반전된 데이터 전압이 인가된다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치의 화소 구조를 나타낸 개념도이다.
도 1 및 도 5를 참조하면, 상기 표시 장치는 표시 패널(100) 및 상기 표시 패널(100)을 구동하는 패널 구동부(200)를 포함한다.
상기 표시 패널(100)은 제1 방향(D1)으로 연장된 장변과 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된 단변으로 이루어진 프레임 형상을 가진다. 상기 표시 패널(100)에는 복수의 게이트 배선들 및 상기 게이트 배선들과 교차하는 복수의 데이터 배선들이 형성된다.
상기 게이트 배선들은 상기 표시 패널(100)의 장변 방향인 상기 제1 방향(D1)으로 연장되고 상기 제2 방향(D2)으로 배열된다. 상기 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다.
상기 표시 패널(100)은 상기 제1 방향(D1)과 상기 제1 방향(D1)과 교차하는 상기 제2 방향(D2)으로 배열된 복수의 화소들을 포함한다. 상기 제1 방향(D1)으로는 적색(R), 녹색(G) 및 청색(B)의 화소들이 주기적으로 배치되고, 상기 제2 방향(D2)으로는 동일한 색의 화소들이 배치된다.
상기 패널 구동부(200)는 타이밍 제어부(210), 데이터 구동부(230) 및 게이트 구동부(250)를 포함한다.
상기 타이밍 제어부(210)는 외부로부터 데이터신호(DATA) 및 제어신호(CONT)를 수신한다. 상기 제어신호(CONT)는 메인 클럭 신호(MCLK), 수직동기신호(VSYNC), 수평동기신호(HSYNC), 데이터 인에이블 신호(DE) 등을 포함할 수 있다.
상기 타이밍 제어부(210)는 상기 제어신호(CONT)를 이용하여 상기 데이터 구동부(230)의 구동 타이밍을 제어하기 위한 제1 제어신호(CONT1) 및 상기 게이트 구동부(250)의 구동 타이밍을 제어하기 위한 제2 제어신호(CONT2)를 생성한다. 상기 제1 제어신호(CONT1)는 수평개시신호(STH), 로드 신호(TP), 데이터 클럭신호(DCLK) 및 반전 신호(POL)를 포함할 수 있다. 상기 제2 제어신호(CONT2)는 수직개시신호(STV), 게이트 클럭신호(GCLK) 및 출력 인에이블 신호(OE) 등을 포함할 수 있다.
상기 데이터 구동부(230)는 상기 표시 패널(100)의 장변 측에 배치되어, 상기 데이터 배선들에 데이터 전압을 출력한다. 상기 데이터 구동부(230)는 상기 타이밍 제어부(210)로부터 제공된 디지털 데이터 신호를 아날로그의 데이터 전압으로 변환하여 상기 데이터 배선들에 출력한다. 상기 데이터 구동부(230)는 상기 타이밍 제어부(210)로부터 제공되는 반전 신호에 응답하여 상기 데이터 전압의 극성을 반전시켜 상기 데이터 배선들에 출력한다.
상기 데이터 구동부(230)는 상기 표시 패널(100)에 포함된 복수의 데이터 배선들 각각에 데이터 신호를 인가한다. 예를 들면, 상기 데이터 구동부(230)는 제N 프레임 동안, 제(m+1) 데이터 배선(DLm+1)에는 양극성(+)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)과 인접한 제m 데이터 배선(DLm) 및 제(m+2) 데이터 배선(DLm+2)에는 음극성(-)의 데이터 신호를 인가한다. 상기 데이터 구동부(230)는 제(N+1) 프레임 동안에는 상기 제N 프레임 동안 인가된 데이터 신호의 극성과 반대의 극성을 갖는 데이터 신호를 인가하는 컬럼 반전 구동한다.
상기 게이트 구동부(250)는 상기 표시 패널(100)의 단변 측에 배치되어, 상기 게이트 배선들에 게이트 신호를 순차적으로 출력한다. 상기 게이트 구동부(250)는 상기 타이밍 제어부(210)로부터 제공되는 상기 제2 제어신호(CONT2) 및 전압 발생부(미도시)로부터 제공되는 게이트 온/오프 전압을 이용하여 게이트 신호를 생성한다.
상기 게이트 구동부(250)는 상기 표시 패널(100)에 포함된 복수의 게이트 배선들에 게이트 신호들을 순차적으로 인가한다. 예를 들면, 상기 게이트 구동부(250)는 한 쌍의 게이트 배선들, 제n 게이트 배선(GLn) 및 제n+1 게이트 배선(GLn+1)에 1H(수평 주기) 동안 순차적으로 게이트 신호들을 인가한다.
상기 패널 구동부(200)는 상기 표시 패널(100)을 반전 방식에 따라 구동한다. 상기 화소들은 복수의 화소 행(row)들 및 복수의 화소 열(column)들로 배열된다. 제(m+1) 데이터 배선은 제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행 및 제(j+1) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+2) 행 및 제(j+3) 행의 화소에 연결된다. 상기 복수의 데이터 배선들은 하나의 화소 열 마다 배치되지 않고, 두 개의 화소열 마다 하나씩 배치된다. 본 발명의 일 실시예에 따른 표시 패널(100)은 상기와 같은 상기 제(m+1) 데이터 배선의 연결구조가 반복된다.
상기 복수의 게이트 배선들은 상기 표시 패널(100)의 장변 방향인 상기 제1 방향(D1)으로 연장되고 상기 제2 방향(D2)으로 배열된다. 또한, 상기 복수의 게이트 배선들은 상기 복수의 화소 행들 사이에 두 개가 한 쌍이 되어 배치된다. 즉, 제n 게이트 배선(GLn) 및 제(n+1) 게이트 배선(GLn+1)이 한 쌍이 되어 화소 행들 사이에 배치된다. 예를 들어, 제n 게이트 배선 (n은 자연수)은 홀수열의 화소와 연결되고, 제(n+1) 게이트 배선 (n은 자연수)은 짝수열의 화소와 연결된다.
본 발명의 일 실시예에 따른 표시 패널(100)은 상기와 같은 상기 제n 게이트 배선(GLn) 및 상기 제(n+1) 게이트 배선(GLn+1)의 연결구조가 반복된다.
상기 복수의 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다. 상기 복수의 데이터 배선들은 하나의 화소 열 마다 배치되지 않고, 두 개의 화소열 마다 하나씩 배치된다. 상기 복수의 데이터 배선들이 배치되지 않은 화소열 사이에는 복수의 공통 배선들(미도시)이 배치될 수 있다. 상기 공통 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다.
도 6은 본 발명의 다른 실시예에 따른 표시 장치의 제N 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 6을 참조하면, 본 발명의 일 실시예에 따른 표시 패널(100)은 제1 방향(D1)과 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 배열된 복수의 화소들을 포함한다. 상기 제1 방향(D1)으로는 적색(R), 녹색(G) 및 청색(B)의 화소들이 주기적으로 배치되고, 상기 제2 방향(D2)으로는 동일한 색의 화소들이 배치될 수 있다.
상기 제2 방향(D2)으로 배열되는 복수의 화소열들 사이에는 데이터 배선들 및 공통 배선들(미도시)이 번갈아 배치될 수 있다. 상기 복수의 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다. 상기 데이터 배선들은 두 개의 화소열마다 하나씩 배치된다. 따라서, 두 개의 화소열마다 데이터 배선들이 배치되지 않게 된다. 상기 데이터 배선들이 배치되지 않는 화소열 사이에는 상기 공통 배선들이 배치될 수 있다. 상기 공통 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다. 즉, 상기 공통 배선들은 상기 복수의 데이터 배선들과 나란하게 배치될 수 있다.
제(m+1) 데이터 배선은 제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행 및 제(j+1) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+2) 행 및 제(j+3) 행의 화소에 연결된다. 본 발명의 일 실시예에 따른 표시 패널(100)은 B 부분의 상기 데이터 배선들의 연결구조가 반복된다.
상기 데이터 구동부(230)는 상기 표시 패널(100)에 포함된 복수의 데이터 배선들 각각에 데이터 신호를 인가한다. 예를 들면, 상기 데이터 구동부(230)는 제N 프레임 동안, 제(m+1) 데이터 배선(DLm+1)에는 양극성(+)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)과 인접한 제m 데이터 배선(DLm) 및 제(m+2) 데이터 배선(DLm+2)에는 음극성(-)의 데이터 신호를 인가한다.
이에 따라, 상기 화소 열의 홀수열에는 "+, +, -, -, +, +"와 같이 반전된 데이터 전압이 인가되고, 상기 화소 열의 짝수열에는 "+, +, +, +, +"또는 "-, -, -, -, -"와 같이 반전된 데이터 전압이 인가되며, 상기 화소 행에는 "+, +, -, -, +, +, -, -"와 같이 반전된 데이터 전압이 인가된다.
도 7은 본 발명의 다른 실시예에 따른 표시 장치의 제(N+1) 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 7을 참조하면, 본 발명의 일 실시예에 따른 표시 패널(100)은 제1 방향(D1)과 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 배열된 복수의 화소들을 포함한다. 상기 제1 방향(D1)으로는 적색(R), 녹색(G) 및 청색(B)의 화소들이 주기적으로 배치되고, 상기 제2 방향(D2)으로는 동일한 색의 화소들이 배치될 수 있다.
상기 제2 방향(D2)으로 배열되는 복수의 화소열들 사이에는 데이터 배선들 및 공통 배선들(미도시)이 번갈아 배치될 수 있다. 상기 복수의 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다. 상기 데이터 배선들은 두 개의 화소열마다 하나씩 배치된다. 따라서, 두 개의 화소열마다 데이터 배선들이 배치되지 않게 된다. 상기 데이터 배선들이 배치되지 않는 화소열 사이에는 상기 공통 배선들이 배치될 수 있다. 상기 공통 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다. 즉, 상기 공통 배선들은 상기 복수의 데이터 배선들과 나란하게 배치될 수 있다.
제(m+1) 데이터 배선은 제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행 및 제(j+1) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+2) 행 및 제(j+3) 행의 화소에 연결된다. 본 발명의 일 실시예에 따른 표시 패널(100)은 B 부분의 상기 데이터 배선들의 연결구조가 반복된다.
상기 데이터 구동부(230)는 상기 표시 패널(100)에 포함된 복수의 데이터 배선들 각각에 데이터 신호를 인가한다. 예를 들면, 상기 데이터 구동부(230)는 제(N+1) 프레임 동안, 제(m+1) 데이터 배선(DLm+1)에는 음극성(-)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)과 인접한 제m 데이터 배선(DLm) 및 제(m+2) 데이터 배선(DLm+2)에는 양극성(+)의 데이터 신호를 인가한다.
이에 따라, 상기 화소 열의 홀수열에는 "+, +, -, -, +, +"와 같이 반전된 데이터 전압이 인가되고, 상기 화소 열의 짝수열에는 "+, +, +, +, +"또는 "-, -, -, -, -"와 같이 반전된 데이터 전압이 인가되며, 상기 화소 행에는 "+, +, -, -, +, +, -, -"와 같이 반전된 데이터 전압이 인가된다.
도 8은 본 발명의 또 다른 실시예에 따른 표시 장치의 화소 구조를 나타낸 개념도이다.
도 1 및 도 8을 참조하면, 상기 표시 장치는 표시 패널(100) 및 상기 표시 패널(100)을 구동하는 패널 구동부(200)를 포함한다.
상기 표시 패널(100)은 제1 방향(D1)으로 연장된 장변과 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된 단변으로 이루어진 프레임 형상을 가진다. 상기 표시 패널(100)에는 복수의 게이트 배선들 및 상기 게이트 배선들과 교차하는 복수의 데이터 배선들이 형성된다.
상기 게이트 배선들은 상기 표시 패널(100)의 장변 방향인 상기 제1 방향(D1)으로 연장되고 상기 제2 방향(D2)으로 배열된다. 상기 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다.
상기 표시 패널(100)은 상기 제1 방향(D1)과 상기 제1 방향(D1)과 교차하는 상기 제2 방향(D2)으로 배열된 복수의 화소들을 포함한다. 상기 제1 방향(D1)으로는 적색(R), 녹색(G) 및 청색(B)의 화소들이 주기적으로 배치되고, 상기 제2 방향(D2)으로는 동일한 색의 화소들이 배치된다.
상기 패널 구동부(200)는 타이밍 제어부(210), 데이터 구동부(230) 및 게이트 구동부(250)를 포함한다.
상기 타이밍 제어부(210)는 외부로부터 데이터신호(DATA) 및 제어신호(CONT)를 수신한다. 상기 제어신호(CONT)는 메인 클럭 신호(MCLK), 수직동기신호(VSYNC), 수평동기신호(HSYNC), 데이터 인에이블 신호(DE) 등을 포함할 수 있다.
상기 타이밍 제어부(210)는 상기 제어신호(CONT)를 이용하여 상기 데이터 구동부(230)의 구동 타이밍을 제어하기 위한 제1 제어신호(CONT1) 및 상기 게이트 구동부(250)의 구동 타이밍을 제어하기 위한 제2 제어신호(CONT2)를 생성한다. 상기 제1 제어신호(CONT1)는 수평개시신호(STH), 로드 신호(TP), 데이터 클럭신호(DCLK) 및 반전 신호(POL)를 포함할 수 있다. 상기 제2 제어신호(CONT2)는 수직개시신호(STV), 게이트 클럭신호(GCLK) 및 출력 인에이블 신호(OE) 등을 포함할 수 있다.
상기 데이터 구동부(230)는 상기 표시 패널(100)의 장변 측에 배치되어, 상기 데이터 배선들에 데이터 전압을 출력한다. 상기 데이터 구동부(230)는 상기 타이밍 제어부(210)로부터 제공된 디지털 데이터 신호를 아날로그의 데이터 전압으로 변환하여 상기 데이터 배선들에 출력한다. 상기 데이터 구동부(230)는 상기 타이밍 제어부(210)로부터 제공되는 반전 신호에 응답하여 상기 데이터 전압의 극성을 반전시켜 상기 데이터 배선들에 출력한다.
상기 데이터 구동부(230)는 상기 표시 패널(100)에 포함된 복수의 데이터 배선들 각각에 데이터 신호를 인가한다. 예를 들면, 상기 데이터 구동부(230)는 제N 프레임 동안, 제(m+1) 데이터 배선(DLm+1)에는 양극성(+)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)과 인접한 제m 데이터 배선(DLm) 및 제(m+2) 데이터 배선(DLm+2)에는 음극성(-)의 데이터 신호를 인가한다. 상기 데이터 구동부(230)는 제(N+1) 프레임 동안에는 상기 제N 프레임 동안 인가된 데이터 신호의 극성과 반대의 극성을 갖는 데이터 신호를 인가하는 컬럼 반전 구동한다.
상기 게이트 구동부(250)는 상기 표시 패널(100)의 단변 측에 배치되어, 상기 게이트 배선들에 게이트 신호를 순차적으로 출력한다. 상기 게이트 구동부(250)는 상기 타이밍 제어부(210)로부터 제공되는 상기 제2 제어신호(CONT2) 및 전압 발생부(미도시)로부터 제공되는 게이트 온/오프 전압을 이용하여 게이트 신호를 생성한다.
상기 게이트 구동부(250)는 상기 표시 패널(100)에 포함된 복수의 게이트 배선들에 게이트 신호들을 순차적으로 인가한다. 예를 들면, 상기 게이트 구동부(250)는 한 쌍의 게이트 배선들, 제n 게이트 배선(GLn) 및 제n+1 게이트 배선(GLn+1)에 1H(수평 주기) 동안 순차적으로 게이트 신호들을 인가한다.
상기 패널 구동부(200)는 상기 표시 패널(100)을 반전 방식에 따라 구동한다. 상기 화소들은 복수의 화소 행(row)들 및 복수의 화소 열(column)들로 배열된다. 제(m+1) 데이터 배선은 제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행, 제(j+1) 행 및 제(j+2) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+3) 행, 제(j+4) 행 및 제(j+5) 행의 화소에 연결된다. 상기 복수의 데이터 배선들은 하나의 화소 열 마다 배치되지 않고, 두 개의 화소열 마다 하나씩 배치된다. 본 발명의 일 실시예에 따른 표시 패널(100)은 상기와 같은 상기 제(m+1) 데이터 배선의 연결구조가 반복된다.
상기 복수의 게이트 배선들은 상기 표시 패널(100)의 장변 방향인 상기 제1 방향(D1)으로 연장되고 상기 제2 방향(D2)으로 배열된다. 또한, 상기 복수의 게이트 배선들은 상기 복수의 화소 행들 사이에 두 개가 한 쌍이 되어 배치된다. 즉, 제n 게이트 배선(GLn) 및 제(n+1) 게이트 배선(GLn+1)이 한 쌍이 되어 화소 행들 사이에 배치된다. 예를 들어, 제n 게이트 배선 (n은 자연수)은 홀수열의 화소와 연결되고, 제(n+1) 게이트 배선 (n은 자연수)은 짝수열의 화소와 연결된다.
본 발명의 일 실시예에 따른 표시 패널(100)은 상기와 같은 상기 제n 게이트 배선(GLn) 및 상기 제(n+1) 게이트 배선(GLn+1)의 연결구조가 반복된다.
상기 복수의 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다. 상기 복수의 데이터 배선들은 하나의 화소 열 마다 배치되지 않고, 두 개의 화소열 마다 하나씩 배치된다. 상기 복수의 데이터 배선들이 배치되지 않은 화소열 사이에는 복수의 공통 배선들(미도시)이 배치될 수 있다. 상기 공통 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다.
도 9는 본 발명의 또 다른 실시예에 따른 표시 장치의 제N 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 9를 참조하면, 본 발명의 일 실시예에 따른 표시 패널(100)은 제1 방향(D1)과 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 배열된 복수의 화소들을 포함한다. 상기 제1 방향(D1)으로는 적색(R), 녹색(G) 및 청색(B)의 화소들이 주기적으로 배치되고, 상기 제2 방향(D2)으로는 동일한 색의 화소들이 배치될 수 있다.
상기 제2 방향(D2)으로 배열되는 복수의 화소열들 사이에는 데이터 배선들 및 공통 배선들(미도시)이 번갈아 배치될 수 있다. 상기 복수의 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다. 상기 데이터 배선들은 두 개의 화소열마다 하나씩 배치된다. 따라서, 두 개의 화소열마다 데이터 배선들이 배치되지 않게 된다. 상기 데이터 배선들이 배치되지 않는 화소열 사이에는 상기 공통 배선들이 배치될 수 있다. 상기 공통 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다. 즉, 상기 공통 배선들은 상기 복수의 데이터 배선들과 나란하게 배치될 수 있다.
제(m+1) 데이터 배선은 제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행, 제(j+1) 행 및 제(j+2) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+3) 행, 제(j+4) 행 및 제(j+5) 행의 화소에 연결된다. 본 발명의 일 실시예에 따른 표시 패널(100)은 C 부분의 상기 데이터 배선들의 연결구조가 반복된다.
상기 데이터 구동부(230)는 상기 표시 패널(100)에 포함된 복수의 데이터 배선들 각각에 데이터 신호를 인가한다. 예를 들면, 상기 데이터 구동부(230)는 제N 프레임 동안, 제(m+1) 데이터 배선(DLm+1)에는 양극성(+)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)과 인접한 제m 데이터 배선(DLm) 및 제(m+2) 데이터 배선(DLm+2)에는 음극성(-)의 데이터 신호를 인가한다.
이에 따라, 상기 화소 열의 홀수열에는 "+, +, +, -, -, -"와 같이 반전된 데이터 전압이 인가되고, 상기 화소 열의 짝수열에는 "+, +, +, +, +"또는 "-, -, -, -, -"와 같이 반전된 데이터 전압이 인가되며, 상기 화소 행에는 "+, +, -, -, +, +, -, -"와 같이 반전된 데이터 전압이 인가된다.
도 10은 본 발명의 또 다른 실시예에 따른 표시 장치의 제(N+1) 프레임에서의 화소의 반전을 나타내는 개념도이다.
도 10을 참조하면, 본 발명의 일 실시예에 따른 표시 패널(100)은 제1 방향(D1)과 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 배열된 복수의 화소들을 포함한다. 상기 제1 방향(D1)으로는 적색(R), 녹색(G) 및 청색(B)의 화소들이 주기적으로 배치되고, 상기 제2 방향(D2)으로는 동일한 색의 화소들이 배치될 수 있다.
상기 제2 방향(D2)으로 배열되는 복수의 화소열들 사이에는 데이터 배선들 및 공통 배선들(미도시)이 번갈아 배치될 수 있다. 상기 복수의 데이터 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열된다. 상기 데이터 배선들은 두 개의 화소열마다 하나씩 배치된다. 따라서, 두 개의 화소열마다 데이터 배선들이 배치되지 않게 된다. 상기 데이터 배선들이 배치되지 않는 화소열 사이에는 상기 공통 배선들이 배치될 수 있다. 상기 공통 배선들은 상기 표시 패널(100)의 단변 방향인 상기 제2 방향(D2)으로 연장되고 상기 제1 방향(D1)으로 배열될 수 있다. 즉, 상기 공통 배선들은 상기 복수의 데이터 배선들과 나란하게 배치될 수 있다.
제(m+1) 데이터 배선은 제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행, 제(j+1) 행 및 제(j+2) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+3) 행, 제(j+4) 행 및 제(j+5) 행의 화소에 연결된다. 본 발명의 일 실시예에 따른 표시 패널(100)은 C 부분의 상기 데이터 배선들의 연결구조가 반복된다.
상기 데이터 구동부(230)는 상기 표시 패널(100)에 포함된 복수의 데이터 배선들 각각에 데이터 신호를 인가한다. 예를 들면, 상기 데이터 구동부(230)는 제(N+1) 프레임 동안, 제(m+1) 데이터 배선(DLm+1)에는 음극성(-)의 데이터 신호를 인가하고, 제(m+1) 데이터 배선(DLm+1)과 인접한 제m 데이터 배선(DLm) 및 제(m+2) 데이터 배선(DLm+2)에는 양극성(+)의 데이터 신호를 인가한다.
이에 따라, 상기 화소 열의 홀수열에는 "+, +, +, -, -, -"와 같이 반전된 데이터 전압이 인가되고, 상기 화소 열의 짝수열에는 "+, +, +, +, +"또는 "-, -, -, -, -"와 같이 반전된 데이터 전압이 인가되며, 상기 화소 행에는 "+, +, -, -, +, +, -, -"와 같이 반전된 데이터 전압이 인가된다.
본 발명의 실시예들에 따르면, 컬럼 반전 구동을 위한 화소 배치임에도 불구하고, 화소들 사이의 연결(routing) 배선의 길이가 감소되어 표시 장치의 개구율 및 투과율이 높아질 수 있다.
또한, 컬럼 반전 구동을 하므로 표시 장치의 소비 전력이 낮은 장점을 가진다.
이상에서는 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 통상의 기술자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: 패널 구동부
210: 타이밍 제어부 230: 데이터 구동부
250: 게이트 구동부 DL1 ~ DLm: 데이터 배선
GL1 ~ GLn: 게이트 배선

Claims (20)

  1. 열 방향 및 행 방향으로 배열되는 복수의 화소들;
    제k 열 및 제(k+1) 열(k는 자연수)의 홀수행의 화소에 연결되고, 제(K+1) 열 및 제(k+2) 열의 짝수행의 화소에 연결되는 복수의 데이터 배선들; 및
    상기 데이터 배선들에 데이터 신호를 인가하는 데이터 구동부를 포함하는 표시 장치.
  2. 제1항에 있어서, 상기 데이터 구동부는
    한 프레임 동안, 제(m+1) 데이터 배선(m은 자연수)에는 제1 극성의 데이터 신호를 인가하고, 상기 제(m+1) 데이터 배선과 인접한 제m 데이터 배선 및 제(m+2) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가하는 것을 특징으로 하는 표시 장치.
  3. 제1항에 있어서, 상기 화소들에 연결되는 복수의 게이트 배선들을 더 포함하고,
    제n 게이트 배선 (n은 자연수)은 홀수열의 화소와 연결되고,
    제(n+1) 게이트 배선 (n은 자연수)은 짝수열의 화소와 연결되는 것을 특징으로 하는 표시 장치.
  4. 제3항에 있어서, 상기 게이트 배선들은 한 화소 행마다 한 쌍이 배치되는 것을 특징으로 하는 표시 장치.
  5. 제4항에 있어서, 상기 게이트 배선들에 게이트 신호를 인가하는 게이트 구동부를 더 포함하는 것을 특징으로 하는 표시 장치.
  6. 제5항에 있어서, 상기 데이터 구동부는 상기 표시 패널의 장변 측에 배치되고, 상기 게이트 구동부는 상기 표시 패널의 단변 측에 배치되는 것을 특징으로 하는 표시 장치.
  7. 제1항에 있어서, 상기 화소들은 행 방향으로 배열되는 적색, 녹색 및 청색 화소들을 포함하는 것을 특징으로 하는 표시 장치.
  8. 열 방향 및 행 방향으로 배열되는 복수의 화소들;
    제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행 및 제(j+1) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+2) 행 및 제(j+3) 행의 화소에 연결되는 복수의 데이터 배선들; 및
    상기 데이터 배선들에 데이터 신호를 인가하는 데이터 구동부를 포함하는 표시 장치.
  9. 제8항에 있어서, 상기 데이터 구동부는
    한 프레임 동안, 제(m+1) 데이터 배선(m은 자연수)에는 제1 극성의 데이터 신호를 인가하고, 상기 제(m+1) 데이터 배선과 인접한 제m 데이터 배선 및 제(m+2) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가하는 것을 특징으로 하는 표시 장치.
  10. 제8항에 있어서, 상기 화소들에 연결되는 복수의 게이트 배선들을 더 포함하고,
    제n 게이트 배선 (n은 자연수)은 홀수열의 화소와 연결되고,
    제(n+1) 게이트 배선 (n은 자연수)은 짝수열의 화소와 연결되는 것을 특징으로 하는 표시 장치.
  11. 제10항에 있어서, 상기 게이트 배선들은 한 화소 행마다 한 쌍이 배치되는 것을 특징으로 하는 표시 장치.
  12. 제11항에 있어서, 상기 게이트 배선들에 게이트 신호를 인가하는 게이트 구동부를 더 포함하는 것을 특징으로 하는 표시 장치.
  13. 제12항에 있어서, 상기 데이터 구동부는 상기 표시 패널의 장변 측에 배치되고, 상기 게이트 구동부는 상기 표시 패널의 단변 측에 배치되는 것을 특징으로 하는 표시 장치.
  14. 제8항에 있어서, 상기 화소들은 행 방향으로 배열되는 적색, 녹색 및 청색 화소들을 포함하는 것을 특징으로 하는 표시 장치.
  15. 열 방향 및 행 방향으로 배열되는 복수의 화소들;
    제(k+1) 열 및 제(k+2) 열(k는 자연수)의 제j 행, 제(j+1) 행 및 제(j+2) 행의 화소에 연결되고, 제K 열 및 제(k+1) 열의 제(j+3) 행, 제(j+4) 행 및 제(j+5) 행의 화소에 연결되는 복수의 데이터 배선들; 및
    상기 데이터 배선들에 데이터 신호를 인가하는 데이터 구동부를 포함하는 표시 장치.
  16. 제15항에 있어서, 상기 데이터 구동부는
    한 프레임 동안, 제(m+1) 데이터 배선(m은 자연수)에는 제1 극성의 데이터 신호를 인가하고, 상기 제(m+1) 데이터 배선과 인접한 제m 데이터 배선 및 제(m+2) 데이터 배선들 각각에는 제2 극성의 데이터 신호를 인가하는 것을 특징으로 하는 표시 장치.
  17. 제15항에 있어서, 상기 화소들에 연결되는 복수의 게이트 배선들을 더 포함하고,
    제n 게이트 배선 (n은 자연수)은 홀수열의 화소와 연결되고,
    제(n+1) 게이트 배선 (n은 자연수)은 짝수열의 화소와 연결되는 것을 특징으로 하는 표시 장치.
  18. 제17항에 있어서, 상기 게이트 배선들은 한 화소 행마다 한 쌍이 배치되는 것을 특징으로 하는 표시 장치.
  19. 제18항에 있어서, 상기 게이트 배선들에 게이트 신호를 인가하는 게이트 구동부를 더 포함하는 것을 특징으로 하는 표시 장치.
  20. 제19항에 있어서, 상기 데이터 구동부는 상기 표시 패널의 장변 측에 배치되고, 상기 게이트 구동부는 상기 표시 패널의 단변 측에 배치되는 것을 특징으로 하는 표시 장치.
KR1020140006135A 2014-01-17 2014-01-17 표시 장치 KR102350904B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020140006135A KR102350904B1 (ko) 2014-01-17 2014-01-17 표시 장치
US14/273,254 US20150206491A1 (en) 2014-01-17 2014-05-08 Display device
US15/967,014 US10964283B2 (en) 2014-01-17 2018-04-30 Display device having high aperture ratio and low power consumption

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140006135A KR102350904B1 (ko) 2014-01-17 2014-01-17 표시 장치

Publications (2)

Publication Number Publication Date
KR20150086026A true KR20150086026A (ko) 2015-07-27
KR102350904B1 KR102350904B1 (ko) 2022-01-14

Family

ID=53545315

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140006135A KR102350904B1 (ko) 2014-01-17 2014-01-17 표시 장치

Country Status (2)

Country Link
US (2) US20150206491A1 (ko)
KR (1) KR102350904B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105096868B (zh) * 2015-08-10 2018-12-21 深圳市华星光电技术有限公司 一种驱动电路
CN105319793B (zh) 2015-11-26 2019-09-24 深圳市华星光电技术有限公司 具有数据线共享架构的阵列基板
KR20170088011A (ko) * 2016-01-21 2017-08-01 삼성디스플레이 주식회사 표시 장치
CN105892183A (zh) * 2016-06-07 2016-08-24 深圳市华星光电技术有限公司 像素结构及相应的液晶显示面板
CN108257563B (zh) 2018-01-03 2019-12-27 惠科股份有限公司 显示装置
KR102511559B1 (ko) * 2018-01-26 2023-03-16 엘지디스플레이 주식회사 액정표시장치 및 그 컨트롤러, 그 구동방법

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100318004B1 (ko) * 1998-05-07 2001-12-24 가타오카 마사타카 액티브매트릭스형 액정표시장치 및 그것에 사용되는 기판
KR20030074316A (ko) * 2002-03-07 2003-09-19 가부시키가이샤 히타치세이사쿠쇼 표시 장치 및 그 구동 방법
KR20120010777A (ko) * 2010-07-27 2012-02-06 엘지디스플레이 주식회사 액정표시장치
KR101171176B1 (ko) * 2004-12-20 2012-08-06 삼성전자주식회사 박막 트랜지스터 표시판 및 표시 장치
KR20130014754A (ko) * 2011-08-01 2013-02-12 엘지디스플레이 주식회사 액정 표시장치
KR20130051354A (ko) * 2011-11-09 2013-05-20 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3504496B2 (ja) 1998-05-11 2004-03-08 アルプス電気株式会社 液晶表示装置の駆動方法および駆動回路
TW548615B (en) * 2002-03-29 2003-08-21 Chi Mei Optoelectronics Corp Display panel having driver circuit with data line commonly used by three adjacent pixels
KR101061854B1 (ko) 2004-10-01 2011-09-02 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP5092306B2 (ja) 2006-08-02 2012-12-05 ソニー株式会社 表示装置および画素回路のレイアウト方法
JP5191639B2 (ja) 2006-09-15 2013-05-08 株式会社ジャパンディスプレイイースト 液晶表示装置
CN101685228B (zh) 2008-09-25 2011-08-31 北京京东方光电科技有限公司 阵列基板、液晶面板以及液晶显示装置
KR101675839B1 (ko) 2009-12-14 2016-11-15 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
CN103926775A (zh) * 2013-07-12 2014-07-16 上海天马微电子有限公司 显示面板和显示器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100318004B1 (ko) * 1998-05-07 2001-12-24 가타오카 마사타카 액티브매트릭스형 액정표시장치 및 그것에 사용되는 기판
KR20030074316A (ko) * 2002-03-07 2003-09-19 가부시키가이샤 히타치세이사쿠쇼 표시 장치 및 그 구동 방법
KR101171176B1 (ko) * 2004-12-20 2012-08-06 삼성전자주식회사 박막 트랜지스터 표시판 및 표시 장치
KR20120010777A (ko) * 2010-07-27 2012-02-06 엘지디스플레이 주식회사 액정표시장치
KR20130014754A (ko) * 2011-08-01 2013-02-12 엘지디스플레이 주식회사 액정 표시장치
KR20130051354A (ko) * 2011-11-09 2013-05-20 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법

Also Published As

Publication number Publication date
US20150206491A1 (en) 2015-07-23
US10964283B2 (en) 2021-03-30
KR102350904B1 (ko) 2022-01-14
US20180247604A1 (en) 2018-08-30

Similar Documents

Publication Publication Date Title
JP6301055B2 (ja) 表示装置
US9715861B2 (en) Display device having unit pixel defined by even number of adjacent sub-pixels
US9747859B2 (en) Liquid crystal display using a gate sharing structure
KR101127593B1 (ko) 액정 표시 장치
KR102091434B1 (ko) 표시 장치
KR102233626B1 (ko) 표시 장치
KR102350904B1 (ko) 표시 장치
KR102605050B1 (ko) 표시 장치의 구동 방법
KR20100075023A (ko) 표시 장치
KR20080099908A (ko) 액정 표시 장치 및 그 구동 방법
KR102298337B1 (ko) 분할 구동용 표시장치
US8717271B2 (en) Liquid crystal display having an inverse polarity between a common voltage and a data signal
KR20140035756A (ko) 검사회로를 포함하는 액정표시장치 및 이의 검사방법
US10319322B2 (en) Gate driver, display panel and display use the same
KR20150005259A (ko) 표시 패널 및 이를 포함하는 표시 장치
KR101560236B1 (ko) 액정표시장치
US10043463B2 (en) Display apparatus and method of driving the same
US9892700B2 (en) Thin-film transistor array substrate and method for driving the same and display device
KR20160072369A (ko) 표시장치
KR20080069441A (ko) 액정 표시 장치 및 그 구동 방법
US10354604B2 (en) Display apparatus and method of driving the same
KR102056278B1 (ko) 액정 디스플레이 장치
KR102290615B1 (ko) 액정표시장치
TWI436328B (zh) 顯示面板的驅動方法與採用此方法之顯示裝置
KR102262599B1 (ko) 표시장치용 구동회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant