KR20170088011A - 표시 장치 - Google Patents
표시 장치 Download PDFInfo
- Publication number
- KR20170088011A KR20170088011A KR1020160007742A KR20160007742A KR20170088011A KR 20170088011 A KR20170088011 A KR 20170088011A KR 1020160007742 A KR1020160007742 A KR 1020160007742A KR 20160007742 A KR20160007742 A KR 20160007742A KR 20170088011 A KR20170088011 A KR 20170088011A
- Authority
- KR
- South Korea
- Prior art keywords
- pixel
- pixels
- data
- gate line
- line
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
표시 장치는 복수의 게이트 라인들, 복수의 데이터 라인들, 및 제1 내지 제4 화소들을 포함한다. 상기 제1 내지 제4 화소들은 서로 인접한 두 데이터 라인들 사이에 배치된다. 상기 제1 및 제2 화소들은 상기 제i 게이트 라인 및 상기 i+1 게이트 라인 사이에 배치된다. 상기 제3 및 제4 화소들은 상기 j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치된다. 상기 제1 내지 제4 화소들은 서로 상이한 기준 연결 데이터 라인을 갖거나, 서로 상이한 기준 연결 게이트 라인을 가질 수 있다.
Description
본 발명은 표시 장치에 관한 것으로, 좀 더 상세하게는 액정 표시 장치에 관한 것이다.
액정 표시 장치는 두 기판 사이에 배치된 액정층에 전계를 형성하여 액정 분자들의 배열 상태를 변경함으로써 입사된 광의 투과도를 조절하여 영상을 표시한다.
액정 표시 장치의 구동 방법에는 데이터 라인에 인가되는 데이터 전압의 위상에 따라 라인 인버젼(line inversion), 컬럼 인버젼(column inversion), 및 도트 인버젼(dot inversion) 등의 방식이 있다. 라인 인버젼 방식은 데이터 라인에 인가되는 영상 데이터의 위상을 화소행 마다 반전시켜 인가하는 방식이고, 컬럼 인버젼 방식은 데이터 라인에 인가되는 영상 데이터의 위상을 화소열 마다 반전시켜 인가하는 방식이고, 도트 인버젼 방식은 데이터 라인에 인가되는 영상 데이터의 위상을 화소행과 화소열 마다 반전시켜 인가하는 방식이다.
일반적으로 표시 장치는 레드, 블루 및 그린의 삼원색을 이용하여 색을 표현한다. 그러므로 표시 패널은 레드, 블루 및 그린에 각각 대응하는 화소들을 구비한다.
화소들 각각은 게이트 라인과 데이터 라인에 연결되고, 게이트 라인과 데이터 라인에 인가된 신호에 의해 영상을 표시한다. 게이트 라인에 신호를 인가하는 회로가 데이터 라인에 신호를 인가하는 회로보다 구현하기가 용이하고, 제조 비용이 적게 든다.
본 발명은 해상도를 그대로 유지하면서 데이터 라인들의 개수를 감소시키고, 데이터 라인들에 연결되는 구동 회로 칩의 개수를 줄여 비용을 절감하고, 구성이 간소화된 표시 장치를 제공하는 것을 목적으로 한다.
본 발명은 다양한 연결 구조를 갖는 화소들을 포함하더라도 표시 품질이 저하되지 않는 표시 장치를 제공하는 것을 목적으로 한다.
본 발명의 실시예에 따른 표시 장치는 복수의 게이트 라인들, 복수의 데이터 라인들, 및 제1 색 화소들을 포함한다.
상기 게이트 라인들은 제1 방향으로 연장하고, m개로 제공될 수 있다. m은 자연수일 수 있다.
상기 데이터 라인들은 상기 제1 방향에 교차하는 제2 방향으로 연장하고, n개로 제공될 수 있다. n은 자연수일 수 있다.
상기 제1 색 화소들은 서로 동일한 색상을 표시하고, 서로 다른 제1 내지 제4 화소들이 정의될 수 있다.
상기 제1 내지 제4 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 사이에 배치될 수 있다. k는 1<k<m을 만족하는 자연수일 수 있다.
상기 제1 및 제2 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치될 수 있다. i는 1<i<n을 만족하는 자연수일 수 있다.
상기 제3 및 제4 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치될 수 있다. j는 1<j≠i<n을 만족하는 자연수일 수 있다.
상기 제1 및 제2 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 중 어느 하나에 연결되고, 상기 제3 및 제4 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 중 다른 하나에 연결될 수 있다.
상기 제1 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 어느 하나에 연결되고, 상기 제2 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 다른 하나에 연결될 수 있다.
상기 제3 화소는 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 중 어느 하나에 연결되고, 상기 제4 화소는 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 중 다른 하나에 연결될 수 있다.
상기 제1 화소는 상기 제k 데이터 라인 및 상기 제i+1 게이트 라인에 연결될 수 있다. 상기 제2 화소는 상기 제k 데이터 라인 및 상기 제i 게이트 라인에 연결될 수 있다. 상기 제3 화소는 상기 제k+1 데이터 라인 및 상기 제j 게이트 라인에 연결될 수 있다. 상기 제4 화소는 상기 제k+1 데이터 라인 및 상기 제j+1 게이트 라인에 연결될 수 있다.
상기 제1 및 제2 화소들에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다. 상기 제3 및 제4 화소들에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다. 상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제3 화소에 인가되는 데이터 전압의 극성은 서로 다를 수 있다.
상기 제1 화소는 상기 제2 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치될 수 있다. 상기 제3 화소는 상기 제4 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치될 수 있다.
상기 표시 장치는 제2 색 화소들 및 제3 색 화소들을 더 포함할 수 있다. 상기 제2 색 화소들은 상기 제1 색 화소들과 다른 색상을 표시할 수 있다. 상기 제3 색 화소들은 상기 제1 색 화소들 및 상기 제2 색 화소들과 다른 색상을 표시할 수 있다.
상기 제1 색 화소들 중 하나, 상기 제2 색 화소들 중 하나, 및 상기 제3 색 화소들 중 하나는 상기 제2 방향으로 순서대로 배치될 수 있다.
상기 제1 색 화소들 각각은 레드 색상을 표시하고, 상기 제2 색 화소들 각각은 그린 색상을 표시하고, 상기 제3 색 화소들 각각은 블루 색상을 표시할 수 있다.
상기 제1 색 화소들 중 상기 하나, 상기 제2 색 화소들 중 상기 하나, 및 상기 제3 색 화소들 중 상기 하나 중 서로 인접한 두 개의 색 화소들 사이에 상기 게이트 라인들 중 2 개의 게이트 라인이 배치될 수 있다.
상기 제1 색 화소들 중 제5 내지 제8 화소들이 정의될 수 있다.
상기 제5 내지 제8 화소들은 제k+1 데이터 라인 및 제k+2 데이터 라인 사이에 배치될 수 있다.
상기 제5 및 제6 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치될 수 있다.
상기 제7 및 제8 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치될 수 있다.
상기 제5 화소는 상기 제k+1 데이터 라인 및 상기 제i+1 게이트 라인에 연결될 수 있다. 상기 제6 화소는 상기 제k+1 데이터 라인 및 상기 제i 게이트 라인에 연결될 수 있다. 상기 제7 화소는 상기 제k+2 데이터 라인 및 상기 제j 게이트 라인에 연결될 수 있다. 상기 제8 화소는 상기 제k+2 데이터 라인 및 상기 제j+1 게이트 라인에 연결될 수 있다.
상기 제1 화소, 상기 제2 화소, 상기 제7 화소, 및 상기 제8 화소에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다.
상기 제3 화소, 상기 제4 화소, 상기 제5 화소, 및 상기 제6 화소에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다.
상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제3 화소에 인가되는 데이터 전압의 극성은 서로 다를 수 있다.
상기 제1 색 화소들 중 제5 내지 제8 화소들이 정의될 수 있다. 상기 제5 내지 제8 화소들은 제k+1 데이터 라인 및 제k+2 데이터 라인 사이에 배치될 수 있다. 상기 제5 및 제6 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치될 수 있다. 상기 제7 및 제8 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치될 수 있다.
상기 제5 화소는 상기 제k+1 데이터 라인 및 상기 제i 게이트 라인에 연결될 수 있다. 상기 제6 화소는 상기 제k+1 데이터 라인 및 상기 제i+1 게이트 라인에 연결될 수 있다. 상기 제7 화소는 상기 제k+2 데이터 라인 및 상기 제j+1 게이트 라인에 연결될 수 있다. 상기 제8 화소는 상기 제k+2 데이터 라인 및 상기 제j 게이트 라인에 연결될 수 있다.
상기 제1 내지 제4 화소들 각각은, 상기 제1 방향으로 연장된 장변과 상기 제2 방향으로 연장된 단변을 가질 수 있다.
본 발명의 다른 실시예에 따른 표시 장치는 복수의 게이트 라인들, 복수의 데이터 라인들, 및 제1 색 화소들을 포함한다.
상기 게이트 라인들은 제1 방향으로 연장하고, m개로 제공될 수 있다. m은 자연수일 수 있다.
상기 데이터 라인들은 상기 제1 방향에 교차하는 제2 방향으로 연장하고, n개로 제공될 수 있다. n은 자연수일 수 있다.
상기 제1 색 화소들은 서로 동일한 색상을 표시하고, 서로 다른 제1 내지 제4 화소들이 정의될 수 있다.
상기 제1 내지 제4 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 사이에 배치되고, k는 1<k<m을 만족하는 자연수일 수 있다.
상기 제1 및 제2 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치되고, i는 1<i<n을 만족하는 자연수일 수 있다.
상기 제3 및 제4 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치되고, j는 1<j≠i<n을 만족하는 자연수일 수 있다.
상기 제1 화소는 상기 제2 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치되고, 상기 제3 화소는 상기 제4 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치될 수 있다.
상기 제1 화소는 상기 제k+1 데이터 라인에 연결되고, 상기 제2 화소는 상기 제k 데이터 라인에 연결되고, 상기 제3 화소는 상기 제k 데이터 라인에 연결되고, 상기 제4 화소는 상기 제k+1 데이터 라인에 연결될 수 있다.
상기 제1 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 어느 하나에 연결되고, 상기 제2 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 다른 하나에 연결될 수 있다.
상기 제3 화소는 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 중 어느 하나에 연결되고, 상기 제4 화소는 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 중 다른 하나에 연결될 수 있다.
상기 제1 화소는 상기 제k+1 데이터 라인 및 상기 제i 게이트 라인에 연결될 수 있다. 상기 제2 화소는 상기 제k 데이터 라인 및 상기 제i+1 게이트 라인에 연결될 수 있다. 상기 제3 화소는 상기 제k 데이터 라인 및 상기 제j+1 게이트 라인에 연결될 수 있다. 상기 제4 화소는 상기 제k+1 데이터 라인 및 상기 제j 게이트 라인에 연결될 수 있다.
상기 제1 및 제4 화소들에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다. 상기 제2 및 제3 화소들에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다. 상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제3 화소에 인가되는 데이터 전압의 극성은 서로 다를 수 있다.
상기 제1 색 화소들 중 제5 내지 제8 화소들이 정의될 수 있다. 상기 제5 내지 제8 화소들은 제k+1 데이터 라인 및 제k+2 데이터 라인 사이에 배치될 수 있다. 상기 제5 및 제6 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치될 수 있다. 상기 제7 및 제8 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치될 수 있다.
상기 제5 화소는 상기 제6 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치되고, 상기 제7 화소는 상기 제8 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치될 수 있다.
상기 제5 화소는 상기 제k+2 데이터 라인 및 상기 제i 게이트 라인에 연결될 수 있다. 상기 제6 화소는 상기 제k+1 데이터 라인 및 상기 제i+1 게이트 라인에 연결될 수 있다. 상기 제7 화소는 상기 제k+1 데이터 라인 및 상기 제j+1 게이트 라인에 연결될 수 있다. 상기 제8 화소는 상기 제k+2 데이터 라인 및 상기 제j 게이트 라인에 연결될 수 있다.
상기 제1 화소, 상기 제4 화소, 상기 제6 화소, 및 상기 제7 화소에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다. 상기 제2 화소, 상기 제3 화소, 상기 제5 화소, 및 상기 제8 화소에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다. 상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제2 화소에 인가되는 데이터 전압의 극성은 서로 다를 수 있다.
상기 제1 색 화소들 중 제5 내지 제8 화소들이 정의될 수 있다.
상기 제5 내지 제8 화소들은 제k+1 데이터 라인 및 제k+2 데이터 라인 사이에 배치될 수 있다. 상기 제5 및 제6 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치될 수 있다. 상기 제7 및 제8 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치될 수 있다.
상기 제5 화소는 상기 제6 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치되고, 상기 제7 화소는 상기 제8 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치될 수 있다.
상기 제5 화소는 상기 제k+1 데이터 라인 및 상기 제i+1 게이트 라인에 연결될 수 있다. 상기 제6 화소는 상기 제k+2 데이터 라인 및 상기 제i 게이트 라인에 연결될 수 있다. 상기 제7 화소는 상기 제k+2 데이터 라인 및 상기 제j 게이트 라인에 연결될 수 있다. 상기 제8 화소는 상기 제k+1 데이터 라인 및 상기 제j+1 게이트 라인에 연결될 수 있다.
상기 제1 화소, 상기 제4 화소, 상기 제5 화소, 및 상기 제8 화소에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다.
상기 제2 화소, 상기 제3 화소, 상기 제6 화소, 및 상기 제7 화소에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다.
상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제2 화소에 인가되는 데이터 전압의 극성은 서로 다를 수 있다.
본 발명의 다른 실시예에 따른 표시 장치는, 복수의 게이트 라인들, 복수의 데이터 라인들, 및 제1 색 화소들을 포함한다.
상기 게이트 라인들은 제1 방향으로 연장하고, m개로 제공될 수 있다. m은 자연수일 수 있다.
상기 데이터 라인들은 상기 제1 방향에 교차하는 제2 방향으로 연장하고, n개로 제공될 수 있다. n은 자연수일 수 있다.
상기 제1 색 화소들은 서로 동일한 색상을 표시하고, 서로 다른 제1 내지 제4 화소들이 정의될 수 있다.
상기 제1 및 제2 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 사이에 배치될 수 있다. k는 1<k<m을 만족하는 자연수일 수 있다.
상기 제3 및 제4 화소들은 상기 제k+1 데이터 라인 및 상기 제k+2 데이터 라인 사이에 배치될 수 있다.
상기 제1 내지 제4 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치될 수 있다. i는 1<i<n을 만족하는 자연수일 수 있다.
상기 제1 화소는 상기 제2 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치되고, 상기 제3 화소는 상기 제4 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치될 수 있다.
상기 제1 화소는 상기 제k+1 데이터 라인에 연결되고, 상기 제2 화소는 상기 제k 데이터 라인에 연결되고, 상기 제3 화소는 상기 제k+1 데이터 라인에 연결되고, 상기 제4 화소는 상기 제k+2 데이터 라인에 연결될 수 있다.
상기 제1 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 어느 하나에 연결되고, 상기 제2 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 다른 하나에 연결될 수 있다.
상기 제3 화소는 상기 제i 게이트 라인 및 상기 i+1 게이트 라인 중 어느 하나에 연결되고, 상기 제4 화소는 상기 제i 게이트 라인 및 상기 i+1 게이트 라인 중 다른 하나에 연결될 수 있다.
상기 제1 화소 및 상기 제4 화소 각각은 상기 제i 게이트 라인에 연결될 수 있다. 상기 제2 화소 및 상기 제3 화소 각각은 상기 i+1 게이트 라인에 연결될 수 있다.
본 발명의 표시 장치에 의하면, 해상도를 그대로 유지하면서 데이터 라인들의 개수를 감소시킬 수 있다. 따라서, 데이터 라인들에 연결되는 구동 회로 칩의 개수를 줄여 비용을 절감하고, 표시 장치의 구성을 간소화할 수 있다.
본 발명의 표시 장치에 의하면, 다양한 연결 구조를 갖는 화소들을 포함하더라도 표시 품질이 저하되지 않을 수 있다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치의 개략적인 블록도이다.
도 2는 도 1에 도시된 하나의 화소의 등가 회로도이다.
도 3은 본 발명의 일 실시예에 따른 액정 패널의 일부를 도시한 평면도이다.
도 4 내지 도 6은 본 발명의 여러가지 실시예들에 따른 액정 패널의 평면도이다.
도 2는 도 1에 도시된 하나의 화소의 등가 회로도이다.
도 3은 본 발명의 일 실시예에 따른 액정 패널의 일부를 도시한 평면도이다.
도 4 내지 도 6은 본 발명의 여러가지 실시예들에 따른 액정 패널의 평면도이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치의 개략적인 블록도이고, 도 2는 도 1에 도시된 하나의 화소의 등가 회로도이다.
도 1에 나타낸 바와 같이, 본 발명의 실시예에 따른 액정 표시 장치(1000)는 액정 패널(100), 타이밍 컨트롤러(200), 게이트 드라이버(300), 및 데이터 드라이버(400)를 포함한다.
액정 패널(100)은 하부 기판(110), 하부 기판(110)에 마주하는 상부 기판(120), 및 두 기판(110, 120) 사이에 배치된 액정층(130)을 포함할 수 있다.
액정 패널(100)은 게이트 라인들(G1~Gm), 데이터 라인들(D1~Dn), 및 화소들(PX)을 포함한다. 게이트 라인들(G1~Gm)은 제1 방향(DR1)으로 연장하고, 데이터 라인들(D1~Dn)은 제1 방향(DR1)에 교차하는 제2 방향(DR2)으로 연장한다. 각 화소(PX)는 게이트 라인들(G1~Gm) 중 어느 하나 및 데이터 라인들(D1~Dn) 중 어느 하나에 연결되고, 영상을 표시한다. 도 1에는 x번째 게이트 라인(Gx) 및 y번째 데이터 라인(Dy)에 연결된 화소(PX)를 예시적으로 도시하였다.
화소(PX)는 박막트래지스터(TR), 액정 커패시터(liquid crystal capacitor)(Clc), 및 스토리지 커패시터(storage capacitor)(Cst)를 포함할 수 있다. 박막트랜지스터(TR)는 게이트 라인들(G1~Gm) 중 하나 및 데이터 라인들(D1~Dn) 중 하나에 연결될 수 있다. 액정 커패시터(Clc)는 박막트랜지스터(TR)에 연결될 수 있다. 스토리지 커패시터(Cst)는 액정 커패시터(Clc)에 병렬 연결될 수 있다. 스토리지 커패시터(Cst)는 필요에 따라 생략할 수 있다.
박막트랜지스터(TR)는 하부 기판(110)에 구비될 수 있다. 박막트랜지스터(TR)는 3단자 소자로서, 제어단, 일단, 및 타단을 가질 수 있다. 박막트랜지스터(TR)의 제어단은 x번째 게이트 라인(Gx)과 연결되어 있고, 일단은 y번째 데이터 라인(Dy)과 연결되어 있으며, 타단은 액정 커패시터(Clc) 및 스토리지 커패시터(Cst)와 연결될 수 있다.
액정 커패시터(Clc)는 하부 기판(110)에 구비된 화소 전극(PE)과 상부 기판(120)에 구비된 공통 전극(CE)을 두 단자로 하며, 두 전극(PE, CE) 사이의 액정층(130)은 유전체로서 기능한다. 화소 전극(PE)은 박막트랜지스터(TR)와 연결되며, 공통 전극(CE)은 상부 기판(120)에 전면적으로 형성되고 공통 전압을 수신한다. 도 2에서와는 달리 공통 전극(CE)이 하부 기판(110)에 구비되는 경우도 있으며 이때에는 두 전극(PE, CE) 중 적어도 하나가 슬릿을 구비할 수 있다.
스토리지 커패시터(Cst)는 액정 커패시터(Clc)의 보조적인 역할을 하며, 화소 전극(PE), 스토리지 라인(미도시), 화소 전극(PE)과 스토리지 라인(미도시) 사이에 배치된 절연체를 포함할 수 있다. 스토리지 라인(미도시)은 하부 기판(110)에 구비되어 화소 전극(PE)의 일부와 중첩할 수 있다. 스토리지 라인(미도시)에는 스토리지 전압과 같은 일정한 전압이 인가된다.
화소(PX)는 주요색(primary color) 중 하나를 표시할 수 있다. 주요색은 레드, 그린, 블루, 및 화이트를 포함할 수 있다. 한편, 이에 제한되는 것은 아니고, 주요색은 옐로우, 시안, 마젠타 등 다양한 색상을 더 포함할 수 있다. 본 발명의 실시예에서 화소(PX)는 레드 화소, 그린 화소, 블루 화소, 및 화이트 화소를 포함하는 것을 예시적으로 설명한다.
화소(PX)는 주요색 중 하나를 나타내는 컬러 필터(CF)를 더 포함할 수 있다. 도 2에는 컬러 필터(CF)가 상부 기판(120)에 구비된 것을 일 예로 도시하였으나, 이에 제한되는 것은 아니고, 컬러 필터(CF)는 하부 기판(110)에 구비될 수 있다.
타이밍 컨트롤러(200)는 외부의 그래픽 제어부(도시하지 않음)로부터 영상 데이터(RGB) 및 제어 신호를 수신한다. 제어 신호는 프레임 구별 신호인 수직 동기 신호(이하 'Vsync 신호'라 함), 행 구별 신호인 수평 동기 신호(이하 'Hsync 신호'라 함), 데이터가 들어오는 구역을 표시하기 위해 데이터가 출력되는 구간 동안만 하이(HIGH) 레벨인 데이터 인에이블 신호(이하 'DE 신호'라함) 및 메인 클록 신호(MCLK)를 포함할 수 있다.
타이밍 컨트롤러(200)는 영상 데이터(RGB)를 데이터 드라이버(400)의 사양에 맞도록 변환하고, 변환된 영상 데이터(DATA)를 데이터 드라이버(400)에 출력한다. 타이밍 컨트롤러(200)는 게이트 제어 신호(GS1) 및 데이터 제어 신호(DS1)를 생성한다. 타이밍 컨트롤러(200)는 게이트 제어 신호(GS1)를 게이트 드라이버(300)에 출력하고, 데이터 제어 신호(DS1)를 데이터 드라이버(400)에 출력한다.
게이트 제어 신호(GS1)는 게이트 드라이버(300)를 구동하기 위한 신호이고, 데이터 제어 신호(DS1)는 데이터 드라이버(400)를 구동하기 위한 신호이다.
게이트 드라이버(300)는 게이트 제어 신호(GS1)에 기초하여 게이트 신호를 생성하고, 게이트 신호를 게이트 라인들(G1~Gm)에 출력한다. 게이트 제어 신호(GS1)은 주사 시작을 지시하는 주사 시작 신호와 게이트 온 전압의 출력 주기를 제어하는 적어도 하나의 클록 신호, 및 게이트 온 전압의 지속 시간을 한정하는 출력 인에이블 신호를 포함할 수 있다.
데이터 드라이버(400)는 데이터 제어 신호(DS1)에 기초하여 영상 데이터(DATA)에 따른 계조 전압을 생성하고, 이를 데이터 전압으로 데이터 라인들(D1~Dn)에 출력한다. 데이터 전압은 공통 전압에 대하여 양의 값을 갖는 정극성 데이터 전압과 음의 값을 갖는 부극성 데이터 전압을 포함할 수 있다. 데이터 제어 신호(DS1)은 영상 데이터(DATA)가 데이터 드라이버(400)로 전송되는 것의 시작을 알리는 수평 시작 신호(STH), 데이터 라인들(D1~Dn)에 데이터 전압을 인가하라는 로드 신호, 및 공통 전압에 대해 데이터 전압의 극성을 반전시키는 반전 신호를 포함할 수 있다.
화소(PX)에 인가되는 데이터 전압의 극성은 액정의 열화를 방지하기 위하여 한 프레임이 끝나고 다음 프레임이 시작되기 전에 반전될 수 있다. 즉, 데이터 드라이버(400)에 인가되는 반전 신호에 응답하여 한 프레임 단위로 데이터 전압의 극성이 반전될 수 있다. 액정 패널(100)은 한 프레임의 영상을 표시할 때 화질 향상을 위하여 적어도 하나의 데이터 라인들 단위로 서로 다른 극성의 데이터 전압이 인가되는 방식으로 구동될 수 있다.
데이터 드라이버(400)는 하나의 데이터 라인 마다 정극성의 데이터 전압 및 부극성의 데이터 전압을 교대로 출력할 수 있다.
타이밍 컨트롤러(200), 게이트 드라이버(300), 및 데이터 드라이버(400) 각각은 적어도 하나의 집적 회로 칩의 형태로 액정 패널(100)에 직접 장착되거나, 가요성 인쇄회로기판(flexible printed circuit board) 위에 장착되어 TCP(tape carrier package)의 형태로 액정 패널(100)에 부착되거나, 별도의 인쇄회로기판(printed circuit board) 위에 장착될 수 있다. 이와는 달리, 게이트 드라이버(300) 및 데이터 드라이버(400) 중 적어도 하나는 게이트 라인들(G1~Gm), 데이터 라인들(D1~Dn), 및 박막트랜지스터(TR)과 함께 액정 패널(100)에 집적될 수도 있다. 또한, 타이밍 컨트롤러(200), 게이트 드라이버(300), 및 데이터 드라이버(400)는 단일 칩으로 집적될 수 있다.
도 3은 본 발명의 일 실시예에 따른 액정 패널의 일부를 도시한 평면도이다.
도 3에서, 화소들 각각에 포함된 박막트랜지스터를 도시하지 않았으나, 화소들 각각의 박막트랜지스터의 제어단은 대응하는 게이트 라인에 연결되고, 화소들 각각의 박막트랜지스터의 일단은 대응하는 데이터 라인에 연결될 수 있다.
도 3을 참조하면, 화소들은 제1 내지 제3 색 화소들을 포함할 수 있다. 제1 색 화소들 각각은 레드 영상을 표시하는 레드 화소일 수 있고, 제2 색 화소들 각각은 그린 영상을 표시하는 그린 화소일 수 있고, 제3 색 화소들 각각은 블루 영상을 표시하는 블루 화소일 수 있다.
본 발명의 실시예에서, 레드 화소, 그린 화소, 및 블루 화소는 제2 방향(DR2)으로 순서대로 배치될 수 있다. 다만, 이에 제한되는 것은 아니고, 레드 화소, 그린 화소, 및 블루 화소의 배열 순서는 다양하게 변경될 수 있다.
도 3에서, 레드 화소는 R, 그린 화소는 G, 블루 화소는 B로 표기한다. 또한, 정극성(+)의 데이터 전압을 인가받는 화소들을 R+, G+, 및 B+로 표기하고, 부극성(-)의 데이터 전압을 인가받는 화소들을 R-, G-, 및 B-으로 표기한다.
도 3에 도시된 액정 패널(100)의 각 화소들에 제공되는 데이터 전압의 극성은 i번째 프레임의 극성을 나타낸 것으로, i+1번째 프레임에서 각 화소들에 제공되는 데이터 전압의 극성은 반전된다. 즉, 도 1의 데이터 드라이버(400)는 프레임 마다 데이터 라인들(D1~Dn)에 출력되는 데이터 전압의 극성을 반전시킨다. 데이터 라인들(D1~D3)에는 정극성의 데이터 전압 및 부극성의 데이터 전압이 교대로 인가된다.
서로 인접한 두 개의 게이트 라인들과 서로 인접한 두 개의 데이터 라인들에 의해 정의된 영역 내에 2 개의 화소들이 배치될 수 있다. 예를 들어, 제1 및 제2 게이트 라인들(G1, G2) 및 제1 및 제2 데이터 라인들(D1, D2)에 의해 정의된 영역 내에 2 개의 레드 화소들(R+)이 배치될 수 있다.
서로 인접한 두 개의 데이터 라인들 사이에 제1 방향(DR1)으로 서로 인접한 두 개의 화소들이 배치될 수 있다. 예를 들어, 제1 및 제2 데이터 라인들(D1, D2) 사이에 2 개의 레드 화소들(R+)이 배치될 수 있다.
서로 인접한 두 개의 게이트 라인들 사이에 하나의 화소가 배치된다. 제2 방향(DR2)으로 서로 인접한 두 개의 화소들 사이에 서로 인접한 두 개의 게이트 라인들이 배치될 수 있다. 예를 들어, 제2 및 제3 게이트 라인들(G2, G3)은 제2 방향(DR2)으로 서로 인접한 레드 화소(R) 및 그린 화소(G) 사이에 배치될 수 있다.
화소들 각각은 대략적인 직사각 형상을 가질 수 있다. 화소들 각각은 제1 방향(DR1)으로 연장된 장변을 갖고, 제2 방향(DR2)으로 연장된 단변을 가질 수 있다.
본 발명의 실시예에 따른 표시 장치에 의하면, 해상도를 그대로 유지하면서 데이터 라인들의 개수를 감소시킬 수 있다. 따라서, 데이터 라인들에 연결되는 구동 회로 칩의 개수를 줄여 비용을 절감하고, 구성을 간소화할 수 있다.
이하, 레드 화소들(R)과 데이터 라인들의 연결 관계 및 레드 화소들(R)과 게이트 라인들의 연결 관계를 설명한다.
레드 화소들(R) 중 일부는 제1 내지 제4 레드 화소들(11~14)로 정의될 수 있다.
제1 내지 제4 레드 화소들(11~14)은 서로 인접한 두 개의 데이터 라인들(D1, D2) 사이에 배치될 수 있다. 도 3에서 제1 내지 제4 레드 화소들(11~14)는 제1 및 제2 데이터 라인들(D1, D2) 사이에 배치된 것을 예시적으로 도시하였다.
제1 및 제2 레드 화소들(11, 12)은 서로 인접한 두 개의 게이트 라인들 사이에 배치될 수 있다. 제3 및 제4 레드 화소들(13, 14)은 서로 인접한 두 개의 게이트 라인들 사이에 배치될 수 있다. 도 3에서, 제1 및 제2 레드 화소들(11, 12)은 제1 및 제2 게이트 라인들(G1, G2) 사이에 배치된 것을 예시적으로 도시하였다. 또한, 제3 및 제4 레드 화소들(13, 14)은 제7 및 제8 게이트 라인들(G7, G8) 사이에 배치된 것을 예시적으로 도시하였다.
제1 및 제3 레드 화소들(11, 13)은 제2 및 제4 레드 화소들(12, 14)에 비해 제1 데이터 라인(D1)에 더 인접하게 배치될 수 있다.
제1 및 제2 레드 화소들(11, 12)은 제1 및 제2 데이터 라인들(D1, D2) 중 어느 하나에 연결될 수 있다. 제3 및 제4 레드 화소들(13, 14)은 제1 및 제2 데이터 라인들(D1, D2) 중 다른 하나에 연결될 수 있다. 도 3에서, 제1 및 제2 레드 화소들(11, 12)은 제1 데이터 라인(D1)에 연결되고, 제3 및 제4 레드 화소들(13, 14)은 제2 데이터 라인들(D2)에 연결된 것을 예시적으로 도시하였다.
제1 레드 화소(11)는 제1 및 제2 게이트 라인들(G1, G2) 중 어느 하나에 연결되고, 제2 레드 화소(12)는 제1 및 제2 게이트 라인들(G1, G2) 중 다른 하나에 연결될 수 있다. 도 3에서 제1 레드 화소(11)는 제2 게이트 라인(G2)에 연결되고, 제2 레드 화소(12)는 제1 게이트 라인(G1)에 연결된 것을 예시적으로 도시하였다.
제3 레드 화소(13)는 제7 및 제8 게이트 라인들(G7, G8) 중 어느 하나에 연결되고, 제4 레드 화소(14)는 제7 및 제8 게이트 라인들(G7, G8) 중 다른 하나에 연결될 수 있다. 도 3에서, 제3 레드 화소(13)는 제7 게이트 라인(G7)에 연결되고, 제4 레드 화소(14)는 제8 게이트 라인(G8)에 연결된 것을 예시적으로 도시하였다.
본 발명의 실시예에 따른 액정 패널(100)에 의하면, 제1 내지 제4 레드 화소들(11~14)은 서로 상이한 기준 연결 데이터 라인을 갖거나, 서로 상이한 기준 연결 게이트 라인을 가질 수 있다.
기준 연결 데이터 라인은 각 화소의 가까운-왼쪽 데이터 라인, 먼-왼쪽 데이터 라인, 가까운-오른쪽 데이터 라인, 및 먼-오른쪽 데이터 라인 중 각 화소가 연결된 데이터 라인으로 정의될 수 있다. 제1 내지 제4 레드 화소들(11~14)는 가까운-왼쪽 데이터 라인, 먼-왼쪽 데이터 라인, 가까운-오른쪽 데이터 라인, 및 먼-오른쪽 데이터 라인(순서에 관계없이)에 각각 연결될 수 있다.
예를 들어, 제1 레드 화소(11)는 가까운-왼쪽 데이터 라인(D1)에 연결되고, 제2 레드 화소(12)는 먼-왼쪽 데이터 라인(D1)에 연결되고, 제3 레드 화소(13)는 먼-오른쪽 데이터 라인(D2)에 연결되고, 제4 레드 화소(14)는 가까운-오른쪽 데이터 라인(D2)에 연결된다. 즉, 본 발명의 실시예에서, 제1 내지 제4 레드 화소들(11~14)은 서로 상이한 기준 연결 데이터 라인을 갖는다.
기준 연결 게이트 라인은 각 화소의 상부 게이트 라인 및 하부 게이트 라인 중 각 화소가 연결된 게이트 라인으로 정의될 수 있다. 제1 내지 제4 레드 화소들(11~14) 중 두 개는 상부 게이트 라인에 연결되고, 다른 두개는 하부 게이트 라인에 연결될 수 있다.
예를 들어, 제1 레드 화소(11)는 하부 게이트 라인(G2)에 연결되고, 제2 레드 화소(12)는 상부 게이트 라인(G1)에 연결되고, 제3 레드 화소(13)는 상부 게이트 라인(G7)에 연결되고, 제4 레드 화소(14)는 하부 게이트 라인(G8)에 연결될 수 있다.
제1 내지 제4 레드 화소들(11~14)은 데이터 라인 및 게이트 라인 연결 구조 중 적어도 하나가 서로 상이하다. 제1 내지 제4 레드 화소들(11~14)의 박막트랜지스터들은 서로 상이한 형상을 가질 수 있고, 서로 상이한 게이트-소스 커패시턴스를 가질 수 있다. 이로 인해, 제1 내지 제4 레드 화소들(11~14) 사이에 휘도 차이가 발생할 수 있다.
본 발명의 실시예에 따른 액정 패널(100)에서, 제1 내지 제4 레드 화소들(11~14)의 기준 연결 데이터 라인들이 대칭 설계되고, 제1 내지 제4 레드 화소들(11~14)의 기준 연결 게이트 라인들이 대칭 설계된다. 제1 내지 제4 레드 화소들(11~14)에서 표시되는 영상의 평균적인 휘도는 제1 내지 제4 레드 화소들(11~14) 각각에 입력된 데이터 전압을 통해 표시하고자 한 영상의 휘도와 실질적으로 동일할 수 있다. 따라서, 본 발명의 실시예에 따른 표시 장치에 의하면 다양한 연결 구조를 갖는 화소들을 포함하더라도 표시 품질이 저하되지 않을 수 있다.
레드 화소들(R) 중 일부는 제5 내지 제8 레드 화소들(15~18)로 정의될 수 있다.
제5 및 제6 레드 화소들(15, 16)은 제1 방향(DR1)으로 서로 인접하게 배치될 수 있다. 제5 레드 화소(15)는 제2 레드 화소(12)와 제1 방향(DR1)으로 서로 인접하게 배치될 수 있다.
제7 및 제8 레드 화소들(17, 18)은 제1 방향(DR1)으로 서로 인접하게 배치될 수 있다. 제7 레드 화소(14)는 제4 레드 화소(14)와 제1 방향(DR1)으로 서로 인접하게 배치될 수 있다.
제5 내지 제8 레드 화소들(15~18)은 제2 및 제3 데이터 라인들(D2, D3) 사이에 배치될 수 있다.
제5 및 제6 레드 화소들(15, 16)은 제1 및 제2 게이트 라인들(G1, G2) 사이에 배치될 수 있다. 제7 및 제8 레드 화소들(17, 18)은 제7 및 제8 게이트 라인들(G7, G8) 사이에 배치될 수 있다.
제5 및 제7 레드 화소들(15, 17)은 제6 및 제8 레드 화소들(16, 18)에 비해 제2 데이터 라인에 더 인접하게 배치될 수 있다.
제5 및 제6 레드 화소들(15, 16)은 제2 및 제3 데이터 라인들(D2, D3) 중 어느 하나에 연결될 수 있다. 제7 및 제8 레드 화소들(17, 18)은 제2 및 제3 데이터 라인들(D2, D3) 중 다른 하나에 연결될 수 있다. 도 3에서, 제5 및 제6 레드 화소들(15, 16)은 제2 데이터 라인(D2)에 연결되고, 제7 및 제8 레드 화소들(17, 18)은 제3 데이터 라인들(D3)에 연결된 것을 예시적으로 도시하였다.
제5 레드 화소(15)는 제1 및 제2 게이트 라인들(G1, G2) 중 어느 하나에 연결되고, 제6 레드 화소(16)는 제1 및 제2 게이트 라인들(G1, G2) 중 다른 하나에 연결될 수 있다. 도 3에서 제5 레드 화소(15)는 제2 게이트 라인(G2)에 연결되고, 제6 레드 화소(16)는 제1 게이트 라인(G1)에 연결된 것을 예시적으로 도시하였다.
제7 레드 화소(17)는 제7 및 제8 게이트 라인들(G7, G8) 중 어느 하나에 연결되고, 제8 레드 화소(18)는 제7 및 제8 게이트 라인들(G7, G8) 중 다른 하나에 연결될 수 있다. 도 3에서, 제7 레드 화소(17)는 제7 게이트 라인(G7)에 연결되고, 제8 레드 화소(18)는 제8 게이트 라인(G8)에 연결된 것을 예시적으로 도시하였다.
제1 레드 화소(11), 제2 레드 화소(12), 제7 레드 화소(17), 및 제8 레드 화소(18)에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다. 도 3에서, 제1 레드 화소(11), 제2 레드 화소(12), 제7 레드 화소(17), 및 제8 레드 화소(18)에 정극성의 데이터 전압이 인가되는 것을 예시적으로 도시하였다.
제3 레드 화소(13), 제4 레드 화소(14), 제5 레드 화소(15), 및 제6 레드 화소(16)에 인가되는 데이터 전압들의 극성은 서로 동일할 수 있다. 도 3에서, 제3 레드 화소(13), 제4 레드 화소(14), 제5 레드 화소(15), 및 제6 레드 화소(16)에 부극성의 데이터 전압이 인가되는 것을 예시적으로 도시하였다.
제1 레드 화소(11)에 인가되는 데이터 전압의 극성과 제3 레드 화소(13)에 인가되는 데이터 전압의 극성은 서로 다를 수 있다.
본 발명의 실시예에서, 서로 인접한 두 개의 데이터 라인들 사이에 배치된 화소들 중 홀수 번째 행에 배치된 화소들은 서로 동일한 연결 구조를 가질 수 있다. 또한, 서로 인접한 두 개의 데이터 라인들 사이에 배치된 화소들 중 짝수 번째 행에 배치된 화소들은 서로 동일한 연결 구조를 가질 수 있다.
제1 및 제2 데이터 라인들(D1, D2) 사이에 배치된 화소들을 예시적으로 설명한다. 제1 행에 배치된 제1 및 제2 레드 화소들(11, 12)은 제3 행에 배치된 블루 화소들(B+) 및 제5 행에 배치된 그린 화소들(G+)과 동일한 연결 구조를 가질 수 있다.
제4 행에 배치된 제3 및 제4 레드 화소들(13, 14)은 제2 행에 배치된 그린 화소들(G-) 및 제6 행에 배치된 블루 화소들(B-)과 동일한 연결 구조를 가질 수 있다.
본 발명의 실시예에서, 제1 및 제2 데이터 라인들(D1, D2) 사이에 배치된 화소들과 제2 및 제3 데이터 라인들(D2, D3) 사이에 배치된 화소들 중 동일한 행에 배치된 화소들은 서로 동일한 연결 구조를 가질 수 있다. 제1 및 제2 레드 화소들(11, 12)과 제5 및 제6 레드 화소들(15, 16)은 서로 동일한 연결 구조를 가질 수 있다. 제3 및 제4 레드 화소들(13, 14)과 제7 및 제8 레드 화소들(17, 18)은 서로 동일한 연결 구조를 가질 수 있다.
도 4는 본 발명의 다른 실시예에 따른 액정 패널의 일부를 도시한 평면도이다.
도 4에 도시된 액정 패널(101)은 도 3에 도시된 액정 패널(100)과 비교하여 차이점을 중심으로 설명한다.
액정 패널(101)은 제1 내지 제8 레드 화소들(21~28)을 포함한다.
제1 내지 제4 레드 화소들(21~24)은 도 3에 도시된 제1 내지 제4 레드 화소들(11~14)과 실질적으로 동일할 수 있다.
본 발명의 실시예에서, 제1 및 제2 데이터 라인들(D1, D2) 사이에 배치된 화소들과 제2 및 제3 데이터 라인들(D2, D3) 사이에 배치된 화소들 중 동일한 행에 배치된 화소들은 서로 다른 연결 구조를 가질 수 있다. 예를 들어, 제1 및 제2 레드 화소들(21, 22)과 제5 및 제6 레드 화소들(25, 26)은 서로 다른 연결 구조를 가질 수 있다.
제5 레드 화소(25)는 제2 데이터 라인(D2) 및 제1 게이트 라인(G1)에 연결된다. 제6 레드 화소(26)는 제2 데이터 라인(D2) 및 제2 게이트 라인(G2)에 연결된다. 제7 레드 화소(27)는 제3 데이터 라인(D3) 및 제8 게이트 라인(G8)에 연결된다. 제8 레드 화소(28)는 제3 데이터 라인(D3) 및 제7 게이트 라인(G7)에 연결된다.
제1 내지 제8 레드 화소들(21~28)은 서로 상이한 기준 연결 데이터 라인을 갖거나, 서로 상이한 기준 연결 게이트 라인을 가질 수 있다.
제1 레드 화소(21)는 가까운-왼쪽 데이터 라인(D1) 및 하부 게이트 라인(D2)에 연결된다. 제2 레드 화소(22)는 먼-왼쪽 데이터 라인(D1)에 연결되고, 상부 게이트 라인(G1)에 연결된다. 제3 레드 화소(23)는 먼-오른쪽 데이터 라인(D2) 및 상부 게이트 라인(G7)에 연결된다. 제4 레드 화소(24)는 가까운-오른쪽 데이터 라인(D2) 및 하부 게이트 라인(G8)에 연결된다. 제5 레드 화소(25)는 가까운-왼쪽 데이터 라인(D2) 및 상부 게이트 라인(G1)에 연결된다. 제6 레드 화소(26)는 먼-왼쪽 데이터 라인(D2) 및 하부 게이트 라인(G2)에 연결된다. 제7 레드 화소(27)는 먼-오른쪽 데이터 라인(D3) 및 하부 게이트 라인(G8)에 연결된다. 제8 레드 화소(28)는 가까운-오른쪽 데이터 라인(D3) 및 상부 게이트 라인(G7)에 연결된다.
본 발명의 실시예에 따른 액정 패널(101)에서, 제1 내지 제8 레드 화소들(11~18)의 기준 연결 데이터 라인들이 대칭 설계되고, 제1 내지 제8 레드 화소들(11~18)의 기준 연결 게이트 라인들이 대칭 설계된다. 제1 내지 제8 레드 화소들(11~18)에서 표시되는 영상의 평균적인 휘도는 제1 내지 제8 레드 화소들(11~18) 각각에 입력된 데이터 전압을 통해 표시하고자 한 영상의 휘도와 실질적으로 동일할 수 있다.
도 5는 본 발명의 다른 실시예에 따른 액정 패널의 일부를 도시한 평면도이다.
도 5에 도시된 액정 패널(102)은 도 3에 도시된 액정 패널(100)과 비교하여 차이점을 중심으로 설명한다.
액정 패널(102)은 제1 내지 제8 레드 화소들(31~38)을 포함한다.
제1 레드 화소(31)는 제2 데이터 라인(D2) 및 제1 게이트 라인(G1)에 연결된다. 제2 레드 화소(32)는 제1 데이터 라인(D1) 및 제2 게이트 라인(G2)에 연결된다. 제3 레드 화소(33)는 제1 데이터 라인(D1) 및 제8 게이트 라인(G8)에 연결된다. 제4 레드 화소(34)는 제2 데이터 라인(D2) 및 제7 게이트 라인(G7)에 연결된다.
제1 내지 제4 레드 화소들(31~34)은 서로 상이한 기준 연결 데이터 라인을 갖거나, 서로 상이한 기준 연결 게이트 라인을 가질 수 있다.
제1 레드 화소(31)는 먼-오른쪽 데이터 라인(D2) 및 상부 게이트 라인(G1)에 연결된다. 제2 레드 화소(32)는 먼-왼쪽 데이터 라인(D1) 및 하부 게이트 라인(G2)에 연결된다. 제3 레드 화소(33)는 가까운-왼쪽 데이터 라인(D1) 및 하부 게이트 라인(G8)에 연결된다. 제4 레드 화소(34)는 가까운-오른쪽 데이터 라인(D20 및 상부 게이트 라인(G7)에 연결된다.
본 발명의 실시예에 따른 액정 패널(102)에서, 제1 내지 제4 레드 화소들(31~34)의 기준 연결 데이터 라인들이 대칭 설계되고, 제1 내지 제4 레드 화소들(31~34)의 기준 연결 게이트 라인들이 대칭 설계된다. 제1 내지 제4 레드 화소들(31~34)에서 표시되는 영상의 평균적인 휘도는 제1 내지 제4 레드 화소들(31~34) 각각에 입력된 데이터 전압을 통해 표시하고자 한 영상의 휘도와 실질적으로 동일할 수 있다.
본 발명의 실시예에서, 제1 및 제2 데이터 라인들(D1, D2) 사이에 배치된 화소들과 제2 및 제3 데이터 라인들(D2, D3) 사이에 배치된 화소들 중 동일한 행에 배치된 화소들은 서로 동일한 연결 구조를 가질 수 있다. 제1 및 제2 레드 화소들(31, 32)과 제5 및 제6 레드 화소들(35, 36)은 서로 동일한 연결 구조를 가질 수 있다. 제3 및 제4 레드 화소들(33, 34)과 제7 및 제8 레드 화소들(37, 38)은 서로 동일한 연결 구조를 가질 수 있다.
제5 레드 화소(35)는 제3 데이터 라인(D3) 및 제1 게이트 라인(G1)에 연결된다. 제6 레드 화소(36)는 제2 데이터 라인(D2) 및 제2 게이트 라인(G2)에 연결된다. 제7 레드 화소(37)는 제2 데이터 라인(D2) 및 제8 게이트 라인(G8)에 연결된다. 제8 레드 화소(38)는 제3 데이터 라인(D3) 및 제7 게이트 라인(G7)에 연결된다.
도 6은 본 발명의 다른 실시예에 따른 액정 패널의 일부를 도시한 평면도이다.
도 6에 도시된 액정 패널(103)은 도 5에 도시된 액정 패널(102)과 비교하여 차이점을 중심으로 설명한다.
액정 패널(103)은 제1 내지 제8 레드 화소들(41~48)을 포함한다.
제1 내지 제4 레드 화소들(41~44)은 도 5에 도시된 제1 내지 제4 레드 화소들(31~34)과 실질적으로 동일할 수 있다.
본 발명의 실시예에서, 제1 및 제2 데이터 라인들(D1, D2) 사이에 배치된 화소들과 제2 및 제3 데이터 라인들(D2, D3) 사이에 배치된 화소들 중 동일한 행에 배치된 화소들은 서로 다른 연결 구조를 가질 수 있다. 예를 들어, 제1 및 제2 레드 화소들(41, 42)과 제5 및 제6 레드 화소들(45, 46)은 서로 다른 연결 구조를 가질 수 있다.
제5 레드 화소(45)는 제2 데이터 라인(D2) 및 제2 게이트 라인(G2)에 연결된다. 제6 레드 화소(4)는 제3 데이터 라인(D3) 및 제1 게이트 라인(G1)에 연결된다. 제7 레드 화소(47)는 제3 데이터 라인(D3) 및 제7 게이트 라인(G7)에 연결된다. 제8 레드 화소(48)는 제2 데이터 라인(D2) 및 제8 게이트 라인(G8)에 연결된다.
제1 내지 제8 레드 화소들(41~48)은 서로 상이한 기준 연결 데이터 라인을 갖거나, 서로 상이한 기준 연결 게이트 라인을 가질 수 있다.
본 발명의 실시예에 따른 액정 패널(103)에서, 제1 내지 제8 레드 화소들(41~48)의 기준 연결 데이터 라인들이 대칭 설계되고, 제1 내지 제8 레드 화소들(41~48)의 기준 연결 게이트 라인들이 대칭 설계된다. 제1 내지 제8 레드 화소들(41~48)에서 표시되는 영상의 평균적인 휘도는 제1 내지 제8 레드 화소들(41~48) 각각에 입력된 데이터 전압을 통해 표시하고자 한 영상의 휘도와 실질적으로 동일할 수 있다.
한편 본 발명은 기재된 실시예에 한정되는 것이 아니고, 본 발명의 사상 및 범위를 벗어나지 않고 다양하게 수정 및 변형을 할 수 있음은 이 기술 분야에서 통상의 지식을 가진 자에게는 자명하다. 따라서, 그러한 변형예 또는 수정예들은 본 발명의 특허청구범위에 속한다 해야 할 것이다.
100: 액정 패널
200: 타이밍 컨트롤러
300: 게이트 드라이버 400: 데이터 드라이버
11~18, 21~28, 31~38, 41~48: 제1 내지 제8 레드 화소
300: 게이트 드라이버 400: 데이터 드라이버
11~18, 21~28, 31~38, 41~48: 제1 내지 제8 레드 화소
Claims (20)
- 제1 방향으로 연장하는 m개의 게이트 라인들, m은 자연수이고;
상기 제1 방향에 교차하는 제2 방향으로 연장하는 n개의 데이터 라인들, n은 자연수이고;
서로 동일한 색상을 표시하고, 서로 다른 제1 내지 제4 화소들이 정의된 제1 색 화소들을 포함하고,
상기 제1 내지 제4 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 사이에 배치되고, k는 1<k<m을 만족하는 자연수이고,
상기 제1 및 제2 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치되고, i는 1<i<n을 만족하는 자연수이고,
상기 제3 및 제4 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치되고, j는 1<j≠i<n을 만족하는 자연수이고,
상기 제1 및 제2 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 중 어느 하나에 연결되고, 상기 제3 및 제4 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 중 다른 하나에 연결되고,
상기 제1 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 어느 하나에 연결되고, 상기 제2 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 다른 하나에 연결되고,
상기 제3 화소는 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 중 어느 하나에 연결되고, 상기 제4 화소는 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 중 다른 하나에 연결되는 표시 장치. - 제1항에 있어서,
상기 제1 화소는 상기 제k 데이터 라인 및 상기 제i+1 게이트 라인에 연결되고,
상기 제2 화소는 상기 제k 데이터 라인 및 상기 제i 게이트 라인에 연결되고,
상기 제3 화소는 상기 제k+1 데이터 라인 및 상기 제j 게이트 라인에 연결되고,
상기 제4 화소는 상기 제k+1 데이터 라인 및 상기 제j+1 게이트 라인에 연결되는 표시 장치. - 제1항에 있어서,
상기 제1 및 제2 화소들에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제3 및 제4 화소들에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제3 화소에 인가되는 데이터 전압의 극성은 서로 다른 표시 장치. - 제1항에 있어서,
상기 제1 화소는 상기 제2 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치되고,
상기 제3 화소는 상기 제4 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치되는 표시 장치. - 제1항에 있어서,
상기 제1 색 화소들과 다른 색상을 표시하는 제2 색 화소들; 및
상기 제1 색 화소들 및 상기 제2 색 화소들과 다른 색상을 표시하는 제3 색 화소들을 더 포함하고,
상기 제1 색 화소들 중 하나, 상기 제2 색 화소들 중 하나, 및 상기 제3 색 화소들 중 하나는 상기 제2 방향으로 순서대로 배치되는 표시 장치. - 제5항에 있어서,
상기 제1 색 화소들 각각은 레드 색상을 표시하고,
상기 제2 색 화소들 각각은 그린 색상을 표시하고,
상기 제3 색 화소들 각각은 블루 색상을 표시하는 표시 장치. - 제1항에 있어서,
상기 제1 색 화소들 중 상기 하나, 상기 제2 색 화소들 중 상기 하나, 및 상기 제3 색 화소들 중 상기 하나 중 서로 인접한 두 개의 색 화소들 사이에 상기 게이트 라인들 중 2 개의 게이트 라인이 배치된 표시 장치. - 제1항에 있어서,
상기 제1 색 화소들 중 제5 내지 제8 화소들이 정의되고,
상기 제5 내지 제8 화소들은 제k+1 데이터 라인 및 제k+2 데이터 라인 사이에 배치되고,
상기 제5 및 제6 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치되고,
상기 제7 및 제8 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치되고,
상기 제5 화소는 상기 제k+1 데이터 라인 및 상기 제i+1 게이트 라인에 연결되고,
상기 제6 화소는 상기 제k+1 데이터 라인 및 상기 제i 게이트 라인에 연결되고,
상기 제7 화소는 상기 제k+2 데이터 라인 및 상기 제j 게이트 라인에 연결되고,
상기 제8 화소는 상기 제k+2 데이터 라인 및 상기 제j+1 게이트 라인에 연결되는 표시 장치. - 제8항에 있어서,
상기 제1 화소, 상기 제2 화소, 상기 제7 화소, 및 상기 제8 화소에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제3 화소, 상기 제4 화소, 상기 제5 화소, 및 상기 제6 화소에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제3 화소에 인가되는 데이터 전압의 극성은 서로 다른 표시 장치. - 제1항에 있어서,
상기 제1 색 화소들 중 제5 내지 제8 화소들이 정의되고,
상기 제5 내지 제8 화소들은 제k+1 데이터 라인 및 제k+2 데이터 라인 사이에 배치되고,
상기 제5 및 제6 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치되고,
상기 제7 및 제8 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치되고,
상기 제5 화소는 상기 제k+1 데이터 라인 및 상기 제i 게이트 라인에 연결되고,
상기 제6 화소는 상기 제k+1 데이터 라인 및 상기 제i+1 게이트 라인에 연결되고,
상기 제7 화소는 상기 제k+2 데이터 라인 및 상기 제j+1 게이트 라인에 연결되고,
상기 제8 화소는 상기 제k+2 데이터 라인 및 상기 제j 게이트 라인에 연결되는 표시 장치. - 제1항에 있어서,
상기 제1 내지 제4 화소들 각각은, 상기 제1 방향으로 연장된 장변과 상기 제2 방향으로 연장된 단변을 갖는 표시 장치. - 제1 방향으로 연장하는 m개의 게이트 라인들, m은 자연수이고;
상기 제1 방향에 교차하는 제2 방향으로 연장하는 n개의 데이터 라인들, n은 자연수이고;
서로 동일한 색상을 표시하고, 서로 다른 제1 내지 제4 화소들이 정의된 제1 색 화소들을 포함하고,
상기 제1 내지 제4 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 사이에 배치되고, k는 1<k<m을 만족하는 자연수이고,
상기 제1 및 제2 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치되고, i는 1<i<n을 만족하는 자연수이고,
상기 제3 및 제4 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치되고, j는 1<j≠i<n을 만족하는 자연수이고,
상기 제1 화소는 상기 제2 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치되고, 상기 제3 화소는 상기 제4 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치되고,
상기 제1 화소는 상기 제k+1 데이터 라인에 연결되고, 상기 제2 화소는 상기 제k 데이터 라인에 연결되고, 상기 제3 화소는 상기 제k 데이터 라인에 연결되고, 상기 제4 화소는 상기 제k+1 데이터 라인에 연결되고,
상기 제1 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 어느 하나에 연결되고, 상기 제2 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 다른 하나에 연결되고,
상기 제3 화소는 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 중 어느 하나에 연결되고, 상기 제4 화소는 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 중 다른 하나에 연결되는 표시 장치. - 제12항에 있어서,
상기 제1 화소는 상기 제k+1 데이터 라인 및 상기 제i 게이트 라인에 연결되고,
상기 제2 화소는 상기 제k 데이터 라인 및 상기 제i+1 게이트 라인에 연결되고,
상기 제3 화소는 상기 제k 데이터 라인 및 상기 제j+1 게이트 라인에 연결되고,
상기 제4 화소는 상기 제k+1 데이터 라인 및 상기 제j 게이트 라인에 연결되는 표시 장치. - 제12항에 있어서,
상기 제1 및 제4 화소들에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제2 및 제3 화소들에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제3 화소에 인가되는 데이터 전압의 극성은 서로 다른 표시 장치. - 제12항에 있어서,
상기 제1 색 화소들 중 제5 내지 제8 화소들이 정의되고,
상기 제5 내지 제8 화소들은 제k+1 데이터 라인 및 제k+2 데이터 라인 사이에 배치되고,
상기 제5 및 제6 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치되고,
상기 제7 및 제8 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치되고,
상기 제5 화소는 상기 제6 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치되고, 상기 제7 화소는 상기 제8 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치되고,
상기 제5 화소는 상기 제k+2 데이터 라인 및 상기 제i 게이트 라인에 연결되고,
상기 제6 화소는 상기 제k+1 데이터 라인 및 상기 제i+1 게이트 라인에 연결되고,
상기 제7 화소는 상기 제k+1 데이터 라인 및 상기 제j+1 게이트 라인에 연결되고,
상기 제8 화소는 상기 제k+2 데이터 라인 및 상기 제j 게이트 라인에 연결되는 표시 장치. - 제15항에 있어서,
상기 제1 화소, 상기 제4 화소, 상기 제6 화소, 및 상기 제7 화소에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제2 화소, 상기 제3 화소, 상기 제5 화소, 및 상기 제8 화소에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제2 화소에 인가되는 데이터 전압의 극성은 서로 다른 표시 장치. - 제12항에 있어서,
상기 제1 색 화소들 중 제5 내지 제8 화소들이 정의되고,
상기 제5 내지 제8 화소들은 제k+1 데이터 라인 및 제k+2 데이터 라인 사이에 배치되고,
상기 제5 및 제6 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치되고,
상기 제7 및 제8 화소들은 상기 제j 게이트 라인 및 상기 j+1 게이트 라인 사이에 배치되고,
상기 제5 화소는 상기 제6 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치되고, 상기 제7 화소는 상기 제8 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치되고,
상기 제5 화소는 상기 제k+1 데이터 라인 및 상기 제i+1 게이트 라인에 연결되고,
상기 제6 화소는 상기 제k+2 데이터 라인 및 상기 제i 게이트 라인에 연결되고,
상기 제7 화소는 상기 제k+2 데이터 라인 및 상기 제j 게이트 라인에 연결되고,
상기 제8 화소는 상기 제k+1 데이터 라인 및 상기 제j+1 게이트 라인에 연결되는 표시 장치. - 제17항에 있어서,
상기 제1 화소, 상기 제4 화소, 상기 제5 화소, 및 상기 제8 화소에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제2 화소, 상기 제3 화소, 상기 제6 화소, 및 상기 제7 화소에 인가되는 데이터 전압들의 극성은 서로 동일하고,
상기 제1 화소에 인가되는 데이터 전압의 극성과 상기 제2 화소에 인가되는 데이터 전압의 극성은 서로 다른 표시 장치. - 제1 방향으로 연장하는 m개의 게이트 라인들, m은 자연수이고;
상기 제1 방향에 교차하는 제2 방향으로 연장하는 n개의 데이터 라인들, n은 자연수이고;
서로 동일한 색상을 표시하고, 서로 다른 제1 내지 제4 화소들이 정의된 제1 색 화소들을 포함하고,
상기 제1 및 제2 화소들은 상기 제k 데이터 라인 및 상기 제k+1 데이터 라인 사이에 배치되고, k는 1<k<m을 만족하는 자연수이고,
상기 제3 및 제4 화소들은 상기 제k+1 데이터 라인 및 상기 제k+2 데이터 라인 사이에 배치되고,
상기 제1 내지 제4 화소들은 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 사이에 배치되고, i는 1<i<n을 만족하는 자연수이고,
상기 제1 화소는 상기 제2 화소에 비해 상기 제k 데이터 라인에 더 인접하게 배치되고, 상기 제3 화소는 상기 제4 화소에 비해 상기 제k+1 데이터 라인에 더 인접하게 배치되고,
상기 제1 화소는 상기 제k+1 데이터 라인에 연결되고, 상기 제2 화소는 상기 제k 데이터 라인에 연결되고, 상기 제3 화소는 상기 제k+1 데이터 라인에 연결되고, 상기 제4 화소는 상기 제k+2 데이터 라인에 연결되고,
상기 제1 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 어느 하나에 연결되고, 상기 제2 화소는 상기 제i 게이트 라인 및 상기 제i+1 게이트 라인 중 다른 하나에 연결되고,
상기 제3 화소는 상기 제i 게이트 라인 및 상기 i+1 게이트 라인 중 어느 하나에 연결되고, 상기 제4 화소는 상기 제i 게이트 라인 및 상기 i+1 게이트 라인 중 다른 하나에 연결되는 표시 장치. - 제19항에 있어서,
상기 제1 화소 및 상기 제4 화소 각각은 상기 제i 게이트 라인에 연결되고,
상기 제2 화소 및 상기 제3 화소 각각은 상기 i+1 게이트 라인에 연결되는 표시 장치.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160007742A KR20170088011A (ko) | 2016-01-21 | 2016-01-21 | 표시 장치 |
US15/295,750 US20170213509A1 (en) | 2016-01-21 | 2016-10-17 | Display apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160007742A KR20170088011A (ko) | 2016-01-21 | 2016-01-21 | 표시 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20170088011A true KR20170088011A (ko) | 2017-08-01 |
Family
ID=59360563
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020160007742A KR20170088011A (ko) | 2016-01-21 | 2016-01-21 | 표시 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20170213509A1 (ko) |
KR (1) | KR20170088011A (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180059664A (ko) | 2016-11-25 | 2018-06-05 | 엘지디스플레이 주식회사 | 표시장치 |
KR102578713B1 (ko) * | 2016-11-29 | 2023-09-18 | 엘지디스플레이 주식회사 | 표시장치 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101243811B1 (ko) * | 2006-06-30 | 2013-03-18 | 엘지디스플레이 주식회사 | 액정표시장치 및 이의 구동방법 |
KR101308455B1 (ko) * | 2007-03-07 | 2013-09-16 | 엘지디스플레이 주식회사 | 액정 표시장치 |
KR101341906B1 (ko) * | 2008-12-23 | 2013-12-13 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치와 그 구동방법 |
KR101604140B1 (ko) * | 2009-12-03 | 2016-03-17 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR102350904B1 (ko) * | 2014-01-17 | 2022-01-14 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2016
- 2016-01-21 KR KR1020160007742A patent/KR20170088011A/ko unknown
- 2016-10-17 US US15/295,750 patent/US20170213509A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US20170213509A1 (en) | 2017-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10535313B2 (en) | Display device and method of driving the same | |
US9898978B2 (en) | Liquid crystal panels and the driving circuits thereof | |
KR102306598B1 (ko) | 표시 장치 | |
US9835908B2 (en) | Display apparatus | |
EP3040979A1 (en) | Display apparatus and method of processing data thereof | |
US9984636B2 (en) | Display device and driving method thereof | |
KR102255745B1 (ko) | 표시 장치 | |
US10304397B2 (en) | Display device | |
US10510306B2 (en) | Display panel and display apparatus having the same | |
US20100265222A1 (en) | Liquid crystal display device and driving method therefor | |
CN101878448B (zh) | 液晶显示装置、有源矩阵基板、液晶面板、液晶显示单元、电视接收机 | |
KR20160029892A (ko) | 표시 장치 및 그것의 구동 방법 | |
US9734778B2 (en) | Display apparatus having increased lateral image quality | |
KR20160047653A (ko) | 표시 장치 | |
EP2991070A1 (en) | Display apparatus | |
EP2166533B1 (en) | Display device and its driving method | |
KR20160096778A (ko) | 표시 장치 | |
KR20160092126A (ko) | 표시 장치 및 그 구동 방법 | |
KR20160042329A (ko) | 표시 장치 | |
KR101698801B1 (ko) | 표시 장치 | |
KR20170030717A (ko) | 액정 표시 장치 및 그 구동 방법 | |
KR100947771B1 (ko) | 액정표시패널 및 그 구동장치 | |
KR20170088011A (ko) | 표시 장치 | |
US10354604B2 (en) | Display apparatus and method of driving the same | |
US20150261276A1 (en) | Liquid crystal display device |