KR20140057565A - 패키지 온 패키지 구조 - Google Patents

패키지 온 패키지 구조 Download PDF

Info

Publication number
KR20140057565A
KR20140057565A KR1020147005144A KR20147005144A KR20140057565A KR 20140057565 A KR20140057565 A KR 20140057565A KR 1020147005144 A KR1020147005144 A KR 1020147005144A KR 20147005144 A KR20147005144 A KR 20147005144A KR 20140057565 A KR20140057565 A KR 20140057565A
Authority
KR
South Korea
Prior art keywords
package
die
substrate layer
solder balls
rows
Prior art date
Application number
KR1020147005144A
Other languages
English (en)
Inventor
후아훙 카오
시안-밍 리오우
Original Assignee
마벨 월드 트레이드 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마벨 월드 트레이드 리미티드 filed Critical 마벨 월드 트레이드 리미티드
Publication of KR20140057565A publication Critical patent/KR20140057565A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/118Post-treatment of the bump connector
    • H01L2224/11848Thermal treatments, e.g. annealing, controlled cooling
    • H01L2224/11849Reflowing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13025Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1401Structure
    • H01L2224/1403Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1418Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/14181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73207Bump and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92247Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06589Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1052Wire or wire-like electrical connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/107Indirect electrical connections, e.g. via an interposer, a flexible substrate, using TAB
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1076Shape of the containers
    • H01L2225/1088Arrangements to limit the height of the assembly
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1094Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1433Application-specific integrated circuit [ASIC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1436Dynamic random-access memory [DRAM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1437Static random-access memory [SRAM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1438Flash memory
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/15321Connection portion the connection portion being formed on the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Semiconductor Memories (AREA)

Abstract

본 발명의 실시예들은 바닥 패키지와 제 2 패키지를 구비하는 패키지 온 패키지 배치를 제공한다. 제 1 패키지는 (i) 상부면 및 (ii) 상기 상부면에 대향하는 바닥면을 포함하는 기판 층을 포함한다. 추가로, 상기 상부면은 실질적으로 평평한 표면을 형성한다. 상기 제 1 패키지는 상기 기판 층의 상기 바닥면에 결합된 다이를 포함한다. 상기 제 2 패키지는 복수의 열의 땜납 볼을 포함하고, 상기 제 2 패키지는 상기 복수의 열의 땜납 볼을 통해서 상기 기판 층의 상기 실질적으로 평평한 표면에 부착된다.

Description

패키지 온 패키지 구조{PACKAGE-ON-PACKAGE STRUCTURES}
(관련 출원에 대한 상호 참조)
본 발명은 2011년 8월 19일 출원된 미국 가출원 제 61/525,521에 대한 우선권을 주장하는, 2012년 8월 13일 출원된 미국 특허 출원 제 13/584,027의 우선권을 주장하며, 본문의 전체 명세서는 본 명세서와 부합되지 않는 섹션들을 제외하고는 모든 목적에 대해 그 전체에 있어서 참조에 의해 본문에 통합된다.
본 발명의 실시 예는 패키지 온 패키지(package on package)(POP) 구조에 관한 것이고, 특히 다이-다운 플립 구조를 가지고 베이스 패키지를 통합하는 패키지 배치에 관한 것이다.
본문에 제공된 배경기술의 설명은 전체적으로 본 발명의 문맥을 제시하는 것을 목적으로 한다. 본 출원의 발명자의 발명들은, 설명의 양태 뿐만 아니라 이 배경기술 섹션에서 출원시 종래 기술로서 간주되지 않는다고 기술된 경우, 본 출원에 대해 명시적으로 또는 암시적으로 선행 기술로 인정되지 않는다.
전형적으로, 다수의 멀티칩 패키징 배치로, 패키징 배치는 패키지 온 패키지(PoP) 배치 또는 멀티칩 모듈(MCM) 배치 중 어느 하나로 배열된다. 이러한 패키징 배치는 매우 두꺼운(예를 들면, 대략 1.7mm∼2.0mm) 경향이 있다.
PoP 배치는 서로의 상부에서 2개 이상의 패키지를 결합시키는 집적 회로를 포함할 수 있다. 예를 들면, PoP 배치는 2 개 이상의 메모리 장치 패키지로 구성될 수 있다. PoP 배치는 또한 바닥 패키지에 논리회로를, 그리고 상부 패키지에 메모리를 포함하고 또는 그 역을 포함하는 혼재된 논리-메모리 적층으로 구성될 수 있다.
전형적으로, PoP 배치의 바닥에 위치된 패키지(본문에서 “바닥 패키지”라고 함)에 연관된 다이는 바닥 패키지 위에 위치된 패키지(본문에서 “상부 패키지”라고 함)의 풋 프린트를 특정한 크기로 제한한다. 부가적으로, 이러한 구성은 일반적으로 2줄의 주변 땜납 볼로 상부 패키지를 제한한다. 이러한 패키지 배치(800)의 일례는 도 8에 도시되며, 상부 패키지(802) 및 바닥 패키지(804)를 포함한다. 도면에서 볼 수 있듯이, 바닥 패키지(804)는 접착제(810)를 통해 기판(808)에 부착된 다이(806)를 포함한다. 다이(806)는 와이어(812)로 와이어 본딩 프로세스를 통해 기판(808)에 결합된다. 땜납 볼(814)은 예를 들면, 인쇄회로기판(PCB)과 같은 기타 기판(도시되지 않음)에 패키징 배치(800)를 결합하기 위해 제공된다. 상부 패키지(802)는 기판(818)에 결합된 다이(816)를 포함한다. 땜납 볼(820)이 바닥 패키지(804)에 상부 패키지(802)를 결합시키기 위해 제공된다. 상부 패키지(802)는 원하는 경우 일반적으로 봉합재(encapsulant) 형태로 되어있는 인클로저(822)를 포함할 수 있다. 그림에서 볼 수 있듯이, 다이(806) 및 바닥 패키지(804)의 인클로저(824)(일반적으로 봉입재의 형태이고 포함되거나 포함되지 않을 수 있음)의 존재에 기인하여 2줄의 땜납 볼(820)만이 제공될 수 있다. 따라서, 상부 패키지가 바닥 패키지에 부착될 때, 상부 패키지는 바닥 패키지의 다이(806)를 피하기 위해 더 큰 크기 또는 풋 프린트를 가질 것이 요구될 수 있다. 이러한 패키징 배치(800)는 또한 다이(806) 및/또는 인클로저(824)에 관해서 상부 패키지(802)에 대한 간격 문제를 가진 문제점을 제시할 수 있다.
도 9는 바닥 패키지(904)가 몰드-어레이-프로세스(MAP)로 생성되는 패키징 배치(900)의 또다른 예시를 도시한다. 바닥 패키지(904)는 도 8의 바닥 패키지(804)와 유사하고, 봉합재(906)를 포함한다. 봉합재(906)는 일반적으로 땜납 볼(908)을 노출 시키기 위해 에칭된다. 대안으로, 봉합재(906)는 에칭되고, 그런다음 땜납볼(908)이 개구(910) 내에 증착된다. 이러한 패키징 배치(900)는 다이(806) 및 봉합재(906)의 존재에 기인하여 상부 패키지(802)의 주변부의 주위로 다시 한번 더 2 줄의 땜납 볼(820)을 포함하는 것을 허용한다. 이러한 패키징 배치(900)는 또한 개구(910)에 대한 정렬 문제 뿐만 아니라 다이(806)와 봉합재(906)에 대해 상부 패키지(802)에 대한 간격 문제를 가진 문제점을 또한 제시할 수 있다.
다양한 실시예에서, 본 발명은 바닥 패키지 및 제 2 패키지를 구비하는 패키지 온 패키지 배치를 포함하는 패키지 온 패키지 구조를 제공한다. 제 1 패키지는 (i) 상부면 및 (ii) 상기 상부면의 반대면인 바닥면을 구비하는 기판 층을 포함한다. 추가로, 상기 상부면은 실질적으로 평평한 표면을 형성한다. 상기 제 1 패키지는 또한 상기 기판 층의 바닥면에 결합된 다이를 포함한다. 상기 제 2 패키지는 복수의 열의 땜납 볼을 포함하고, 상기 제 2 패키지는 상기 복수의 열의 땜납 볼을 통해 상기 기판 층의 상기 실질적으로 평평한 표면에 부착된다.
본 발명은 또한 기판 층을 포함하는 제 1 패키지를 제공하는 단계를 포함하는 방법을 제공한다. 상기 기판층은 (i)상부면 및 (ii) 상기 상부면의 반대면인 바닥면을 포함한다. 상기 기판 층의 상부면은 실질적으로 평평한 표면을 정의한다. 상기 제 1 패키지는 상기 기판 층의 바닥면에 결합된 다이를 더 포함한다. 본 방법은 제 2 패키지의 바닥면에 부착된 복수의 열의 땜납 볼을 가진 상기 제 2 패키지를 제공하는 단계, 및 상기 제 2 패키지의 상기 복수의 열의 땜납 볼을 통해 상기 제 1 패키지의 상기 실질적으로 평평한 표면에 상기 제 2 패키지를 부착시키는 단계를 더 포함한다.
본 발명의 실시예는 첨부 도면과 함께 하기의 상세한 설명에 의해 용이하게 이해될 것이다. 본 설명을 용이하게 하기 위해, 유사한 참조 번호는 유사한 구조의 엘리먼트를 가리킨다. 실시예는 첨부도면의 도면에서 예시의 방식에 의해(그러나, 한정이 아닌 방식에 의해) 본문에 설명된다.
도 1a는 다이-다운 플립 PoP 구조의 예시적인 다이 배치를 포함하는 예시적인 패키징 배치를 개략적으로 도시한다.
도 1b는 바닥 패키지에 결합된 상부 패키지를 가진 도 1a의 예시적인 패키징 배치를 개략적으로 도시한다.
도 2는 열 소산을 위한 경로를 제공하기 위해, 노출되는 재료를 가진 다이-다운 플립 PoP 구조의 또다른 예시적인 다이 배치를 포함하는 또다른 예시적인 패키징 배치를 개략적으로 도시한다.
도 3은 열 소산을 위한 경로를 제공하기 위해, 노출되는 다이-다운 플립 PoP 구조의 또다른 예시적인 다이 배치를 포함하는 또다른 예시적인 패키징 배치를 개략적으로 도시한다.
도 4는 실리콘 관통 비아(through-silicon vias)(TSVs)를 가진 다이-다운 플립 PoP 구조의 또다른 예시적인 다이 배치를 포함하는 또다른 예시적인 패키징 배치를 개략적으로 도시한다.
도 5는 내장형 인쇄회로기판(PCB) 및/또는 인터포저(interposer)를 가진 다이-다운 플립 PoP 구조의 또다른 예시적인 다이 배치를 포함하는 또다른 예시적인 패키징 배치를 개략적으로 도시한다.
도 6은 PCB/인터포저를 가진 다이-다운 플립 PoP 구조의 또다른 예시적인 다이 배치를 포함하는 또다른 예시적인 패키징 배치를 개략적으로 도시한다.
도 7은 본 문에 기술된 PoP 구조에 대한 방법의 프로세스 계통도이다.
도 8은 예시적인 PoP 패키징 배치를 개략적으로 도시한다.
도 9는 또다른 예시적인 PoP 패키징 배치를 개략적으로 도시한다.
도 1a는 패키지 온 패키지(PoP) 패키징 배치가 상부 패키지(102)와 바닥 패키지(104)를 포함하는 실시예에 따른 패키징 배치(100)를 도시한다. 예시적인 목적을 위해, 패키지들은 개별 항목으로서 예시된다. 상부 패키지(102)는 기판 층(106)을 포함한다. 상부 패키지(102)내의 다이 배치는 제 1 다이(108) 및 제 2 다이(110)를 포함 할 수 있고, 여기서 각각의 다이(108, 110)는 땜납 볼(112)을 통해 기판 층(106)에 부착된다. 이러한 구성은 땜납 볼(112)과 기판 층(106) 사이의 공간에서의 언더필 재료(underfill material)(114)를 포함 할 수 있다. 땜납 볼(112)은 일반적으로 본드 패드 또는 접촉 영역(도시되지 않음)에 위치한다. 다이(108, 110)는 플립-칩 동작을 통해 기판 층(106)에 결합될 수 있다. 대안으로, 와이어본딩 프로세스와 접착층(도시되지 않음)이 다이(108, 110)를 기판 층(106)에 결합시키도록 사용될 수 있다. 부가적으로, 상부 패키지(102)는 각각의 개별 상부 패키지(102)가 하나 이상의 다이를 갖는, 2개 이상의 개별 상부 패키지(102)(도시되지 않음)를 포함할 수 있다.
다양한 실시예에 따라, 제 1 다이(108)와 제 2 다이(110)는 메모리 장치이고, 하나의 실시예에 따르면, 제 1 다이(108)와 제 2 다이(110)는 모바일 장치용 모바일 더블 데이터 레이트(mDDR) 동기식 동적 랜덤 액세스 메모리(DRAM)이다. 모바일 DDR은 또한 저전력 DDR로서 알려져 있다. 그러나 더블 데이터 속도 동기식 동적 랜덤 액세스 메모리(DDR SDRAM), 동적 랜덤 액세스 메모리(DRAM), NOR 또는 NAND 플래시 메모리, 정적 랜덤 액세스 메모리(SRAM) 등을 포함하는(그러나 이에 한정되지는 않음) 기타 유형의 메모리 장치가 사용될 수 있다.
또 다른 실시예에 따라, 제 1 다이(108) 및 제 2 다이(110)를 가진 상부 패키지(102)는 주문형 제품에 대한 것이고, 하나의 실시예에 따르면, 제 1 다이(108) 및/또는 제 2 다이(110)는 모바일 장치용 주문형 반도체(ASICs)일 수 있다.
상부 패키지(102)는 복수의 땜납 볼(115)을 더 포함한다. 복수의 땜납 볼(115)은 상부 패키지(102)의 기판 층(106)의 바닥면에 부착될 수 있다. 도 1a의 실시예에서, 복수의 땜납 볼(115)은 바닥 패키지(104) 상에 상부 패키지(102)를 전기적 및 물리적으로 부착 또는 적층하는 구성을 형성한다.
명료화를 위해, 상부 패키지(102) 내에서 사용된 재료와 상부 패키지(102) 내의 기타 컴포넌트는 본문에서 상세히 예시 및/또는 기술되지 않는다. 이러한 재료와 컴포넌트는 일반적으로 당업계에 공지된 것이다.
바닥 패키지(104)는 상부면(117a)과 바닥면(117b)을 포함하는 기판 층(116)을 포함한다. 도 1a에 도시된 것처럼, 상부면(117a)은 바닥 패키지(104)의 실질적으로 평평한 표면, 즉, 실질적으로 홈, 범프, 압흔, 계곡 등이 없는 실질적으로 평탄한 표면을 형성한다. 하나의 실시예에서, 상부면(117a)의 실질적으로 평평한 표면은 임의의 컴포넌트를 포함하지 않고, 이는 상부면(117a)으로 하여금 다양한 설계 및 선택의 상부 패키지(102)를 수용(또는 지지)하도록 한다. 따라서, 바닥 패키지(104)의 평평한 상부 표면은 상부 패키지(102)의 복수의 땜납 볼(115)을 바닥 패키지(104)에 부착시키기 위한 편리한 방식을 제공하고, 이는 상부 패키지(102)(또는 다수의 개별 상부 패키지(102)) 설계시에 더 커다란 유연성을 허용하여 패키징 배치(100) 설계에 유연성을 허용한다.
바닥 패키지(104)는 다이-다운 플립 구조에서 접착 층(120)을 통해 기판 층(116)의 바닥면(117b)에 부착되는 다이(118)를 포함한다. 다른 실시예에서, 본문에 더 논의되는 바와 같이, 다이(118)는 땜납 볼을 통해 기판 층(116)의 바닥면(117b)에 부착될 수 있다.
다수의 실시예에 따라, 다이(118)는 모바일 장치용 모바일 더블 데이터 레이트(mDDR) 동기식 동적 랜덤 액세스 메모리(DRAM)와 같은 메모리 장치가 될 수 있다. 더블 데이터 레이트 동기식 동적 랜덤 액세스 메모리(DDR SDRAM), 동적 랜덤 액세스 메모리(DRAM), NOR 또는 NAND 플래시 메모리, 정적 랜덤 액세스 메모리(SRAM) 등을 포함하는(그러나 이에 한정되는 것은 아님) 기타 유형의 메모리 장치들이 사용될 수 있다. 또 다른 실시예에 따라, 다이(118)는 바닥 패키지(104) 상에 논리회로를, 상부 패키지(102) 상에 메모리를 포함하는 혼재된 논리-메모리 적층을 생성하기 위한 논리 디바이스일 수 있다.
다이(118)는 하나 이상의 본드 패드(122a, 122b)를 포함하는 표면을 가진다. 하나 이상의 본드 패드(122a, 122b)는 일반적으로 예를 들면 알루미늄 또는 구리와 같은 전기 전도성 재료를 포함한다. 다른 적절한 재료가 다른 실시예에서 사용될 수 있다. 다이(118)는 대응하는 본드 패드(122a, 122b)에 결합되는 본딩 와이어(126a, 126b)를 통해 기판 층(116) 상에 위치되는 하나 이상의 기판 패드(124a, 124b)에 결합된다. 다이(118)는 몰딩 재료에 의해 바닥 패키지(104)에 고정될 수 있다. 다른 실시예에서, 다이(118)는 플립 칩 또는 전도성 접착제를 통해 기판 층(116)과 전기적으로 상호연결될 수 있다. 다이(118)의 전기 신호는 예를 들면, 다이(118) 상에 형성된 집적회로(IC) 장치(도시되지 않음)를 위한 입/출력(I/O) 신호 및/또는 파워/접지를 포함할 수 있다.
하나의 실시예에 따르면, 바닥 패키지(104)는 몰드-어레이-프로세스(MAP)를 통해 생성된다. 바닥 패키지(104)는 봉합재의 형태로 된 인클로저(128)를 더 포함한다. 땜납 볼(129)를 노출시키기 위해 인클로저(128)는 에칭된다. 대안으로, 인클로저(128)를 에칭한 후에, 땜납 볼(129)이 인클로저(128)의 에칭된 개구(131)에 부가된다. 땜납 볼(130)이 땜납 볼(129)에 부가되고, 예를 들면, 인쇄회로기판(PCB), 또는 또다른 패키지 등과 같은 기판(도시되지 않음)에 패키징 배치(100)를 결합하는 데에 사용될 수 있다. 대안으로, 단일한 땜납 볼(땜납 볼(129)과 땜납 볼(130)이 결합된)이 인클로저(128) 에칭 후에 에칭된 개구(131)로 부가된다. 땜납 볼(130)은 전체적으로 바닥 패키지(104)의 측면에 또는 주변부의 주위에 있고, 그에 의해 볼 그리드 어레이(BGA)를 형성한다.
명료화를 위해, 바닥 패키지(104) 내에서 사용되는 재료 및 바닥 패키지(104) 내의 기타 컴포넌트가 본문에서 상세히 예시 및/또는 기술되지 않는다. 이러한 재료와 컴포넌트는 일반적으로 당업계에서 공지된 것이다.
도 1b는 바닥 패키지(104)에 부착된 상부 패키지(102)를 가진 패키징 배치(100)를 도시한다. 도 1a 및 도 1b의 실시예에서, 복수의 땜납 볼(115)은 상부 패키지(102)를 전기적으로 그리고 물리적으로 바닥 패키지(104)에 부착시키거나 적층하는 구성을 형성한다. 상술한 바와 같이, 상부 패키지(102)는 바닥 패키지(104)에 부착되는 2개 이상의 개별 상부 패키지를 포함할 수 있다.
본 발명의 추가적인 실시예는 전체적으로 다이 다운 플립 구조를 가진 바닥 패키지(104)의 다양한 실시예를 포함하는 패키징 배치에 관한 것이고, 도 2-6에 예시된다. 간결화를 위해, 도 2-7에서의 컴포넌트와 동일하거나 유사한 도 1에 예시된 컴포넌트들은 본문에서 더 논의되지 않는다.
도 2는 상부 패키지(102) 및 바닥 패키지(204)를 포함하는 패키징 배치(200)의 또다른 실시예를 도시한다. 도 2의 실시예에서, 열전도성 재료(206)가 다이(118)의 바닥면에 포함된다. 하나의 실시예에서, 열 전도성 재료(206)는 접착 층(208)을 통해 다이(118)의 바닥면에 부착된다. 열 전도성 재료(206)는 금속, 실리콘, 또는 양질의 열전도에 적합한 임의의 재료를 포함하지만, 이에 한정되는 것은 아니다.
바닥 패키지(204)는 열전도성 재료(206)에 결합되는 접촉 열 전도재(TIM: thermal interface materials)(210)를 포함한다. TIM(210)은 필름, 그리스 조성물, 및 언더필 재료를 포함하지만, 그에 한정되는 것은 아니다. 필름은 초박막 열전도성 재료로 되어있으며, 이는 비정질 재료를 증착함으로써 조제될(prepared) 수 있다. 그리스 조성물은 높은 열전도성과 우수한 분주(dispensation) 특성을 갖는 조성물을 포함 할 수 있다. 일반적인 TIM은 백색-착색된 페이스트 또는 열 그리스이고, 전형적으로 산화 알루미늄, 산화 아연, 또는 질화 붕소로 충전된 실리콘 오일이다. 일부 유형의 TIM은 미소화된(micronized) 또는 분쇄된 은을 이용한다. 또 다른 유형의 TIM은 상 변화 재료를 포함한다. 상 변화 재료는 일반적으로 실온에서 고체이지만, 그러나 작동 온도에서 액화하고 그리스처럼 동작한다.
언더필 재료는 원하는 물리적 속성에 기초하여 선택될 수 있다. 따라서, 열 전도성 재료(206)는 TIM(210)에 대한 열 소산용 경로를 제공한다. 패키징 배치(200)는 예를 들면, PCB 또는 기타 패키징 배치와 같은 기판(도시되지 않음)에 결합될 수 있다. TIM(210)을 수용하기 위해 구멍이 기판에 제공될 수 있다.
도 3은 상부 패키지(102)와 바닥 패키지(304)를 포함하는 패키징 배치(300)의 실시예를 도시한다. 다이(118)가 땜납 볼(306)을 통해 기판 층(116)에 부착된다. 다양한 실시예에 따라, 언더필 재료(308)가 땜납 볼(306) 사이의 다이(118)와 기판 층(116) 사이에 제공된다. 언더필 재료(308)는 땜납 볼(306)에 의해 형성된 조인트의 보호를 제공한다. 그것은 또한 다이(118)의 내부층의 부서짐과 박리를 방지한다. 언더필 재료(308)는 고 순도, 저 스트레스 액체 에폭시가 될 수 있다. 일반적으로, 땜납 볼(306)의 크기가 클 수록, 언더필 재료(308)에 대한 요구가 더 적어진다.
바닥 패키지(304)는 다이(118)의 후면에 결합되는 접촉 열 전도재(TIM: thermal interface materials)(310)를 포함한다. TIM(310)은 상술한 필름, 그리스 조성물, 및 언더필 재료를 포함하지만, 그에 한정되는 것은 아니다. 도 3의 실시예에서, 다이(118)의 후면이 노출된다. 다이(118)의 노출된 후면은 TIM(310)에 열 소산을 위한 경로를 제공한다. 패키징 배치(300)는 예를 들면, PCB 또는 또다른 패키징 배치와 같은 기판(도시되지 않음)에 결합될 수 있다. TIM(310)을 수용하기 위해 기판에 구멍이 제공될 수 있다.
도 4는 상부 패키지(102) 및 바닥 패키지(404)를 포함하는 패키징 배치(400)의 하나의 실시예를 도시한다. 다이(118)는 땜납 범프(306)를 통해 기판 층(116)에 부착된다. 언더필 재료(308)는 바닥 패키지(404)의 다이(118)와 기판 층(116) 사이에 위치된 공간에 제공된다. 언더필 재료(308)는 땜납 볼(306)에 의해 형성된 조인트의 보호를 제공한다.
도 4의 실시예에서, 다이(118)는 실리콘 관통 비아(TSVs)(406)를 포함한다. 하나의 실시예에서, 다이(118)는 다이(118)의 후면을 노출시키는 것을 돕기 위해 인클로저(128)내에서 리세스될 수 있다. TSVs(406)는 다이(118)를 통해 땜납 볼(306)로 관통하는 수직 전기 연결 비아(수직 인터커넥트 액세스)이다. 하나의 실시예에서, 바닥 패키지(404)는 바닥 패키지(404)에 부착된 추가적인 땜납 볼(408)을 포함한다. 추가적인 땜납 볼(408)은 예를 들면, 접지/파워 및 입/출력에 사용될 수 있다.
하나 이상의 TSVs(406)가 본드 패드(도시되지 않음)에 전기적으로 결합되며, 일반적으로 예를 들면 구리와 같은 전기 전도성 재료로 충전되어 다이(118)를 통과하여 전기 신호를 라우팅한다. 비아의 밀도가 실질적으로 높고 연결 길이가 본드와이어에 비해 더 짧을 때, TSVs(406)는 본드와이어에 비해 개선된 성능을 제공하는 경향이 있다. 다이(118)의 노출되는 후면은 바닥 패키지(404)의 열 소산을 위해 제공된다. 따라서, 패키징 배치(400)는 패키징 배치(400)를 이용하는 전자장치에 대해 핀카운트(pincount) 증가와 더 높은 속도를 제공할 수 있다.
도 5는 상부 패키지(102)와 바닥 패키지(504)를 포함하는 패키징 배치(500)의 실시예를 도시한다. 다이(118)는 땜납 범프(306)를 통해 기판 층(510)에 부착된다.
도 5의 실시예에서, 바닥 패키지(504)는 하나 이상의 다이(118)의 바닥면에 부착되는 PCB 및/또는 인터포저(506)를 포함한다. 다양한 실시예에 따라, PCB/인터포저(506)는 열압착 프로세스 또는 땜납 리플로우 프로세스를 이용하여 다이(118)에 본딩된다. 즉, 하나 이상의 전기 전도성 구조(예를 들면, 필라, 범프, 패드, 재분포 층)가 PCB/인터포저(506) 및 다이(118) 상에 형성되어, PCB/인터포저(506)와 다이(118) 사이에서 본딩을 형성한다.
일부 실시예에서, 다이(118)와 PCB/인터포저(506) 모두는 동일하거나 유사한 열팽창 계수(CTE)를 가진 재료(예를 들면, 실리콘)를 포함한다. 다이(118) 및 PCB/인터포저(506)에 대해 동일하거나 유사한 CTE를 가진 재료를 이용하여, 재료의 가열 및/또는 냉각 미스매칭에 연관된 스트레스를 감소시킨다.
PCB/인터포저(506)는 특히 다이(118)를 인클로저(128) 내에 내장시키기 위해 하나 이상의 층을 형성하는 동안 다이(118)에 대해 물리적 버퍼, 지지체, 및 보강제(strengthening agent)를 제공한다. 즉, 본문에 기술된 바와 같이, PCB/인터포저(506)에 결합된 다이(118)는 다이(118) 단독인 경우 보다 인클로저(128) 제조에 연관된 스트레스에 대해 더 구조적으로 잘 견디는 보호된 집적회로 구조를 제공하여, 개선된 수율 및 신뢰성 있는 바닥 패키지(504)를 가져온다.
하나의 실시예에서, 바닥 패키지(504)는 추가적인 땜납 볼(512)을 포함한다. PCB/인터포저(506)에 부착된 추가적인 땜납 볼(512)은 예를 들면 접지/파워 및 입/출력에 사용될 수 있다.
도 6은 상부 패키지(102) 및 바닥 패키지(604)를 포함하는 패키징 배치(600)의 실시예를 도시한다. 다이(118)는 접착층(120)을 통해 기판 층(116)에 부착된다. 도시된 바와 같이, 다이(118)는 와이어 본딩 프로세스를 통해 기판 층(116)에 결합된다.
땜납 범프(606)는 다이(118)의 바닥면에 부착된다. PCB 또는 인터포저(608)는 땜납 볼(606)에 부착된다. 하나의 실시예에서, PCB/인터포저(608)는 노출되거나 리세스될 수 있다. 하나의 실시예에서, 바닥 패키지(604)는 추가적인 땜납 볼(610)을 포함한다. 추가적인 땜납 볼(610)은 예를 들면 접지/파워 및 입/출력에 사용될 수 있다. 도 6의 실시예는 추가적인 핀카운트를 허용할 수 있고, 바닥 패키지(604)의 열 소산을 위해 PCB/인터포저(608)를 통한 경로를 제공한다.
도 7은 본 발명의 실시예에 따른 예시적인 방법(700)을 도시한다. 단계(702)에서, 방법(700)은 기판 층을 포함하는 제 1 패키지를 제공하는 단계를 포함하고, 여기서 기판 층은 (i) 상부면 및 (ii) 상부면에 반대면의 바닥면을 포함하고, 여기서 기판 층의 상부면은 실질적으로 평평한 표면을 형성하고, 제 1 패키지는 기판 층의 바닥면에 결합되는 다이를 더 포함한다.
단계(704)에서, 방법(700)은 제 2 패키지의 바닥 표면에 부착되는 복수의 열의 땜납 볼을 가지는 제 2 패키지를 제공하는 단계를 포함한다.
단계(706)에서, 방법(700)은 제 2 패키지의 복수의 열의 땜납 볼을 통해서, 제 2 패키지를 제 1 패키지의 실질적으로 평평한 표면에 부착시키는 단계를 포함한다.
본 설명은 예를 들면 위로/아래로(up/down), 위에/아래에(over/under), 및/또는(and/or), 및 상부/바닥(top/bottom)과 같은 투시도 기반(perspective-based) 설명을 이용할 수 있다. 이러한 설명은 단지 논의를 용이하게 하기 위해 사용되었을 뿐이며, 본문에 기술된 실시예의 응용을 임의의 특정한 방위로 한정하는 것을 의도하지 않는다.
본 설명에 있어서, 어구 "A/B"는 A 또는 B를 의미한다. 본 설명에 있어서, 어구 "A 및/또는 B"는 "(A), (B), 또는 (A와 B)“를 의미한다. 본 설명에 있어서, 어구 "A, B, 및 C 중 적어도 하나"는 "(A), (B), (C), (A와 B), (A와 C), (B와 C), 또는(A, B 및 C)를 의미한다. 본 설명에 있어서, 어구 "(A)B"는 "(B) 또는 (AB)"를 의미하고, 즉 A는 선택적인 엘리먼트이다.
다양한 동작들이 청구된 본 발명을 이해하기에 가장 도움이 되는 방식으로 순차적으로 다수의 분리된 동작으로서 기술된다. 그러나, 설명의 순서가 이러한 동작들이 필수적으로 순서에 종속하는 것으로 의미하도록 간주되어서는 안된다. 특히, 이러한 동작들은 제시된 순서로 수행되지 않을 수 있다. 기술된 동작들은 기술된 실시예들과 상이한 순서로 수행될 수 있다. 다양한 추가적인 동작들이 수행될 수 있고 및/또는 기술된 동작들이 추가적인 실시예에서 생략될 수 있다.
설명은 "하나의 실시예에서", "실시예들에서", 또는 유사한 어구를 사용하고, 이들 각각은 하나 이상의 동일한 또는 상이한 실시예들을 가리킨다. 추가로, 본 개시물의 실시예에 대해 사용된 "comprising", "including", "having" 등의 용어는 동의어이다.
칩, 집적 회로, 모놀리식 장치, 반도체 장치, 다이, 및 마이크로일렉트로닉 장치는 마이크로일렉트로닉스 분야에서 대개 호환되어 사용된다. 본 발명은 해당 분야에서 일반적으로 이해되는 것과 같이 상기의 모든 것에 적용가능하다.
특정한 실시예들이 본문에 예시되고 기술되었지만, 동일한 목적을 달성하기 위해 연산된 폭넓은 대안 및/또는 등가의 실시예 또는 구현들이 본 개시물의 범위에서 벗어나지 않고서 예시되고 기술된 실시예에 대해 대체될 수 있다. 본 개시물은 본문에 논의된 실시예의 조정 또는 변형을 포함하도록 의도된다. 따라서, 본문에 기술된 실시예들은 청구범위와 그의 등가물에 의해서만 한정될 수 있는 것으로 명시적으로 의도된다.

Claims (22)

  1. 패키지 온 패키지 배치에 있어서,
    제 1 패키지로서,
    (i) 상부면, 및 (ii) 상기 상부면의 반대면인 바닥면을 포함하는 기판 층으로서, 상기 기판 층의 상기 상부면은 실질적으로 평평한 표면을 형성하는, 상기 기판 층; 및
    상기 기판 층의 상기 바닥면에 결합된 다이;
    를 구비하는 상기 제 1 패키지; 및
    복수의 열의 땜납 볼을 포함하는 제 2 패키지;를 포함하고,
    상기 제 2 패키지는 상기 복수의 열의 땜납 볼을 통해 상기 제 1 패키지의 상기 기판 층의 상기 상부면의 상기 실질적으로 평평한 표면에 부착되는 것을 특징으로 하는 패키지 온 패키지 배치.
  2. 제 1 항에 있어서,
    상기 다이와 상기 기판 층 사이에 위치된 접착 층을 더 포함하고,
    상기 접착 층은 상기 다이를 상기 제 2 패키지의 상기 기판 층의 상기 바닥면에 부착시키는 것을 특징으로 하는 패키지 온 패키지 배치.
  3. 제 1 항에 있어서,
    상기 다이의 상기 바닥면에 위치하는 본드 패드; 및
    상기 제 2 패키지의 상기 기판 층의 상기 바닥면 상에 위치되는 기판 패드;를 더 포함하고,
    상기 다이의 본드 패드는 와이어를 통해 상기 기판 층의 상기 기판 패드에 결합되어 상기 다이의 전기 신호를 라우팅하는 것을 특징으로 하는 패키지 온 패키지 배치.
  4. 제 1 항에 있어서, 상기 복수의 열의 땜납 볼은 제 1 땜납 볼을 포함하고, 상기 패키지 온 패키지 배치는:
    상기 다이를 상기 제 2 패키지의 상기 기판 층에 전기적으로 연결시키기 위해 상기 기판 층의 상기 바닥면에 부착되는 제 2 땜납 볼; 및
    상기 제 2 땜납 볼과 상기 제 2 패키지의 상기 기판 층 사이에 위치된 언더필 재료;를 더 포함하는 것을 특징으로 하는 패키지 온 패키지 배치.
  5. 제 1 항에 있어서, 상기 복수의 열의 땜납 볼은 제 1 땜납 볼을 포함하고, 상기 패키지 온 패키지 배치는:
    상기 제 2 패키지의 바닥면에 부착된 제 2 땜납 볼;을 더 포함하고,
    상기 제 2 땜납 볼은 상기 제 2 패키지 주변부 주위에 배치되어 볼 그리드 배열(ball grid array)을 형성하는 것을 특징으로 하는 패키지 온 패키지 배치.
  6. 제 1 항에 있어서,
    상기 복수의 열의 땜납 볼은 제 1 땜납 볼을 포함하고;
    상기 기판 층은 제 1 기판 층을 포함하고;
    상기 제 1 패키지는 제 2 다이 다음에 배치된 제 1 다이를 포함하고; 및
    상기 제 1 다이 및 상기 제 2 다이 각각은 제 2 땜납 볼을 통해 상기 제 1 패키지에서의 제 2 기판 층에 연결되는 것을 특징으로 하는 패키지 온 패키지 배치.
  7. 제 1 항에 있어서,
    상기 다이의 바닥면에 부착된 접촉 열 전도재(thermal interface materials)를 더 포함하는 것을 특징으로 하는 패키지 온 패키지 배치.
  8. 제 7 항에 있어서,
    상기 접촉 열 전도재에 부착된 열 전도성 재료를 더 포함하는 것을 특징으로 하는 패키지 온 패키지 배치.
  9. 제 8 항에 있어서, 상기 접촉 열 전도재는 필름, 그리스 조성물, 또는 언더필 재료 중 하나를 포함하는 것을 특징으로 하는 패키지 온 패키지 배치.
  10. 제 1 항에 있어서,
    상기 다이의 바닥면에 부착된 (i) 인터포저(interposer) 또는 (ii) 인쇄 회로 기판 중 하나를 더 포함하는 것을 특징으로 하는 패키지 온 패키지 배치.
  11. 제 1 항에 있어서,
    상기 복수의 열의 땜납 볼은 제 1 복수의 열의 땜납 볼을 구비하고;
    상기 패키지 온 패키지 배치는 제 2 복수의 열의 땜납 볼을 포함하는 제 3 패키지를 더 구비하고;
    상기 제 1 패키지는 상기 제 1 복수의 열의 땜납 볼을 통해 상기 제 2 패키지의 상기 실질적으로 평평한 표면에 부착되고; 및
    상기 제 3 패키지는 상기 제 2 복수의 열의 땜납 볼을 통해 상기 제 2 패키지의 상기 실질적으로 평평한 표면에 부착되는 것을 특징으로 하는 패키지 온 패키지 배치.
  12. 제 1 항에 있어서, 상기 복수의 열의 땜납 볼은 제 1 땜납 볼을 구비하고, 상기 패키지 온 패키지 배치는:
    상기 기판 층의 상기 바닥면과 상기 다이의 상부면에 부착된 제 2 땜납 볼; 및
    상기 다이에 위치된 복수의 실리콘 관통 비아(through-silicon vias);를 더 포함하고, 상기 복수의 실리콘 관통 비아는 각각 상기 제 2 땜납 볼의 적어도 일부와 상기 바닥 패키지의 바닥면에 부착된 복수의 제 3 땜납 볼 사이로 뻗어있는 것을 특징으로 하는 패키지 온 패키지 배치.
  13. 기판 층을 포함하는 제 1 패키지를 제공하는 단계로서, 상기 기판 층은 (i) 상부면 및 (ii) 상기 상부면의 반대면인 바닥면을 포함하고, 상기 기판 층의 상부면은 실질적으로 평평한 표면을 형성하고 상기 제 1 패키지는 상기 기판 층의 상기 바닥면에 결합되는 다이를 더 포함하는 상기 제 1 패키지를 제공하는 단계;
    제 2 패키지의 바닥 표면에 부착되는 복수의 열의 땜납 볼을 가지는 상기 제 2 패키지를 제공하는 단계; 및
    상기 제 2 패키지의 상기 복수의 열의 땜납 볼을 통해 상기 제 1 패키지의 상기 실질적으로 평평한 표면에 상기 제 2 패키지를 부착시키는 단계;를 포함하는 것을 특징으로 하는 방법.
  14. 제 13 항에 있어서, 상기 기판 층의 상기 바닥면에 상기 다이를 부착시키는 단계는 접착 층을 통해 상기 기판 층의 상기 바닥면에 상기 다이를 부착시키는 단계를 포함하는 것을 특징으로 하는 방법.
  15. 제 13 항에 있어서, 상기 복수의 열의 땜납 볼은 제 1 땜납 볼을 포함하고,
    상기 기판 층의 상기 바닥면에 상기 다이를 부착시키는 단계는 제 2 땜납 볼을 통해 상기 기판 층의 상기 바닥면에 상기 다이를 부착시키는 단계를 포함하는 것을 특징으로 하는 방법.
  16. 제 15 항에 있어서,
    (i) 상기 제 2 땜납 볼 사이 및 (ii) 상기 다이와 상기 제 1 패키지의 상기 기판의 바닥면 사이에 위치된 공간 사이에 언더필 재료를 제공하는 단계를 더 포함하는 것을 특징으로 하는 방법.
  17. 제 13 항에 있어서,
    상기 다이 상에 본드 패드를 제공하는 단계로서, 상기 본드 패드는 상기 다이의 바닥면 상에 위치되는, 상기 본드 패드를 제공하는 단계;
    상기 기판 층 상에 기판 패드를 제공하는 단계로서, 상기 기판 패드는 상기 제 1 패키지의 상기 기판 층의 상기 바닥면 상에 위치되는 상기 기판 패드를 제공하는 단계; 및
    와이어 본딩 프로세스를 통해, 상기 다이 상의 상기 본드 패드를 상기 기판 층 상의 상기 기판 패드에 결합시켜 상기 다이의 전기 신호를 라우팅하는 단계;를 더 포함하는 것을 특징으로 하는 방법.
  18. 제 13 항에 있어서, 상기 복수의 땜납 볼은 제 1 땜납 볼을 포함하고, 상기 방법은:
    제 2 땜납 볼을 상기 제 1 패키지의 바닥면에 부착시키는 단계;를 더 포함하고,
    상기 제 2 땜납 볼은 상기 제 1 패키지의 우측 및 좌측에 위치되는 것을 특징으로 하는 방법.
  19. 제 13 항에 있어서,
    접촉 열 전도재를 상기 다이의 바닥면에 부착시키는 단계를 더 포함하는 것을 특징으로 하는 방법.
  20. 제 13 항에 있어서, 상기 복수의 열의 땜납 볼은 제 1 땜납 볼을 포함하고, 상기 방법은:
    제 2 땜납 볼을 상기 기판 층의 상기 바닥면 상에 부착시키는 단계;
    상기 제 2 땜납 볼을 통해 상기 다이를 상기 기판 층의 상기 바닥면에 부착시키는 단계; 및
    상기 제 2 땜납 볼을 상기 제 1 패키지의 바닥면에 부착된 제 3 땜납 볼에 연결시키기 위해 상기 다이에 실리콘 관통 비아를 제공하는 단계;를 더 포함하는 것을 특징으로 하는 방법.
  21. 제 13 항에 있어서, 상기 복수의 열의 땜납 볼은 제 1 땜납 볼을 포함하고, 상기 방법은:
    제 2 땜납 볼을 상기 다이의 바닥면에 부착시키는 단계; 및
    (i) 인터포저 또는 (ii) 인쇄회로기판 중 하나를 상기 제 2 땜납 볼에 결합시키는 단계;를 더 포함하는 것을 특징으로 하는 방법.
  22. 제 13 항에 있어서,
    상기 복수의 열의 땜납 볼은 제 1 복수의 열의 땜납 볼을 포함하고; 및
    상기 방법은:
    제 3 패키지의 바닥 표면에 부착된 제 2 복수의 열의 땜납 볼을 가지는 상기 제 3 패키지를 제공하는 단계; 및
    상기 제 2 복수의 열의 땜납 볼을 통해 상기 제 3 패키지를 상기 제 1 패키지의 상기 실질적으로 평평한 표면에 부착시키는 단계;를 더 포함하는 것을 특징으로 하는 방법.
KR1020147005144A 2011-08-19 2012-08-15 패키지 온 패키지 구조 KR20140057565A (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201161525521P 2011-08-19 2011-08-19
US61/525,521 2011-08-19
US13/584,027 US9209163B2 (en) 2011-08-19 2012-08-13 Package-on-package structures
US13/584,027 2012-08-13
PCT/US2012/050953 WO2013028435A1 (en) 2011-08-19 2012-08-15 Package-on-package structures

Publications (1)

Publication Number Publication Date
KR20140057565A true KR20140057565A (ko) 2014-05-13

Family

ID=47712068

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020147005144A KR20140057565A (ko) 2011-08-19 2012-08-15 패키지 온 패키지 구조

Country Status (5)

Country Link
US (2) US9209163B2 (ko)
KR (1) KR20140057565A (ko)
CN (1) CN103890942A (ko)
TW (1) TW201320261A (ko)
WO (1) WO2013028435A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180027421A (ko) * 2014-12-15 2018-03-14 인텔 코포레이션 오포섬-다이 패키지-온-패키지 장치

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10163877B2 (en) * 2011-11-07 2018-12-25 Taiwan Semiconductor Manufacturing Co., Ltd. System in package process flow
US10049964B2 (en) 2012-03-23 2018-08-14 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming a fan-out PoP device with PWB vertical interconnect units
US9837303B2 (en) 2012-03-23 2017-12-05 STATS ChipPAC Pte. Ltd. Semiconductor method and device of forming a fan-out device with PWB vertical interconnect units
US9842798B2 (en) 2012-03-23 2017-12-12 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming a PoP device with embedded vertical interconnect units
US8810024B2 (en) 2012-03-23 2014-08-19 Stats Chippac Ltd. Semiconductor method and device of forming a fan-out PoP device with PWB vertical interconnect units
US10153179B2 (en) * 2012-08-24 2018-12-11 Taiwan Semiconductor Manufacturing Company Carrier warpage control for three dimensional integrated circuit (3DIC) stacking
US20140291818A1 (en) * 2013-03-26 2014-10-02 Broadcom Corporation Integrated Circuit Device Facilitating Package on Package Connections
US9379081B2 (en) * 2014-03-24 2016-06-28 King Dragon Nternational Inc. Semiconductor device package and method of the same
US20150282367A1 (en) * 2014-03-27 2015-10-01 Hans-Joachim Barth Electronic assembly that includes stacked electronic components
EP3167484A4 (en) * 2014-07-07 2017-10-18 Intel IP Corporation Package-on-package stacked microelectronic structures
KR102335771B1 (ko) * 2014-12-01 2021-12-06 삼성전자주식회사 열전도 필름을 가진 반도체 패키지
US10269682B2 (en) * 2015-10-09 2019-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Cooling devices, packaged semiconductor devices, and methods of packaging semiconductor devices
WO2017078717A1 (en) * 2015-11-05 2017-05-11 Intel Corporation Stacked package assembly with voltage reference plane
US9666539B1 (en) * 2015-12-03 2017-05-30 International Business Machines Corporation Packaging for high speed chip to chip communication
US10256173B2 (en) * 2016-02-22 2019-04-09 Advanced Semiconductor Engineering, Inc. Semiconductor device and method for manufacturing the same
KR20170129983A (ko) 2016-05-17 2017-11-28 삼성전자주식회사 발광소자 패키지, 이를 이용한 디스플레이 장치 및 그 제조방법
KR102448098B1 (ko) * 2016-05-31 2022-09-27 에스케이하이닉스 주식회사 관통 몰드 볼 커넥터 및 엘리베이트 패드를 포함하는 반도체 패키지 및 제조 방법
TWI628742B (zh) * 2016-07-21 2018-07-01 南亞科技股份有限公司 堆疊式封裝結構
EP3310140B1 (en) 2016-10-14 2021-07-14 Vitesco Technologies GmbH Mounting assembly with a heatsink
KR102358323B1 (ko) 2017-07-17 2022-02-04 삼성전자주식회사 반도체 패키지
KR102427557B1 (ko) 2017-09-29 2022-08-01 삼성전자주식회사 반도체 패키지
KR101942742B1 (ko) * 2017-10-26 2019-01-28 삼성전기 주식회사 팬-아웃 반도체 패키지
TWI717155B (zh) * 2019-12-17 2021-01-21 財團法人工業技術研究院 晶片封裝結構

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5798567A (en) * 1997-08-21 1998-08-25 Hewlett-Packard Company Ball grid array integrated circuit package which employs a flip chip integrated circuit and decoupling capacitors
SG75873A1 (en) 1998-09-01 2000-10-24 Texas Instr Singapore Pte Ltd Stacked flip-chip integrated circuit assemblage
US6539531B2 (en) * 1999-02-25 2003-03-25 Formfactor, Inc. Method of designing, fabricating, testing and interconnecting an IC to external circuit nodes
US7132744B2 (en) 2000-12-22 2006-11-07 Broadcom Corporation Enhanced die-up ball grid array packages and method for making the same
US6734539B2 (en) 2000-12-27 2004-05-11 Lucent Technologies Inc. Stacked module package
US8143108B2 (en) * 2004-10-07 2012-03-27 Stats Chippac, Ltd. Semiconductor device and method of dissipating heat from thin package-on-package mounted to substrate
SG95637A1 (en) 2001-03-15 2003-04-23 Micron Technology Inc Semiconductor/printed circuit board assembly, and computer system
KR100407472B1 (ko) * 2001-06-29 2003-11-28 삼성전자주식회사 트렌치가 형성된 상부 칩을 구비하는 칩 적층형 패키지소자 및 그 제조 방법
US6861288B2 (en) 2003-01-23 2005-03-01 St Assembly Test Services, Ltd. Stacked semiconductor packages and method for the fabrication thereof
US6815254B2 (en) 2003-03-10 2004-11-09 Freescale Semiconductor, Inc. Semiconductor package with multiple sides having package contacts
US20040212080A1 (en) * 2003-04-22 2004-10-28 Kai-Chi Chen [chip package structure and process for fabricating the same]
JP4283588B2 (ja) * 2003-04-22 2009-06-24 パナソニック電工株式会社 半導体装置
US20040261988A1 (en) 2003-06-27 2004-12-30 Ioan Sauciuc Application and removal of thermal interface material
US7345361B2 (en) * 2003-12-04 2008-03-18 Intel Corporation Stackable integrated circuit packaging
JP3957694B2 (ja) 2004-03-16 2007-08-15 エルピーダメモリ株式会社 半導体パッケージ及びシステムモジュール
US7446419B1 (en) * 2004-11-10 2008-11-04 Bridge Semiconductor Corporation Semiconductor chip assembly with welded metal pillar of stacked metal balls
CN101138089B (zh) 2005-01-31 2011-02-09 斯班逊有限公司 层叠型半导体装置及层叠型半导体装置的制造方法
US20070241441A1 (en) * 2006-04-17 2007-10-18 Stats Chippac Ltd. Multichip package system
US8581381B2 (en) * 2006-06-20 2013-11-12 Broadcom Corporation Integrated circuit (IC) package stacking and IC packages formed by same
US20080023805A1 (en) 2006-07-26 2008-01-31 Texas Instruments Incorporated Array-Processed Stacked Semiconductor Packages
US7557434B2 (en) * 2006-08-29 2009-07-07 Denso Corporation Power electronic package having two substrates with multiple electronic components
US8409920B2 (en) * 2007-04-23 2013-04-02 Stats Chippac Ltd. Integrated circuit package system for package stacking and method of manufacture therefor
US7723159B2 (en) 2007-05-04 2010-05-25 Stats Chippac, Ltd. Package-on-package using through-hole via die on saw streets
CN101118901B (zh) * 2007-06-29 2010-06-09 日月光半导体制造股份有限公司 堆叠式芯片封装结构及其制程
CN101373760A (zh) * 2007-08-21 2009-02-25 钰桥半导体股份有限公司 高散热内存模块结构
TWI372458B (en) * 2008-05-12 2012-09-11 Advanced Semiconductor Eng Stacked type chip package structure
US8012797B2 (en) 2009-01-07 2011-09-06 Advanced Semiconductor Engineering, Inc. Method for forming stackable semiconductor device packages including openings with conductive bumps of specified geometries
CN101958261B (zh) * 2009-08-25 2012-09-05 日月光半导体制造股份有限公司 半导体工艺及可堆栈式半导体封装结构
US8518752B2 (en) * 2009-12-02 2013-08-27 Stats Chippac Ltd. Integrated circuit packaging system with stackable package and method of manufacture thereof
US8508954B2 (en) 2009-12-17 2013-08-13 Samsung Electronics Co., Ltd. Systems employing a stacked semiconductor package
US8247900B2 (en) * 2009-12-29 2012-08-21 Taiwan Semiconductor Manufacturing Company, Ltd. Flip chip package having enhanced thermal and mechanical performance
US20120126396A1 (en) * 2010-11-19 2012-05-24 Broadcom Corporation Die down device with thermal connector
US20140151880A1 (en) 2011-08-19 2014-06-05 Marvell World Trade Ltd. Package-on-package structures

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180027421A (ko) * 2014-12-15 2018-03-14 인텔 코포레이션 오포섬-다이 패키지-온-패키지 장치

Also Published As

Publication number Publication date
US20130043587A1 (en) 2013-02-21
US9666571B2 (en) 2017-05-30
US9209163B2 (en) 2015-12-08
US20160093602A1 (en) 2016-03-31
WO2013028435A1 (en) 2013-02-28
CN103890942A (zh) 2014-06-25
TW201320261A (zh) 2013-05-16

Similar Documents

Publication Publication Date Title
US9666571B2 (en) Package-on-package structures
US11289451B2 (en) Semiconductor package with high routing density patch
US20140151880A1 (en) Package-on-package structures
US8526186B2 (en) Electronic assembly including die on substrate with heat spreader having an open window on the die
KR102170197B1 (ko) 패키지 온 패키지 구조들
JP6198322B2 (ja) 埋め込み構造およびその製造方法
KR101639989B1 (ko) 윈도우 인터포저를 갖는 3d 집적 회로 패키지
US20120299173A1 (en) Thermally Enhanced Stacked Package and Method
US8399985B2 (en) Mold design and semiconductor package
KR101046252B1 (ko) Tsv를 이용한 적층 칩 패키지
KR20120135897A (ko) 리세스된 반도체 기판
WO2012145201A1 (en) Flip-chip, face-up and face-down centerbond memory wirebond assemblies
US9165906B2 (en) High performance package on package
KR100885918B1 (ko) 반도체 디바이스 스택 패키지, 이를 이용한 전기장치 및 그패키지의 제조방법
KR101111423B1 (ko) 열방출 수단을 갖는 적층 칩 반도체 패키지
KR101056750B1 (ko) Tsv를 이용한 적층 칩 패키지
TW200423334A (en) Multi-chips package
US7235870B2 (en) Microelectronic multi-chip module
TW200411865A (en) Thermal- enhance MCM package
TWI442522B (zh) 凹穴晶片封裝結構及使用凹穴晶片封裝結構之層疊封裝結構
KR20110044963A (ko) Tsv를 이용한 적층 칩 패키지
CN219575614U (zh) 封装结构

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid