KR20130122883A - 액정표시장치 및 그 제조방법 - Google Patents

액정표시장치 및 그 제조방법 Download PDF

Info

Publication number
KR20130122883A
KR20130122883A KR1020120046010A KR20120046010A KR20130122883A KR 20130122883 A KR20130122883 A KR 20130122883A KR 1020120046010 A KR1020120046010 A KR 1020120046010A KR 20120046010 A KR20120046010 A KR 20120046010A KR 20130122883 A KR20130122883 A KR 20130122883A
Authority
KR
South Korea
Prior art keywords
sub
pixel
data link
data
wiring
Prior art date
Application number
KR1020120046010A
Other languages
English (en)
Other versions
KR101885806B1 (ko
Inventor
김홍수
범경화
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120046010A priority Critical patent/KR101885806B1/ko
Priority to US13/858,822 priority patent/US9240149B2/en
Priority to CN201310150364.3A priority patent/CN103383512B/zh
Priority to EP13166178.7A priority patent/EP2660650B1/en
Publication of KR20130122883A publication Critical patent/KR20130122883A/ko
Application granted granted Critical
Publication of KR101885806B1 publication Critical patent/KR101885806B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/52RGB geometrical arrangements

Abstract

본 발명의 액정표시장치 및 그 제조방법은 내로우 베젤(narrow bezel)을 위한 듀얼 링크(dual link) 구조에 있어, 동일 색상의 서브-화소에 동일 배선 층으로 데이터 링크배선을 형성함으로써 인접한 데이터배선간 저항차이로 인한 화질저하를 방지하기 위한 것으로, 화소부와 구동부로 구분되는 제 1 기판; 상기 제 1 기판의 화소부에 종횡으로 배열되어 다수의 서브-화소를 구획하는 다수의 데이터라인과 게이트라인; 상기 제 1 기판의 서브-화소에 형성된 박막 트랜지스터; 상기 제 1 기판의 구동부에 형성되어 상기 다수의 데이터라인에 데이터신호를 전달하는 다수의 데이터 링크배선; 및 상기 제 1 기판과 합착하는 제 2 기판을 포함하며, 상기 다수의 데이터 링크배선은 데이터배선 층에 형성된 다수의 제 1 데이터 링크배선 및 게이트배선 층에 형성된 다수의 제 2 데이터 링크배선으로 구성되는 한편, 적어도 적, 녹 및 청색의 서브-화소를 포함하는 단위화소에 있어 각각의 서브-화소마다 연결되는 데이터 링크배선은 적어도 어느 하나가 서로 다른 층에 배치되는 것을 특징으로 한다.

Description

액정표시장치 및 그 제조방법{LIQUID CRYSTAL DISPLAY DEVICE AND METHOD OF FABRICATING THE SAME}
본 발명은 액정표시장치 및 그 제조방법에 관한 것으로, 보다 상세하게는 내로우 베젤(narrow bezel)을 구현하기 위해 듀얼 링크(dual link) 구조를 적용한 액정표시장치 및 그 제조방법에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결 매체인 표시장치의 시장이 커지고 있다. 이에 따라 액정표시장치(Liquid Crystal Display: LCD), 유기전계발광표시장치(Organic Light Emitting Display: OLED) 및 플라즈마표시장치(Plasma Display Panel: PDP) 등과 같은 표시장치의 사용이 증가하고 있다.
이와 같은 표시장치는 텔레비전(TV)이나 비디오 등의 가전분야에서 노트북(Note book)과 같은 컴퓨터나 핸드폰 등과 같은 산업분야 등에서 다양한 용도로 사용되고 있다.
이중에서 상기 액정표시장치는 매트릭스(matrix) 형태로 배열된 화소들에 화상정보에 따른 데이터신호를 개별적으로 공급하여, 그 화소들의 광투과율을 조절함으로써 원하는 화상을 표시할 수 있도록 한 표시장치이다.
이하, 상기의 액정표시장치에 대해서 도면을 참조하여 상세히 설명한다.
도 1은 일반적인 액정표시장치의 구조를 개략적으로 나타내는 평면도이다.
또한, 도 2는 상기 도 1에 도시된 액정표시장치의 일부를 확대하여 나타내는 평면도로써, A 부분을 확대하여 나타내고 있다.
도면을 참조하면, 액정표시장치(10)는 서로 대향하여 균일한 셀갭(cell gap)이 유지되도록 합착된 박막 트랜지스터 어레이(thin film transistor array) 기판(12)과 컬러필터(color filter) 기판(11) 및 상기 어레이 기판(12)과 컬러필터 기판(11) 사이의 셀갭 내에 형성된 액정층(liquid crystal layer)(미도시)으로 구성된다.
이때, 도시하지 않았지만, 상기 컬러필터 기판(11)은 적, 녹 및 청색 서브-컬러필터로 구성되는 컬러필터와 상기 서브-컬러필터 사이를 구분하고 상기 액정층을 투과하는 광을 차단하는 블랙매트릭스, 그리고 상기 컬러필터와 블랙매트릭스 상부에 형성된 오버코트층으로 이루어진다.
그리고, 상기 어레이 기판(12)은 매트릭스 형태로 배치된 다수의 서브-화소(25R, 25G, 25B)가 배치되는 화소부(25)와 상기 서브-화소(25R, 25G, 25B)를 구동하는 구동부로 구분할 수 있다.
상기 어레이 기판(12)의 화소부(25)에는 종횡으로 배열되어 화소영역을 정의하는 데이터라인(16)과 게이트라인(17)이 형성되어 있으며, 상기 데이터라인(16)과 게이트라인(17)의 교차영역, 즉 TFT 영역에는 스위칭소자인 박막 트랜지스터(미도시)가 형성되어 있다.
이때, 도시하지 않았지만, 상기 박막 트랜지스터는 상기 게이트라인(17)에 연결된 게이트전극, 상기 데이터라인(16)에 연결된 소오스전극 및 화소전극에 연결된 드레인전극으로 구성된다. 또한, 상기 박막 트랜지스터는 상기 게이트전극과 소오스/드레인전극 사이의 절연을 위한 게이트절연막 및 상기 게이트전극에 공급되는 게이트전압에 의해 상기 소오스전극과 드레인전극 사이에 전도채널(conductive channel)을 형성하는 액티브층을 포함한다. 또한, 상기 박막 트랜지스터는 상기 소오스/드레인전극과 화소전극 사이의 절연을 위한 보호막을 포함한다.
상기 구동부는 상기 화소부(25) 내의 데이터라인(16)과 게이트라인(17) 각각에 데이터신호와 게이트신호를 인가하기 위한 구동 집적회로(Integrated Circuit; IC)(70a, 70b)를 포함하는데, 이때 칩 온 글라스(Chip On Glass; COG) 방식을 이용하는 경우 상기 구동 IC(70a, 70b)는 어레이 기판(12)에 직접 실장되게 된다.
이러한 COG 방식으로 이루어진 액정표시장치(10)의 어레이 기판(12)은 구동부 내에 상기 데이터라인(16)과 게이트라인(17)에 각각 연결되는 데이터 링크배선(76)과 게이트 링크배선(76)이 형성되어 있으며, 상기 데이터 링크배선(76)과 게이트 링크배선(77)의 일 끝단에는 데이터 패드(미도시)와 게이트 패드(미도시)가 각각 연결되어 있다.
이때, 상기 데이터 패드와 게이트 패드는 어레이 기판(12)에 실장된 데이터 구동 IC(70a)와 게이트 구동 IC(70b)에 각각 연결되어 있다.
상기 데이터 구동 IC(70a)와 게이트 구동 IC(70b)는 연성회로기판(Flexible Printed Circuit; FPC)(50)을 통해 외부의 인쇄회로기판(미도시)과 연결되어 있다. 이 인쇄회로기판은 타이밍 제어부와 전원 공급부를 포함하며, 기판 상에 IC와 같은 다수의 소자가 형성되어 있어, 액정표시장치(10)를 구동시키기 위한 여러 가지 제어신호 및 구동전압 등을 생성한다.
이러한 COG 방식의 경우에는 FPC(50)의 구조와 제조공정을 간소화하기 위해 구동 IC(70a, 70b)들의 신호라인들이 어레이 기판(10)에 실장되는 라인-온-글라스(Line On Glass: LOG)(63a, 63b)를 통해 상호 접속되어 외부의 인쇄회로기판으로부터 여러 가지 제어신호 및 구동전압 등을 공급받는 LOG 방식을 이용할 수 있다. 이때, 설명의 편의를 위해 FPC(50) 내의 FPC 패드(미도시)와 데이터 구동 IC(70a) 내의 입력 범퍼(미도시) 사이를 접속하는 신호라인을 아우터 리드 본딩(Outer Lead Bonding; OLB) 배선(63a)이라 하며, 상기 FPC 패드와 게이트 구동 IC(70b) 내의 입력 범퍼(미도시) 사이를 접속하는 신호라인을 LOG(63b)라 지칭할 수 있다.
이와 같이 구성되는 일반적인 액정표시장치(10)는 다수의 서브-화소의 각 데이터라인(16)에 데이터신호를 인가하기 위해서 상기 데이터라인(16)에 대응하는 수만큼의 데이터 링크배선(76)이 필요하게 된다. 이러한 요구는 액정표시장치(10)의 화면크기 및 해상도가 증가함에 따라 증가되게 된다. 이로 인해, 일반적인 액정표시장치(10)는 화면크기 및 해상도의 증가에 따라 필요한 데이터라인(16)의 수만큼 데이터 링크배선(76)이 증가하게 되고, 이와 더불어 액정표시장치(10)의 베젤 폭(W)이 증가하게 되므로 이를 개선하기 위한 방안이 모색되어야 할 것이다.
본 발명은 상기한 문제를 해결하기 위한 것으로, 듀얼 링크(dual link) 구조를 적용하여 내로우 베젤(narrow bezel)을 구현하도록 한 액정표시장치 및 그 제조방법을 제공하는데 목적이 있다.
본 발명의 다른 목적은 상기의 듀얼 링크 구조에 있어, 인접한 동일 색상의 데이터배선간 저항차이를 완화하도록 한 액정표시장치 및 그 제조방법을 제공하는데 있다.
기타, 본 발명의 다른 목적 및 특징들은 후술되는 발명의 구성 및 특허청구범위에서 설명될 것이다.
상기한 목적을 달성하기 위하여, 본 발명의 액정표시장치는 화소부와 구동부로 구분되는 제 1 기판; 상기 제 1 기판의 화소부에 종횡으로 배열되어 다수의 서브-화소를 구획하는 다수의 데이터라인과 게이트라인; 상기 제 1 기판의 서브-화소에 형성된 박막 트랜지스터; 상기 제 1 기판의 구동부에 형성되어 상기 다수의 데이터라인에 데이터신호를 전달하는 다수의 데이터 링크배선; 및 상기 제 1 기판과 합착하는 제 2 기판을 포함하며, 상기 다수의 데이터 링크배선은 데이터배선 층에 형성된 다수의 제 1 데이터 링크배선 및 게이트배선 층에 형성된 다수의 제 2 데이터 링크배선으로 구성되는 한편, 적어도 적, 녹 및 청색의 서브-화소를 포함하는 단위화소에 있어 각각의 서브-화소마다 연결되는 데이터 링크배선은 적어도 어느 하나가 서로 다른 층에 배치되는 것을 특징으로 한다.
이때, 상기 화소부의 데이터라인은 상기 구동부 쪽으로 연장되어 링크부 데이터라인을 구성하는 것을 특징으로 한다.
이때, 상기 게이트배선 층의 제 2 데이터 링크 배선과 상기 링크부 데이터라인을 전기적으로 접속시키는 연결전극을 추가로 포함하는 것을 특징으로 한다.
이때, 상기 연결전극은 인듐-틴-옥사이드 또는 인듐-징크-옥사이드와 같은 투명한 도전물질로 이루어진 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 한편, 상기 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 한편, 상기 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선을 상기 게이트배선 층의 제 2데이터 링크배선으로 구성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소, n+2번째 서브-화소 및 n+3번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소, 청색 서브-화소 및 백색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소, n+2번째 서브-화소 및 n+3번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소, 청색 서브-화소 및 백색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 것을 특징으로 한다.
본 발명의 액정표시장치의 제조방법은 화소부와 구동부로 구분되는 제 1 기판을 제공하는 단계; 상기 제 1 기판의 화소부에 종횡으로 배열되어 다수의 서브-화소를 구획하는 다수의 데이터라인과 게이트라인을 형성하는 단계; 상기 제 1 기판의 서브-화소에 박막 트랜지스터를 형성하는 단계; 상기 제 1 기판의 구동부에 게이트배선 층의 제 2 데이터 링크배선을 형성하는 단계; 상기 게이트배선 층의 제 2 데이터 링크배선이 형성된 제 1 기판 위에 형성하되, 게이트절연막이 개재된 상태에서 데이터배선 층의 제 1 데이터 링크배선 및 상기 화소부의 데이터라인에서 연장된 링크부 데이터라인을 형성하는 단계; 상기 데이터배선 층의 제 1 데이터 링크배선 및 링크부 데이터라인이 형성된 제 1 기판 위에 보호막을 형성하는 단계; 상기 보호막이 형성된 제 1 기판 위에 상기 게이트배선 층의 제 2 데이터 링크배선과 링크부 데이터라인을 전기적으로 접속시키는 연결전극을 형성하는 단계; 및 상기 제 1 기판과 제 2 기판을 합착하는 단계를 포함하며, 상기 제 1 데이터 링크배선과 제 2 데이터 링크배선은 동일한 색상의 서브-화소에 동일한 층의 제 1 데이터 링크배선과 제 2 데이터 링크배선이 각각 형성되는 것을 특징으로 한다.
이때, n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 한편, 상기 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 한편, 상기 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선을 상기 게이트배선 층의 제 2데이터 링크배선으로 형성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소, n+2번째 서브-화소 및 n+3번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소, 청색 서브-화소 및 백색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 것을 특징으로 한다.
n(n≥1)번째 서브-화소, n+1번째 서브-화소, n+2번째 서브-화소 및 n+3번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소, 청색 서브-화소 및 백색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 것을 특징으로 한다.
상술한 바와 같이, 본 발명에 따른 액정표시장치 및 그 제조방법은 내로우 베젤을 위한 듀얼 링크 구조에 있어, 동일 색상의 서브-화소에 동일 배선 층으로 데이터 링크배선을 형성함으로써 인접한 데이터배선간 저항차이를 완화할 수 있게 된다. 그 결과 인접한 동일 색상의 데이터배선간 충전특성 불균일을 보상함으로써 화상품질을 향상시킬 수 있을 뿐만 아니라 내로우 베젤을 구현하여 제품경쟁력을 확보할 수 있는 효과를 제공한다.
도 1은 일반적인 액정표시장치의 구조를 개략적으로 나타내는 평면도.
도 2는 상기 도 1에 도시된 액정표시장치의 일부를 확대하여 나타내는 평면도.
도 3은 본 발명의 제 1 실시예에 따른 액정표시장치의 구조를 개략적으로 나타내는 평면도.
도 4는 상기 도 3에 도시된 본 발명의 제 1 실시예에 따른 액정표시장치의 일부를 확대하여 나타내는 평면도.
도 5는 상기 도 4에 도시된 본 발명의 제 1 실시예에 따른 액정표시장치에 있어, 링크부의 단면 일부를 개략적으로 나타내는 도면.
도 6은 본 발명의 제 2 실시예에 따른 액정표시장치에 있어, 링크부의 단면 일부를 개략적으로 나타내는 도면.
도 7은 본 발명의 제 3 실시예에 따른 액정표시장치에 있어, 링크부의 단면 일부를 개략적으로 나타내는 도면.
도 8a 내지 도 8e는 상기 도 6에 도시된 본 발명의 제 2 실시예에 따른 액정표시장치의 제조공정을 순차적으로 나타내는 단면도.
도 9는 본 발명의 제 4 실시예에 따른 액정표시장치의 일부를 확대하여 나타내는 평면도.
도 10은 상기 도 9에 도시된 본 발명의 제 4 실시예에 따른 액정표시장치에 있어, 링크부의 단면 일부를 개략적으로 나타내는 도면.
이하, 첨부한 도면을 참조하여 본 발명에 따른 액정표시장치 및 그 제조방법의 바람직한 실시예를 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며, 여기에서 설명하는 실시예에 한정되지 않는다.
도 3은 본 발명의 제 1 실시예에 따른 액정표시장치의 구조를 개략적으로 나타내는 평면도이다.
또한, 도 4는 상기 도 3에 도시된 본 발명의 제 1 실시예에 따른 액정표시장치의 일부를 확대하여 나타내는 평면도로써, 일 예로 B 부분을 확대하여 나타내고 있다.
도 5는 상기 도 4에 도시된 본 발명의 제 1 실시예에 따른 액정표시장치에 있어, 링크부의 C-C'선에 따른 단면 일부를 개략적으로 나타내는 도면이다.
도면을 참조하면, 본 발명의 제 1 실시예에 따른 액정표시장치(100)는 서로 대향하여 균일한 셀갭이 유지되도록 합착된 어레이 기판(112)과 컬러필터 기판(111) 및 상기 어레이 기판(112)과 컬러필터 기판(111) 사이의 셀갭 내에 형성된 액정층(미도시)으로 구성된다.
이때, 도시하지 않았지만, 상기 컬러필터 기판(111)은 적, 녹 및 청색 서브-컬러필터로 구성되는 컬러필터와 상기 서브-컬러필터 사이를 구분하고 상기 액정층을 투과하는 광을 차단하는 블랙매트릭스, 그리고 상기 컬러필터와 블랙매트릭스 상부에 형성된 오버코트층으로 이루어진다.
그리고, 상기 어레이 기판(112)은 매트릭스 형태로 배치된 다수의 서브-화소(125R, 125G, 125B)가 배치되는 화소부(125)와 상기 서브-화소(125R, 125G, 125B)를 구동하는 구동부로 구분할 수 있다.
상기 어레이 기판(112)의 화소부(125)에는 종횡으로 배열되어 화소영역을 정의하는 데이터라인(116)과 게이트라인(117)이 형성되어 있으며, 상기 데이터라인(116)과 게이트라인(117)의 교차영역, 즉 TFT 영역에는 스위칭소자인 박막 트랜지스터(미도시)가 형성되어 있다.
이때, 도시하지 않았지만, 상기 박막 트랜지스터는 상기 게이트라인(117)에 연결된 게이트전극, 상기 데이터라인(116)에 연결된 소오스전극 및 화소전극에 연결된 드레인전극으로 구성된다. 또한, 상기 박막 트랜지스터는 상기 게이트전극과 소오스/드레인전극 사이의 절연을 위한 게이트절연막(115a) 및 상기 게이트전극에 공급되는 게이트전압에 의해 상기 소오스전극과 드레인전극 사이에 전도채널을 형성하는 액티브층을 포함한다. 또한, 상기 박막 트랜지스터는 상기 소오스/드레인전극과 화소전극 사이의 절연을 위한 보호막(115b)을 포함한다.
상기 구동부는 상기 화소부(125) 내의 데이터라인(116)과 게이트라인(117) 각각에 데이터신호와 게이트신호를 인가하기 위한 구동 IC(170a, 170b)를 포함하는데, 상기 구동 IC(170a, 170b)를 어레이 기판(112)에 실장 시키는 방법에 따라, 칩 온 글라스(Chip On Glass; COG), 테이프 캐리어 패키지(Tape Carrier Package; TCP), 칩 온 필름(Chip On Film; COF) 등으로 나누어진다.
이중 상기 COG 방식은 액정표시장치(100)의 어레이 기판(112)에 구동 IC(170a, 170b)를 직접 접착시켜 구동 IC(170a, 170b)의 출력 전극(미도시)을 어레이 기판(112)의 배선 패드(미도시)에 직접 연결하는 방법으로서, 구조가 간단하여 공정이 단순하고 제조비용이 적게드는 장점이 있다. 다만, 본 발명이 상기 COG 방식에 한정되는 것은 아니다.
이러한 COG 방식으로 이루어진 액정표시장치의 어레이 기판(112)은 구동부 내에 상기 데이터라인(116)과 게이트라인(117)에 각각 연결되는 데이터 링크배선(176)과 게이트 링크배선(176)이 형성되어 있으며, 상기 데이터 링크배선(176)과 게이트 링크배선(177)의 일 끝단에는 데이터 패드(미도시)와 게이트 패드(미도시)가 각각 연결되어 있다.
이때, 상기 데이터 패드와 게이트 패드는 어레이 기판(112)에 실장된 데이터 구동 IC(170a)와 게이트 구동 IC(170b)에 각각 연결되어 있다.
상기 데이터 구동 IC(170a)와 게이트 구동 IC(170b)는 FPC(150)를 통해 외부의 인쇄회로기판(미도시)과 연결되어 있다. 이 인쇄회로기판은 타이밍 제어부와 전원 공급부를 포함하며, 기판 상에 IC와 같은 다수의 소자가 형성되어 있어, 액정표시장치를 구동시키기 위한 여러 가지 제어신호 및 구동전압 등을 생성한다.
이때, 상기 타이밍 제어부는 외부로부터 동기신호 및 영상 데이터를 인가 받아 데이터 구동 IC(170a)와 게이트 구동 IC(170b)에 제어신호 및 영상 데이터를 공급하며, 상기 전원 공급부는 데이터 구동 IC(170a)와 게이트 구동 IC(170b)에 구동전압을 공급한다.
즉, 상기 게이트 구동 IC(170b)는 상기 타이밍 제어부와 전원 공급부로부터 제어신호 및 구동전압을 공급받아, 다수의 게이트라인(117)에 순차적으로 게이트신호를 인가한다. 그리고, 상기 데이터 구동 IC(170a)는 상기 타이밍 제어부와 전원 공급부로부터 제어신호와 영상데이터 및 구동전압을 공급받아 상기 게이트라인(117)의 게이트신호에 동기(synchronize)하여 1수평라인분의 데이터신호를 데이터라인(116)에 인가한다.
이러한 COG 방식의 경우에는 FPC(150)의 구조와 제조공정을 간소화하기 위해 구동 IC(170a, 170b)들의 신호라인들이 어레이 기판(110)에 실장되는 라인-온-글라스(Line On Glass: LOG)(163a, 163b)를 통해 상호 접속되어 외부의 인쇄회로기판으로부터 여러 가지 제어신호 및 구동전압 등을 공급받는 LOG 방식을 이용할 수 있다. 이때, 설명의 편의를 위해 FPC(150) 내의 FPC 패드(미도시)와 데이터 구동 IC(170a) 내의 입력 범퍼(미도시) 사이를 접속하는 신호라인을 아우터 리드 본딩(Outer Lead Bonding; OLB) 배선(163a)이라 하며, 상기 FPC 패드와 게이트 구동 IC(170b) 내의 입력 범퍼(미도시) 사이를 접속하는 신호라인을 LOG(163b)라 지칭할 수 있다. 다만, 본 발명이 상기 LOG 방식에 한정되는 것은 아니다.
이와 같이 구성되는 본 발명의 제 1 실시예에 따른 액정표시장치(110)는 기존의 싱글 링크(single link) 구조에 의할 경우, 다수의 서브-화소(125R, 125G, 125B)의 각 데이터라인(116)에 데이터신호를 인가하기 위해서 상기 데이터라인(116)에 대응하는 수만큼의 데이터 링크배선(176)이 필요할 것이다. 그러나, 상기 본 발명의 제 1 실시예에 따른 액정표시장치(100)는 데이터배선뿐만 아니라 게이트배선을 이용하여 데이터 링크배선(176)을 형성한 듀얼 링크(dual link) 구조를 적용함에 따라 동일한 수의 데이터 링크배선(176)을 기존보다 적은 링크부에 설계할 수 있어 액정표시장치(100)의 베젤 폭(W')을 감소시킬 수 있게 된다. 즉, 본 발명의 제 1 실시예의 경우에는 동일한 층에 링크배선을 형성한 기존의 경우에 비해 서로 다른 층, 구체적으로 데이터배선 층과 게이트배선 층에 각각 제 1 데이터 링크배선(176a)과 제 2 데이터 링크배선(176b)을 형성함에 따라 이웃하는 제 1, 제 2 데이터 링크배선(176a, 176b)간 간격, 즉 피치(pitch)를 줄일 수 있어 동일한 수의 제 1, 제 2 데이터 링크배선(176a, 176b)을 기존보다 적은 폭의 링크부에 설계할 수 있게 된다.
또한, 상기 데이터배선 층과 게이트배선 층 각각에 형성된 제 1 데이터 링크배선(176a)과 제 2 데이터 링크배선(176b)은 공정 진행 중 다소간의 오버레이 시프트(overlay shift)가 발생하더라도 서로 단락(short)되는 일이 없이 링크 간격을 최소화할 수 있게 된다.
도시하지 않았지만, 상기 본 발명의 제 1 실시예에 따른 표시장치(100)는 듀얼 링크 구조를 적용함에 따라 게이트배선 층에 형성된 제 2 데이터 링크배선(176b)을 링크부 데이터라인(여기서, 상기 링크부 데이터라인은 화소부의 데이터라인(116)이 구동부 쪽으로 연장된 데이터라인을 의미하는 것으로 한다)과 연결시키기 위한 콘택홀 및 연결전극이 필요하게 된다. 즉, 상기 게이트배선 층에 형성된 제 2 데이터 링크배선(176b)은 제 2 콘택홀을 통해 상부의 연결전극과 전기적으로 접속하는 한편, 상기 연결전극은 제 3 콘택홀을 통해 하부의 링크부 데이터라인에 전기적으로 접속함에 따라 게이트배선 층에 형성된 상기 제 2 데이터 링크배선(176b)이 해당하는 링크부 데이터라인과 연결되게 된다.
이때, 상기 연결전극은 인듐-틴-옥사이드(Indium Tin Oxide; ITO) 또는 인듐-징크-옥사이드(Indium Zinc Oxide; IZO)와 같은 투명한 도전물질로 형성할 수 있다. 그리고, 상기 제 2 콘택홀과 제 3 콘택홀은 각각 제 2 데이터 링크배선(176b)과 링크부 데이터라인의 표면을 노출시키는 형태, 또는 각각 상기 제 2 데이터 링크배선(176b)과 링크부 데이터라인을 뚫는 형태로 형성될 수 있다.
한편, 상기 본 발명의 제 1 실시예에 따른 듀얼 링크 구조는 데이터배선 층의 제 1 데이터 링크배선(176a) 및 게이트배선 층의 제 2 데이터 링크배선(176b)의 식각이 동시간에 진행되지 않기 때문에 인접한 동일 색상의 서브-화소(125R, 125G, 125B)간 데이터 링크배선(176), 일 예로 적색 서브-화소(125R)에 있어 인접한 데이터배선 층의 제 1 데이터 링크배선(176a)의 CD(critical dimension)(l) 및 게이트배선 층의 제 2 데이터 링크배선(176b)의 CD(l') 사이에 차이(l≠l')가 발생할 수 있다. 이러한 각 층의 CD 차이로 발생한 저항차이는 인접한 동일 색상의 서브-화소(125R, 125G, 125B)간 휘도 및 색상차이를 발생시켜 화질불량을 야기할 수 있다.
일 예로, n번째 데이터배선의 저항은 n+2번째 데이터배선의 저항과 유사하나 n+1번째 데이터배선이나 n+3번째 데이터배선(일 예로, 상기 n번째 데이터배선을 적색 서브-화소의 데이터배선이라 할 때 상기 n+3번째 데이터배선 역시 적색 서브-화소의 데이터배선에 해당한다)의 저항과는 차이가 발생할 수 있다. 즉, 화소색상이 동일한 상기 n번째 데이터배선과 n+3번째 데이터배선간 저항차이로 인해 충전특성과 화소전압에 차이가 발생하며, 그 결과 휘도에 차이가 발생하게 된다.
이에 본 발명은 동일 색상의 서브-화소에 대해 동일 배선 층으로 데이터 링크배선을 형성함으로써 인접한 데이터배선간 저항차이를 완화시킬 수 있게 되는데, 이를 다음의 본 발명의 제 2 실시예 내지 제 4 실시예에 따른 액정표시장치를 통해 상세히 설명한다.
도 6은 본 발명의 제 2 실시예에 따른 액정표시장치에 있어, 링크부의 단면 일부를 개략적으로 나타내는 도면이다.
이때, 본 발명의 제 2 실시예에 따른 액정표시장치는 데이터 링크배선의 구조를 제외하고는 전술한 본 발명의 제 1 실시예에 따른 액정표시장치의 구조와 실질적으로 동일한 구조로 이루어져 있다.
즉, 본 발명의 제 2 실시예에 따른 액정표시장치는 서로 대향하여 균일한 셀갭이 유지되도록 합착된 어레이 기판과 컬러필터 기판 및 상기 어레이 기판과 컬러필터 기판 사이의 셀갭 내에 형성된 액정층으로 구성된다.
이때, 상기 컬러필터 기판은 적, 녹 및 청색 서브-컬러필터로 구성되는 컬러필터와 상기 서브-컬러필터 사이를 구분하고 상기 액정층을 투과하는 광을 차단하는 블랙매트릭스, 그리고 상기 컬러필터와 블랙매트릭스 상부에 형성된 오버코트층으로 이루어진다.
그리고, 상기 어레이 기판은 매트릭스 형태로 배치된 다수의 서브-화소가 배치되는 화소부와 상기 서브-화소를 구동하는 구동부로 구분할 수 있다.
상기 어레이 기판의 화소부에는 종횡으로 배열되어 화소영역을 정의하는 데이터라인과 게이트라인이 형성되어 있으며, 상기 데이터라인과 게이트라인의 교차영역, 즉 TFT 영역에는 스위칭소자인 박막 트랜지스터가 형성되어 있다.
상기 구동부는 상기 화소부 내의 데이터라인과 게이트라인 각각에 데이터신호와 게이트신호를 인가하기 위한 구동 IC를 포함하는데, 전술한 COG 방식으로 이루어진 액정표시장치의 어레이 기판은 구동부 내에 상기 데이터라인과 게이트라인에 각각 연결되는 데이터 링크배선과 게이트 링크배선이 형성되어 있으며, 상기 데이터 링크배선과 게이트 링크배선의 일 끝단에는 데이터 패드와 게이트 패드가 각각 연결되어 있다.
상기 데이터 구동 IC와 게이트 구동 IC는 FPC를 통해 외부의 인쇄회로기판과 연결되어 있다. 이 인쇄회로기판은 타이밍 제어부와 전원 공급부를 포함하며, 기판 상에 IC와 같은 다수의 소자가 형성되어 있어, 액정표시장치를 구동시키기 위한 여러 가지 제어신호 및 구동전압 등을 생성한다.
이때, 상기 타이밍 제어부는 외부로부터 동기신호 및 영상 데이터를 인가 받아 데이터 구동 IC와 게이트 구동 IC에 제어신호 및 영상 데이터를 공급하며, 상기 전원 공급부는 데이터 구동 IC와 게이트 구동 IC에 구동전압을 공급한다.
이와 같이 구성되는 본 발명의 제 2 실시예에 따른 액정표시장치는 도시된 바와 같이, 전술한 본 발명의 제 1 실시예와 동일하게 데이터배선뿐만 아니라 게이트배선을 이용하여 데이터 링크배선(276a, 276b)을 형성한 듀얼 링크 구조를 적용함에 따라 동일한 수의 데이터 링크배선(276a, 276b)을 기존보다 적은 링크부에 설계할 수 있어 액정표시장치의 베젤 폭을 감소시킬 수 있게 된다.
또한, 상기 데이터배선 층과 게이트배선 층 각각에 형성된 제 1 데이터 링크배선(276a)과 제 2 데이터 링크배선(276b)은 공정 진행 중 다소간의 오버레이 시프트가 발생하더라도 서로 단락 되는 일이 없이 링크 간격을 최소화할 수 있게 된다.
도시하지 않았지만, 상기 본 발명의 제 2 실시예에 따른 표시장치는 듀얼 링크 구조를 적용함에 따라 게이트배선 층에 형성된 제 2 데이터 링크배선(276b)을 링크부 데이터라인(여기서, 상기 링크부 데이터라인은 화소부의 데이터라인이 구동부 쪽으로 연장된 데이터라인을 의미하는 것으로 한다)과 연결시키기 위한 콘택홀 및 연결전극이 필요하게 된다. 즉, 상기 게이트배선 층에 형성된 제 2 데이터 링크배선(276b)은 제 2 콘택홀을 통해 상부의 연결전극과 전기적으로 접속하는 한편, 상기 연결전극은 제 3 콘택홀을 통해 하부의 링크부 데이터라인에 전기적으로 접속함에 따라 게이트배선 층에 형성된 상기 제 2 데이터 링크배선(276b)이 해당하는 링크부 데이터라인과 연결되게 된다.
이때, 상기 연결전극은 인듐-틴-옥사이드 또는 인듐-징크-옥사이드와 같은 투명한 도전물질로 형성할 수 있다. 그리고, 상기 제 2 콘택홀과 제 3 콘택홀은 각각 제 2 데이터 링크배선(276b)과 링크부 데이터라인의 표면을 노출시키는 형태, 또는 각각 상기 제 2 데이터 링크배선(276b)과 링크부 데이터라인을 뚫는 형태로 형성될 수 있다.
여기서, 상기 본 발명의 제 2 실시예에 따른 듀얼 링크 구조는 동일 색상의 서브-화소에 동일 배선 층으로 데이터 링크배선(276a, 276b)을 형성함으로써 인접한 데이터배선간 저항차이를 완화할 수 있게 된다. 그 결과 인접한 동일 색상의 데이터배선간 충전특성 불균일을 보상함으로써 화상품질을 향상시킬 수 있을 뿐만 아니라 내로우 베젤을 구현하여 제품경쟁력을 확보할 수 있게 된다.
즉, 일 예로 n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 본 발명의 제 2 실시예의 경우에는 적색 서브-화소의 n번째 데이터배선의 저항이 n+2번째 데이터배선의 저항과 동일하지는 않으나 동일한 색상, 즉 인접한 적색 서브-화소의 n+3번째 데이터배선의 저항과 실질적으로 동일하다는 것을 알 수 있다.
이와 같이 화소색상이 동일한 상기 n번째 데이터배선과 n+3번째 데이터배선간, 상기 n+1번째 데이터배선과 n+4번째 데이터배선간 및 상기 n+2번째 데이터배선과 n+5번째 데이터배선간 저항차이가 발생하지 않아 충전특성과 화소전압이 동일하여 휘도에 차이가 발생하지 않게 된다.
이러한 상기 본 발명의 제 2 실시예는 적색 서브-화소의 n번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 데이터배선 층의 제 1 데이터 링크배선(276a)으로 구성하는 한편, 청색 서브-화소의 n+2번째 데이터 링크배선을 게이트배선 층의 제 2 데이터 링크배선(276b)으로 구성하는 경우를 예를 들어 설명하고 있으나, 본 발명이 이에 한정되는 것은 아니다. 즉, 본 발명은 상기 적색 서브-화소의 n번째 데이터 링크배선을 데이터배선 층의 제 1 데이터 링크배선(276a)으로 구성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 게이트배선 층의 제 2 데이터 링크배선(276b)으로 구성한 경우에도 적용 가능하며, 이를 다음의 본 발명의 제 3 실시예를 통해 상세히 설명한다.
도 7은 본 발명의 제 3 실시예에 따른 액정표시장치에 있어, 링크부의 단면 일부를 개략적으로 나타내는 도면이다.
이때, 본 발명의 제 3 실시예에 따른 액정표시장치는 데이터 링크배선의 구조를 제외하고는 전술한 본 발명의 제 1 실시예 및 제 2 실시예에 따른 액정표시장치의 구조와 실질적으로 동일한 구조로 이루어져 있다.
즉, 본 발명의 제 3 실시예에 따른 액정표시장치는 서로 대향하여 균일한 셀갭이 유지되도록 합착된 어레이 기판과 컬러필터 기판 및 상기 어레이 기판과 컬러필터 기판 사이의 셀갭 내에 형성된 액정층으로 구성된다.
이때, 상기 컬러필터 기판은 적, 녹 및 청색 서브-컬러필터로 구성되는 컬러필터와 상기 서브-컬러필터 사이를 구분하고 상기 액정층을 투과하는 광을 차단하는 블랙매트릭스, 그리고 상기 컬러필터와 블랙매트릭스 상부에 형성된 오버코트층으로 이루어진다.
그리고, 상기 어레이 기판은 매트릭스 형태로 배치된 다수의 서브-화소가 배치되는 화소부와 상기 서브-화소를 구동하는 구동부로 구분할 수 있다.
상기 어레이 기판의 화소부에는 종횡으로 배열되어 화소영역을 정의하는 데이터라인과 게이트라인이 형성되어 있으며, 상기 데이터라인과 게이트라인의 교차영역, 즉 TFT 영역에는 스위칭소자인 박막 트랜지스터가 형성되어 있다.
상기 구동부는 상기 화소부 내의 데이터라인과 게이트라인 각각에 데이터신호와 게이트신호를 인가하기 위한 구동 IC를 포함하는데, 전술한 COG 방식으로 이루어진 액정표시장치의 어레이 기판은 구동부 내에 상기 데이터라인과 게이트라인에 각각 연결되는 데이터 링크배선과 게이트 링크배선이 형성되어 있으며, 상기 데이터 링크배선과 게이트 링크배선의 일 끝단에는 데이터 패드와 게이트 패드가 각각 연결되어 있다.
상기 데이터 구동 IC와 게이트 구동 IC는 FPC를 통해 외부의 인쇄회로기판과 연결되어 있다. 이 인쇄회로기판은 타이밍 제어부와 전원 공급부를 포함하며, 기판 상에 IC와 같은 다수의 소자가 형성되어 있어, 액정표시장치를 구동시키기 위한 여러 가지 제어신호 및 구동전압 등을 생성한다.
이때, 상기 타이밍 제어부는 외부로부터 동기신호 및 영상 데이터를 인가 받아 데이터 구동 IC와 게이트 구동 IC에 제어신호 및 영상 데이터를 공급하며, 상기 전원 공급부는 데이터 구동 IC와 게이트 구동 IC에 구동전압을 공급한다.
이와 같이 구성되는 본 발명의 제 3 실시예에 따른 액정표시장치는 도시된 바와 같이, 전술한 본 발명의 제 1 실시예 및 제 2 실시예와 동일하게 데이터배선뿐만 아니라 게이트배선을 이용하여 데이터 링크배선(376a, 376b)을 형성한 듀얼 링크 구조를 적용함에 따라 동일한 수의 데이터 링크배선(376a, 376b)을 기존보다 적은 링크부에 설계할 수 있어 액정표시장치의 베젤 폭을 감소시킬 수 있게 된다.
또한, 상기 데이터배선 층과 게이트배선 층 각각에 형성된 제 1 데이터 링크배선(376a)과 제 2 데이터 링크배선(376b)은 공정 진행 중 다소간의 오버레이 시프트가 발생하더라도 서로 단락 되는 일이 없이 링크 간격을 최소화할 수 있게 된다.
도시하지 않았지만, 상기 본 발명의 제 3 실시예에 따른 표시장치는 듀얼 링크 구조를 적용함에 따라 게이트배선 층에 형성된 제 2 데이터 링크배선(376b)을 링크부 데이터라인(여기서, 상기 링크부 데이터라인은 화소부의 데이터라인이 구동부 쪽으로 연장된 데이터라인을 의미하는 것으로 한다)과 연결시키기 위한 콘택홀 및 연결전극이 필요하게 된다. 즉, 상기 게이트배선 층에 형성된 제 2 데이터 링크배선(376b)은 제 2 콘택홀을 통해 상부의 연결전극과 전기적으로 접속하는 한편, 상기 연결전극은 제 3 콘택홀을 통해 하부의 링크부 데이터라인에 전기적으로 접속함에 따라 게이트배선 층에 형성된 상기 제 2 데이터 링크배선(376b)이 해당하는 링크부 데이터라인과 연결되게 된다.
이때, 상기 연결전극은 인듐-틴-옥사이드 또는 인듐-징크-옥사이드와 같은 투명한 도전물질로 형성할 수 있다. 그리고, 상기 제 2 콘택홀과 제 3 콘택홀은 각각 제 2 데이터 링크배선(376b)과 링크부 데이터라인의 표면을 노출시키는 형태, 또는 각각 상기 제 2 데이터 링크배선(376b)과 링크부 데이터라인을 뚫는 형태로 형성될 수 있다.
여기서, 상기 본 발명의 제 3 실시예에 따른 듀얼 링크 구조는 전술한 본 발명의 제 2 실시예와 동일하게 동일 색상의 서브-화소에 동일 배선 층으로 데이터 링크배선(376a, 376b)을 형성함으로써 인접한 데이터배선간 저항차이를 완화할 수 있게 된다. 그 결과 인접한 동일 색상의 데이터배선간 충전특성 불균일을 보상함으로써 화상품질을 향상시킬 수 있을 뿐만 아니라 내로우 베젤을 구현하여 제품경쟁력을 확보할 수 있게 된다.
즉, 일 예로 n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 본 발명의 제 3 실시예의 경우에는 적색 서브-화소의 n번째 데이터배선의 저항이 n+1번째 데이터배선이나 n+2번째 데이터배선의 저항과 동일하지는 않으나 동일한 색상, 즉 인접한 적색 서브-화소의 n+3번째 데이터배선의 저항과 실질적으로 동일하다는 것을 알 수 있다.
이와 같이 화소색상이 동일한 상기 n번째 데이터배선과 n+3번째 데이터배선간, 상기 n+1번째 데이터배선과 n+4번째 데이터배선간 및 상기 n+2번째 데이터배선과 n+5번째 데이터배선간 저항차이가 발생하지 않아 충전특성과 화소전압이 동일하여 휘도에 차이가 발생하지 않게 된다.
이러한 상기 본 발명의 제 3 실시예는 적색 서브-화소의 n번째 데이터 링크배선을 데이터배선 층의 제 1 데이터 링크배선(376a)으로 구성하는 한편, 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 게이트배선 층의 제 2 데이터 링크배선(376b)으로 구성하는 경우를 예를 들어 설명하고 있으나, 본 발명이 이에 한정되는 것은 아니다.
이하, 상기와 같이 구성되는 액정표시장치의 제조방법을 도면을 참조하여 상세히 설명한다.
도 8a 내지 도 8e는 상기 도 6에 도시된 본 발명의 제 2 실시예에 따른 액정표시장치의 제조공정을 순차적으로 나타내는 단면도로써, 구동부 내의 링크부와 화소부의 TFT 영역의 액정표시장치용 어레이 기판의 제조공정을 예를 들어 나타내고 있다.
도 8a에 도시된 바와 같이, 유리와 같은 투명한 절연물질로 이루어진 어레이 기판(212)의 화소부에 게이트전극(221)과 게이트라인(미도시)을 형성하며, 상기 어레이 기판(212)의 구동부에 게이트배선 층의 제 2 데이터 링크배선(276b)을 형성한다.
이때, 상기 게이트전극(221), 게이트라인 및 게이트배선 층의 제 2 데이터 링크배선은 제 1 도전막을 상기 어레이 기판(212) 전면에 차례대로 증착한 후 포토리소그래피공정(제 1 마스크공정)을 통해 선택적으로 패터닝하여 형성하게 된다.
여기서, 상기 제 1 도전막은 알루미늄(aluminium; Al), 알루미늄 합금(Al alloy), 텅스텐(tungsten; W), 구리(copper; Cu), 크롬(chromium; Cr), 몰리브덴(molybdenum; Mo) 및 몰리브덴 합금 등과 같은 저저항 불투명 도전물질로 형성할 수 있다. 또한, 상기 제 1 도전막은 상기 저저항 도전물질이 2가지 이상 적층된 다층구조로 형성할 수 있다.
다음으로, 도 8b에 도시된 바와 같이, 상기 게이트전극(221), 게이트라인 및 게이트배선 층의 제 2 데이터 링크배선이 형성된 어레이 기판(212) 전면에 게이트절연막(215a)과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막을 형성한다.
이후, 포토리소그래피공정(제 2 마스크공정)을 통해 상기 비정질 실리콘 박막과 n+ 비정질 실리콘 박막을 선택적으로 제거함으로써 상기 어레이 기판(212)의 TFT 영역에 상기 비정질 실리콘 박막으로 이루어진 액티브층(224)을 형성한다.
이때, 상기 액티브층(224) 위에는 상기 액티브층(224)과 실질적으로 동일한 형태로 패터닝된 n+ 비정질 실리콘 박막패턴(225)이 형성되게 된다.
다음으로, 도 8c에 도시된 바와 같이, 상기 액티브층(224)과 n+ 비정질 실리콘 박막패턴(225)이 형성된 어레이 기판(212) 전면에 제 2 도전막을 형성한다. 이때, 상기 제 2 도전막은 알루미늄, 알루미늄 합금, 텅스텐, 구리, 크롬, 몰리브덴 및 몰리브덴 합금 등과 같은 저저항 불투명 도전물질로 형성할 수 있다. 또한, 상기 제 1 도전막은 상기 저저항 도전물질이 2가지 이상 적층된 다층구조로 형성할 수 있다.
이후, 포토리소그래피공정(제 3 마스크공정)을 통해 상기 n+ 비정질 실리콘 박막 및 제 2 도전막을 선택적으로 제거함으로써 상기 액티브층(224) 상부에 상기 제 2 도전막으로 이루어진 소오스전극(222)과 드레인전극(223)을 형성한다.
이때, 상기 제 3 마스크공정을 통해 상기 어레이 기판(212)의 데이터라인 영역에 상기 제 2 도전막으로 이루어진 데이터라인(미도시)을 형성하는 동시에 상기 어레이 기판(212)의 구동부에 상기 제 2 도전막으로 이루어진 데이터배선 층의 제 1 데이터 링크배선(276a) 및 상기 데이터라인으로부터 연장된 링크부 데이터라인(226)을 형성하게 된다.
상기 제 1 데이터 링크배선(276a)과 제 2 데이터 링크배선(276b)은 동일한 색상의 서브-화소에 동일한 층의 데이터 링크배선이 배치하도록 형성되게 되는데, 이 경우 예를 들어 적색 서브-화소의 n(n≥1)번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 데이터배선 층의 제 1 데이터 링크배선(276a)으로 구성하는 한편, 청색 서브-화소의 n+2번째 데이터 링크배선을 게이트배선 층의 제 2 데이터 링크배선(276b)으로 구성하게 된다.
그리고, 상기 액티브층(224) 상부에는 상기 n+ 비정질 실리콘 박막으로 이루어지며 상기 액티브층(224)의 소오스/드레인영역과 상기 소오스/드레인전극(222, 223) 사이를 오믹-콘택시키는 오믹-콘택층(225n)이 형성되게 된다.
여기서 상기 액티브층(224) 및 소오스전극(222), 드레인전극(223), 데이터배선, 즉 데이터라인 및 데이터배선 층의 제 1 데이터 링크배선(276a)은 2번의 마스크공정을 통해 개별적으로 형성한 경우를 예를 들어 설명하고 있으나, 본 발명이 이에 한정되는 것은 아니며, 상기 액티브층(224) 및 소오스전극(222), 드레인전극(223), 데이터배선은 회절노광이나 하프-톤(half tone)노광을 이용함으로써 한번의 마스크공정을 통해 형성할 수 있다.
다음으로, 도 8d에 도시된 바와 같이, 상기 소오스전극(222), 드레인전극(223), 데이터라인 및 데이터배선 층의 제 1 데이터 링크배선(276a)이 형성된 어레이 기판(212) 전면에 보호막(215b)을 형성한다.
그리고, 포토리소그래피공정(제 4 마스크공정)을 통해 상기 보호막(215b) 및 게이트절연막(215a)을 선택적으로 제거함으로써 상기 어레이 기판(212)의 화소부에 상기 드레인전극(223)의 일부를 노출시키는 제 1 콘택홀(240a)을 형성하는 한편, 상기 어레이 기판(212)의 구동부에 상기 링크부 데이터라인(226) 및 게이트배선 층의 제 2 링크배선(276b)의 일단을 각각 노출시키는 제 2 콘택홀(240b) 및 제 3 콘택홀(240c)을 형성하게 된다.
이때, 상기 제 2 콘택홀(240b) 및 제 3 콘택홀(240c)은 각각 하부의 링크부 데이터라인(226) 및 게이트배선 층의 제 2 링크배선(276b)이 노출되도록 형성될 수도 있으며, 하부의 링크부 데이터라인(226) 및 게이트배선 층의 제 2 링크배선(276b)이 제거되어 그 측면이 노출되는 형태로 형성될 수도 있다.
다음으로, 도 8e에 도시된 바와 같이, 상기 보호막(215b)이 형성된 어레이 기판(212) 전면에 투명한 도전물질로 이루어진 제 3 도전막을 형성한 후, 포토리소그래피공정(제 5 마스크공정)을 이용하여 선택적으로 패터닝함으로써 상기 어레이 기판(212)의 화소부에 상기 제 1 콘택홀(240a)을 통해 상기 드레인전극(223)과 전기적으로 접속하는 화소전극(218)을 형성하게 된다.
이때, 상기 제 5 마스크공정을 이용하여 상기 제 3 도전막을 선택적으로 패터닝함으로써 상기 제 2 콘택홀(240b) 및 제 3 콘택홀(240c)을 통해 각각 상기 링크부 데이터라인(226) 및 게이트배선 층의 제 2 링크배선(276b)에 전기적으로 접속하는 연결전극(228)을 형성하게 된다.
이에 따라 상기 게이트배선 층의 제 2 링크배선(276b)은 상기 연결전극(228)을 통해 상기 링크부 데이터라인(226)과 전기적으로 접속하게 된다.
한편, 상기 본 발명의 제 1 실시예 내지 제 3 실시예에 따른 액정표시장치는 적, 녹 및 청색 3개의 서브-화소가 하나의 화소를 구성하는 경우를 예를 들어 나타내고 있으나, 본 발명이 이에 한정되는 것은 아니다. 본 발명은 적, 녹, 청 및 백색 4개의 서브-화소가 하나의 화소를 구성하여 휘도를 향상시키는 경우에도 적용 가능하며, 이를 다음의 본 발명의 제 4 실시예를 통해 상세히 설명한다.
도 9는 본 발명의 제 4 실시예에 따른 액정표시장치의 일부를 확대하여 나타내는 평면도이다.
또한, 도 10은 상기 도 9에 도시된 본 발명의 제 4 실시예에 따른 액정표시장치에 있어, 링크부의 D-D'선에 따른 단면 일부를 개략적으로 나타내는 도면이다.
도면을 참조하면, 본 발명의 제 4 실시예에 따른 액정표시장치는 서로 대향하여 균일한 셀갭이 유지되도록 합착된 어레이 기판(412)과 컬러필터 기판(미도시) 및 상기 어레이 기판(412)과 컬러필터 기판 사이의 셀갭 내에 형성된 액정층(미도시)으로 구성된다.
이때, 도시하지 않았지만, 상기 컬러필터 기판은 적, 녹, 청 및 백색 서브-컬러필터로 구성되는 컬러필터와 상기 서브-컬러필터 사이를 구분하고 상기 액정층을 투과하는 광을 차단하는 블랙매트릭스, 그리고 상기 컬러필터와 블랙매트릭스 상부에 형성된 오버코트층으로 이루어진다.
그리고, 상기 어레이 기판(412)은 매트릭스 형태로 배치된 다수의 서브-화소(425R, 425G, 425B, 425W)가 배치되는 화소부(425)와 상기 서브-화소(425R, 425G, 425B, 425W)를 구동하는 구동부로 구분할 수 있다.
상기 어레이 기판(412)의 화소부(425)에는 종횡으로 배열되어 화소영역을 정의하는 데이터라인(416)과 게이트라인(417)이 형성되어 있으며, 상기 데이터라인(416)과 게이트라인(417)의 교차영역, 즉 TFT 영역에는 스위칭소자인 박막 트랜지스터(미도시)가 형성되어 있다.
이때, 도시하지 않았지만, 상기 박막 트랜지스터는 상기 게이트라인(417)에 연결된 게이트전극, 상기 데이터라인(416)에 연결된 소오스전극 및 화소전극에 연결된 드레인전극으로 구성된다. 또한, 상기 박막 트랜지스터는 상기 게이트전극과 소오스/드레인전극 사이의 절연을 위한 게이트절연막(415a) 및 상기 게이트전극에 공급되는 게이트전압에 의해 상기 소오스전극과 드레인전극 사이에 전도채널을 형성하는 액티브층을 포함한다. 또한, 상기 박막 트랜지스터는 상기 소오스/드레인전극과 화소전극 사이의 절연을 위한 보호막(415b)을 포함한다.
상기 구동부는 상기 화소부(425) 내의 데이터라인(416)과 게이트라인(417) 각각에 데이터신호와 게이트신호를 인가하기 위한 구동 IC(470a)를 포함하는데, 전술한 COG 방식으로 이루어진 액정표시장치의 어레이 기판(412)은 구동부 내에 상기 데이터라인(416)과 게이트라인(417)에 각각 연결되는 데이터 링크배선(476)과 게이트 링크배선(미도시)이 형성되어 있으며, 상기 데이터 링크배선(476)과 게이트 링크배선의 일 끝단에는 데이터 패드(미도시)와 게이트 패드(미도시)가 각각 연결되어 있다.
이때, 상기 데이터 패드와 게이트 패드는 어레이 기판(412)에 실장된 데이터 구동 IC(470a)와 게이트 구동 IC에 각각 연결되어 있다.
도시하지 않았지만, 상기 데이터 구동 IC(470a)와 게이트 구동 IC는 FPC를 통해 외부의 인쇄회로기판과 연결되어 있다. 이 인쇄회로기판은 타이밍 제어부와 전원 공급부를 포함하며, 기판 상에 IC와 같은 다수의 소자가 형성되어 있어, 액정표시장치를 구동시키기 위한 여러 가지 제어신호 및 구동전압 등을 생성한다.
이때, 상기 타이밍 제어부는 외부로부터 동기신호 및 영상 데이터를 인가 받아 데이터 구동 IC(470a)와 게이트 구동 IC에 제어신호 및 영상 데이터를 공급하며, 상기 전원 공급부는 데이터 구동 IC(470a)와 게이트 구동 IC에 구동전압을 공급한다.
즉, 상기 게이트 구동 IC는 상기 타이밍 제어부와 전원 공급부로부터 제어신호 및 구동전압을 공급받아, 다수의 게이트라인(417)에 순차적으로 게이트신호를 인가한다. 그리고, 상기 데이터 구동 IC(470a)는 상기 타이밍 제어부와 전원 공급부로부터 제어신호와 영상데이터 및 구동전압을 공급받아 상기 게이트라인(417)의 게이트신호에 동기 하여 1수평라인분의 데이터신호를 데이터라인(416)에 인가한다.
이와 같이 구성되는 본 발명의 제 4 실시예에 따른 액정표시장치는 전술한 본 발명의 제 1 실시예 내지 제 3 실시예와 동일하게 데이터배선뿐만 아니라 게이트배선을 이용하여 데이터 링크배선(476)을 형성한 듀얼 링크 구조를 적용함에 따라 동일한 수의 데이터 링크배선(476)을 기존보다 적은 링크부에 설계할 수 있어 액정표시장치의 베젤 폭을 감소시킬 수 있게 된다. 즉, 본 발명의 제 4 실시예의 경우에는 동일한 층에 링크배선을 형성한 기존의 경우에 비해 서로 다른 층, 구체적으로 데이터배선 층과 게이트배선 층에 각각 제 1 데이터 링크배선(476a)과 제 2 데이터 링크배선(476b)을 형성함에 따라 이웃하는 제 1, 제 2 데이터 링크배선(476a, 476b)간 간격, 즉 피치를 줄일 수 있어 동일한 수의 제 1, 제 2 데이터 링크배선(476a, 476b)을 기존보다 적은 폭의 링크부에 설계할 수 있게 된다.
또한, 상기 데이터배선 층과 게이트배선 층 각각에 형성된 제 1 데이터 링크배선(476a)과 제 2 데이터 링크배선(476b)은 공정 진행 중 다소간의 오버레이 시프트가 발생하더라도 서로 단락 되는 일이 없이 링크 간격을 최소화할 수 있게 된다.
도시하지 않았지만, 상기 본 발명의 제 4 실시예에 따른 표시장치는 듀얼 링크 구조를 적용함에 따라 게이트배선 층에 형성된 제 2 데이터 링크배선(476b)을 링크부 데이터라인(여기서, 상기 링크부 데이터라인은 화소부의 데이터라인(416)이 구동부 쪽으로 연장된 데이터라인을 의미하는 것으로 한다)과 연결시키기 위한 콘택홀 및 연결전극이 필요하게 된다. 즉, 상기 게이트배선 층에 형성된 제 2 데이터 링크배선(476b)은 제 2 콘택홀을 통해 상부의 연결전극과 전기적으로 접속하는 한편, 상기 연결전극은 제 3 콘택홀을 통해 하부의 링크부 데이터라인에 전기적으로 접속함에 따라 게이트배선 층에 형성된 상기 제 2 데이터 링크배선(476b)이 해당하는 링크부 데이터라인과 연결되게 된다.
이때, 상기 연결전극은 인듐-틴-옥사이드 또는 인듐-징크-옥사이드와 같은 투명한 도전물질로 형성할 수 있다. 그리고, 상기 제 2 콘택홀과 제 3 콘택홀은 각각 제 2 데이터 링크배선(476b)과 링크부 데이터라인의 표면을 노출시키는 형태, 또는 각각 상기 제 2 데이터 링크배선(476b)과 링크부 데이터라인을 뚫는 형태로 형성될 수 있다.
여기서, 상기 본 발명의 제 4 실시예에 따른 듀얼 링크 구조는 동일 색상의 서브-화소에 동일 배선 층으로 데이터 링크배선(476)을 형성함으로써 인접한 데이터배선간 저항차이를 완화할 수 있게 된다. 그 결과 인접한 동일 색상의 데이터배선간 충전특성 불균일을 보상함으로써 화상품질을 향상시킬 수 있을 뿐만 아니라 내로우 베젤을 구현하여 제품경쟁력을 확보할 수 있게 된다.
즉, 일 예로 n(n≥1)번째 서브-화소, n+1번째 서브-화소, n+2번째 서브-화소 및 n+3번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소, 청색 서브-화소 및 백색 서브-화소에 대응시킬 경우, 본 발명의 제 4 실시예의 경우에는 적색 서브-화소의 n번째 데이터배선의 저항이 n+1번째 데이터배선의 저항이나 n+3번째 데이터배선의 저항과 동일하지는 않으나 동일한 색상, 즉 인접한 적색 서브-화소의 n+4번째 데이터배선의 저항과 실질적으로 동일하다는 것을 알 수 있다.
이와 같이 화소색상이 동일한 상기 n번째 데이터배선과 n+4번째 데이터배선간, 상기 n+1번째 데이터배선과 n+5번째 데이터배선간, 상기 n+2번째 데이터배선과 n+6번째 데이터배선간 및 상기 n+3번째 데이터배선과 n+7번째 데이터배선간 저항차이가 발생하지 않아 충전특성과 화소전압이 동일하여 휘도에 차이가 발생하지 않게 된다.
이러한 상기 본 발명의 제 4 실시예는 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 데이터배선 층의 제 1 데이터 링크배선(476a)으로 구성하는 한편, 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 게이트배선 층의 제 2 데이터 링크배선(476b)으로 구성하는 경우를 예를 들어 설명하고 있으나, 본 발명이 이에 한정되는 것은 아니다. 즉, 본 발명은 상기 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 게이트배선 층의 제 2 데이터 링크배선(476b)으로 구성하는 한편, 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 데이터배선 층의 제 1 데이터 링크배선(476a)으로 구성한 경우에도 적용 가능하다.
이와 같이 구성된 상기 본 발명의 제 1, 제 2, 제 3, 제 4 실시예의 어레이 기판은 화상표시 영역의 외곽에 형성된 실런트에 의해 컬러필터 기판과 대향하여 합착되게 되는데, 이때 상기 컬러필터 기판에는 상기 박막 트랜지스터와 게이트라인 및 데이터라인으로 빛이 새는 것을 방지하는 블랙매트릭스와 적, 녹 및 청색의 컬러를 구현하기 위한 컬러필터가 형성되어 있다.
이때, 상기 컬러필터 기판과 어레이 기판의 합착은 상기 컬러필터 기판 또는 어레이 기판에 형성된 합착키를 통해 이루어진다.
본 발명은 액정표시장치뿐만 아니라 박막 트랜지스터를 이용하여 제작하는 다른 표시장치, 예를 들면 구동 트랜지스터에 유기전계발광소자(Organic Light Emitting Diodes; OLED)가 연결된 유기전계발광 디스플레이장치에도 이용될 수 있다.
상기한 설명에 많은 사항이 구체적으로 기재되어 있으나 이것은 발명의 범위를 한정하는 것이라기보다 바람직한 실시예의 예시로서 해석되어야 한다. 따라서 발명은 설명된 실시예에 의하여 정할 것이 아니고 특허청구범위와 특허청구범위에 균등한 것에 의하여 정하여져야 한다.
112,212,312,412 : 어레이 기판
125R,125G,125B,425R,425G,425B,425W : 서브-화소
176a,276a,376a,476a : 데이터배선 층의 제 1 데이터 링크배선
176b,276b,376b,476b : 게이트배선 층의 제 2 데이터 링크배선

Claims (17)

  1. 화소부와 구동부로 구분되는 제 1 기판;
    상기 제 1 기판의 화소부에 종횡으로 배열되어 다수의 서브-화소를 구획하는 다수의 데이터라인과 게이트라인;
    상기 제 1 기판의 서브-화소에 형성된 박막 트랜지스터;
    상기 제 1 기판의 구동부에 형성되어 상기 다수의 데이터라인에 데이터신호를 전달하는 다수의 데이터 링크배선; 및
    상기 제 1 기판과 합착하는 제 2 기판을 포함하며,
    상기 다수의 데이터 링크배선은 데이터배선 층에 형성된 다수의 제 1 데이터 링크배선 및 게이트배선 층에 형성된 다수의 제 2 데이터 링크배선으로 구성되는 한편, 적어도 적, 녹 및 청색의 서브-화소를 포함하는 단위화소에 있어 각각의 서브-화소마다 연결되는 데이터 링크배선은 적어도 어느 하나가 서로 다른 층에 배치되는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서, 상기 화소부의 데이터라인은 상기 구동부 쪽으로 연장되어 링크부 데이터라인을 구성하는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서, 상기 게이트배선 층의 제 2 데이터 링크 배선과 상기 링크부 데이터라인을 전기적으로 접속시키는 연결전극을 추가로 포함하는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서, 상기 연결전극은 인듐-틴-옥사이드 또는 인듐-징크-옥사이드와 같은 투명한 도전물질로 이루어진 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 한편, 상기 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 것을 특징으로 하는 액정표시장치.
  6. 제 1 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 한편, 상기 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 것을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 것을 특징으로 하는 액정표시장치.
  8. 제 1 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선을 상기 게이트배선 층의 제 2데이터 링크배선으로 구성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 것을 특징으로 하는 액정표시장치.
  9. 제 1 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소, n+2번째 서브-화소 및 n+3번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소, 청색 서브-화소 및 백색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 것을 특징으로 하는 액정표시장치.
  10. 제 1 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소, n+2번째 서브-화소 및 n+3번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소, 청색 서브-화소 및 백색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 구성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 구성하는 것을 특징으로 하는 액정표시장치.
  11. 화소부와 구동부로 구분되는 제 1 기판을 제공하는 단계;
    상기 제 1 기판의 화소부에 종횡으로 배열되어 다수의 서브-화소를 구획하는 다수의 데이터라인과 게이트라인을 형성하는 단계;
    상기 제 1 기판의 서브-화소에 박막 트랜지스터를 형성하는 단계;
    상기 제 1 기판의 구동부에 게이트배선 층의 제 2 데이터 링크배선을 형성하는 단계;
    상기 게이트배선 층의 제 2 데이터 링크배선이 형성된 제 1 기판 위에 형성하되, 게이트절연막이 개재된 상태에서 데이터배선 층의 제 1 데이터 링크배선 및 상기 화소부의 데이터라인에서 연장된 링크부 데이터라인을 형성하는 단계;
    상기 데이터배선 층의 제 1 데이터 링크배선 및 링크부 데이터라인이 형성된 제 1 기판 위에 보호막을 형성하는 단계;
    상기 보호막이 형성된 제 1 기판 위에 상기 게이트배선 층의 제 2 데이터 링크배선과 링크부 데이터라인을 전기적으로 접속시키는 연결전극을 형성하는 단계; 및
    상기 제 1 기판과 제 2 기판을 합착하는 단계를 포함하며,
    상기 제 1 데이터 링크배선과 제 2 데이터 링크배선은 동일한 색상의 서브-화소에 동일한 층의 제 1 데이터 링크배선과 제 2 데이터 링크배선이 각각 형성되는 것을 특징으로 하는 액정표시장치의 제조방법.
  12. 제 11 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 한편, 상기 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
  13. 제 11 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 녹색 서브-화소의 n+1번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 한편, 상기 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
  14. 제 11 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
  15. 제 11 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소 및 n+2번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소 및 청색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선을 상기 게이트배선 층의 제 2데이터 링크배선으로 형성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
  16. 제 11 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소, n+2번째 서브-화소 및 n+3번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소, 청색 서브-화소 및 백색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
  17. 제 11 항에 있어서, n(n≥1)번째 서브-화소, n+1번째 서브-화소, n+2번째 서브-화소 및 n+3번째 서브-화소를 각각 적색 서브-화소, 녹색 서브-화소, 청색 서브-화소 및 백색 서브-화소에 대응시킬 경우, 상기 적색 서브-화소의 n번째 데이터 링크배선 및 청색 서브-화소의 n+2번째 데이터 링크배선을 상기 게이트배선 층의 제 2 데이터 링크배선으로 형성하는 한편, 상기 녹색 서브-화소의 n+1번째 데이터 링크배선 및 백색 서브-화소의 n+3번째 데이터 링크배선을 상기 데이터배선 층의 제 1 데이터 링크배선으로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
KR1020120046010A 2012-05-01 2012-05-01 액정표시장치 및 그 제조방법 KR101885806B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020120046010A KR101885806B1 (ko) 2012-05-01 2012-05-01 액정표시장치 및 그 제조방법
US13/858,822 US9240149B2 (en) 2012-05-01 2013-04-08 Liquid crystal display device and method of fabricating the same
CN201310150364.3A CN103383512B (zh) 2012-05-01 2013-04-26 液晶显示装置及其制造方法
EP13166178.7A EP2660650B1 (en) 2012-05-01 2013-05-02 Liquid crystal display device and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120046010A KR101885806B1 (ko) 2012-05-01 2012-05-01 액정표시장치 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20130122883A true KR20130122883A (ko) 2013-11-11
KR101885806B1 KR101885806B1 (ko) 2018-08-06

Family

ID=48190378

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120046010A KR101885806B1 (ko) 2012-05-01 2012-05-01 액정표시장치 및 그 제조방법

Country Status (4)

Country Link
US (1) US9240149B2 (ko)
EP (1) EP2660650B1 (ko)
KR (1) KR101885806B1 (ko)
CN (1) CN103383512B (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150077213A (ko) * 2013-12-27 2015-07-07 엘지디스플레이 주식회사 표시장치
KR20160013446A (ko) * 2014-07-25 2016-02-04 엘지디스플레이 주식회사 표시장치
KR20170054715A (ko) * 2015-11-10 2017-05-18 엘지디스플레이 주식회사 표시장치
KR20180015787A (ko) * 2016-08-03 2018-02-14 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160053243A (ko) * 2014-10-31 2016-05-13 삼성디스플레이 주식회사 디스플레이 장치
CN104536207A (zh) * 2014-12-31 2015-04-22 京东方科技集团股份有限公司 一种显示基板及显示装置
CN105093748A (zh) * 2015-08-13 2015-11-25 武汉华星光电技术有限公司 液晶面板及其阵列基板
CN105204250B (zh) * 2015-10-29 2019-03-01 京东方科技集团股份有限公司 阵列基板、显示装置及阵列基板的制作方法
KR102587229B1 (ko) 2016-04-22 2023-10-12 삼성디스플레이 주식회사 표시 장치
KR20180074905A (ko) 2016-12-23 2018-07-04 엘지디스플레이 주식회사 협 베젤 표시장치
US10636352B2 (en) * 2017-08-25 2020-04-28 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel of active matrix organic light emitting diode, and display device
KR102385629B1 (ko) * 2017-08-25 2022-04-11 엘지디스플레이 주식회사 액정표시장치용 어레이 기판
KR102341412B1 (ko) * 2017-08-29 2021-12-22 삼성디스플레이 주식회사 표시 장치
CN109427250B (zh) * 2017-08-31 2020-01-24 昆山国显光电有限公司 显示面板及显示装置
KR102489595B1 (ko) * 2017-12-15 2023-01-17 엘지디스플레이 주식회사 칩 온 필름 및 그를 포함하는 디스플레이 장치
CN108957885A (zh) * 2018-07-20 2018-12-07 深圳市华星光电技术有限公司 阵列基板
KR20200039263A (ko) * 2018-10-05 2020-04-16 엘지디스플레이 주식회사 표시장치
CN110187574B (zh) * 2019-06-10 2022-04-15 北海惠科光电技术有限公司 阵列基板以及显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060044504A1 (en) * 2004-09-01 2006-03-02 Kazuyuki Yamada Electro-optical device and electronic apparatus
US20070216614A1 (en) * 2006-03-17 2007-09-20 Lg Electronics Inc. Light emitting device and method of driving the same

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100923056B1 (ko) 2002-09-16 2009-10-22 삼성전자주식회사 표시 장치 및 이의 제조방법
WO2007116568A1 (ja) 2006-04-07 2007-10-18 Sharp Kabushiki Kaisha 液晶表示装置
KR101297358B1 (ko) * 2006-06-30 2013-08-14 엘지디스플레이 주식회사 액정표시장치용 어레이 기판과 그 제조방법
KR100814820B1 (ko) * 2006-08-31 2008-03-20 삼성에스디아이 주식회사 유기 발광 표시장치
KR101395282B1 (ko) 2006-12-04 2014-05-15 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조방법
KR101433109B1 (ko) 2007-10-16 2014-08-26 엘지디스플레이 주식회사 액정표시장치용 어레이 기판 및 그 제조방법
KR101024535B1 (ko) 2008-07-07 2011-03-31 엘지디스플레이 주식회사 액정표시장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060044504A1 (en) * 2004-09-01 2006-03-02 Kazuyuki Yamada Electro-optical device and electronic apparatus
US20070216614A1 (en) * 2006-03-17 2007-09-20 Lg Electronics Inc. Light emitting device and method of driving the same

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150077213A (ko) * 2013-12-27 2015-07-07 엘지디스플레이 주식회사 표시장치
KR20160013446A (ko) * 2014-07-25 2016-02-04 엘지디스플레이 주식회사 표시장치
KR20170054715A (ko) * 2015-11-10 2017-05-18 엘지디스플레이 주식회사 표시장치
KR20180015787A (ko) * 2016-08-03 2018-02-14 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법

Also Published As

Publication number Publication date
EP2660650B1 (en) 2015-03-25
CN103383512A (zh) 2013-11-06
EP2660650A1 (en) 2013-11-06
US20130293595A1 (en) 2013-11-07
CN103383512B (zh) 2016-06-22
US9240149B2 (en) 2016-01-19
KR101885806B1 (ko) 2018-08-06

Similar Documents

Publication Publication Date Title
KR101885806B1 (ko) 액정표시장치 및 그 제조방법
US9190421B2 (en) Display device and fabrication method thereof
US11402956B2 (en) Display device including position input function
JP6804256B2 (ja) 液晶表示パネルおよび液晶表示装置
JP5713969B2 (ja) ラインオンガラス型液晶表示装置及びその製造方法
US9798203B2 (en) Semiconductor device and display device
KR101359923B1 (ko) 표시 장치 및 그 구동 방법
CN107562270B (zh) 一种触控显示面板及显示装置
KR20150078248A (ko) 표시소자
CN108288620B (zh) 像素结构基板及其显示面板
KR101586677B1 (ko) 표시장치 및 그 제조방법
US9971212B2 (en) Array substrate, liquid crystal display panel, and liquid crystal display
KR101903667B1 (ko) 표시장치 및 그 제조방법
US20190280013A1 (en) Active matrix substrate and display panel
US10928696B2 (en) Wiring substrate and display panel
JP7261595B2 (ja) 表示装置
KR20130131692A (ko) 액정표시장치
JP2004317726A (ja) 電気光学装置、およびそれを用いた電子機器
US11302719B2 (en) Thin film transistor substrate and display panel
KR20090044467A (ko) 액정표시장치 및 그 제조방법
KR102406032B1 (ko) 횡전계방식 액정표시장치
KR102430580B1 (ko) 표시장치
JP2017173721A (ja) 表示装置
KR20130020067A (ko) 표시장치 및 그 제조방법
KR102565292B1 (ko) 횡전계방식 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant